-
题名基于新型booth选择器和压缩器的乘法器设计
被引量:6
- 1
-
-
作者
王佳乐
胡越黎
-
机构
上海大学微电子研究与开发中心
上海大学机电工程与自动化学院
-
出处
《微电子学与计算机》
北大核心
2020年第3期5-8,共4页
-
文摘
为了优化乘法器关键路径延时并减少电路面积,提高乘法器的整体性能.本文在运用基4booth算法的基础上,针对部分积生成器延时相对较大的问题,提出了一种新型的booth选择器,用于提高部分积生成的效率.同时,本文又提出一种新型的4-2部分积压缩器,用于提高部分积压缩器的压缩效率.基于tsmc28nm工艺,对运用上述优化点的有符号16比特乘法器进行仿真验证和综合,本文设计的乘法器关键路径延时为0.98 ns.实验结果表明,本文提出的两点新型设计,能较好的提升乘法器的计算性能.
-
关键词
booth选择器
4-2压缩器
乘法器
部分积
-
Keywords
booth selector
4-2 compressor
multiplier
partial product
-
分类号
TN492
[电子电信—微电子学与固体电子学]
-