期刊文献+
共找到32篇文章
< 1 2 >
每页显示 20 50 100
Design and noise analysis of a fully-differential charge pump for phase-locked loops 被引量:1
1
作者 宫志超 卢磊 +1 位作者 廖友春 唐长文 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第10期126-131,共6页
A fully-differential charge pump(FDCP)with perfect current matching and low output current noise is realized for phase-locked loops(PLLs).An easily stable common-mode feedback(CMFB)circuit which can handle high ... A fully-differential charge pump(FDCP)with perfect current matching and low output current noise is realized for phase-locked loops(PLLs).An easily stable common-mode feedback(CMFB)circuit which can handle high input voltage swing is proposed.Current mismatch and current noise contribution from the CMFB circuit is minimized.In order to optimize PLL phase noise,the output current noise of the FDCP is analyzed in detail and calculated with the sampling principle.The calculation result agrees well with the simulation.Based on the noise analysis,many methods to lower output current noise of the FDCP are discussed.The fully-differential charge pump is integrated into a 1–2 GHz frequency synthesizer and fabricated in an SMIC CMOS 0.18μm process.The measured output reference spur is–64 dBc to–69 dBc.The in-band and out-band phase noise is–95 dBc/Hz at 3 kHz frequency offset and–123 dBc/Hz at 1 MHz frequency offset respectively. 展开更多
关键词 fully-differential charge pump mismatch noise common-mode feedback phase-locked loop
原文传递
一种电流失配自适应补偿宽带锁相环设计 被引量:2
2
作者 韦雪明 梁东梅 +2 位作者 谢镭僮 尹仁川 李力锋 《半导体技术》 CAS 北大核心 2023年第6期500-505,526,共7页
针对宽带自偏置锁相环(PLL)中存在严重的电荷泵电流失配问题,提出了一种电流失配自适应补偿自偏置锁相环。锁相环通过放大并提取参考时钟与反馈时钟的锁定相位误差脉冲,利用误差脉冲作为误差判决电路的控制时钟,通过逐次逼近方法自适应... 针对宽带自偏置锁相环(PLL)中存在严重的电荷泵电流失配问题,提出了一种电流失配自适应补偿自偏置锁相环。锁相环通过放大并提取参考时钟与反馈时钟的锁定相位误差脉冲,利用误差脉冲作为误差判决电路的控制时钟,通过逐次逼近方法自适应控制补偿电流的大小,逐渐减小鉴相误差,从而减小了锁相环输出时钟信号抖动。锁相环基于40 nm CMOS工艺进行设计,后仿真结果表明,当输出时钟频率为5 GHz时,电荷泵输出噪声从-115.7 dBc/Hz@1 MHz降低至-117.7 dBc/Hz@1 MHz,均方根抖动从4.6 ps降低至1.6 ps,峰峰值抖动从10.3 ps降低至4.7 ps。锁相环输出时钟频率为2~5 GHz时,补偿电路具有良好的补偿效果。 展开更多
关键词 电荷泵失配电流 电流补偿 自适应控制 自偏置锁相环(pll) 抖动
下载PDF
一种应用于雷达跳频低相噪本振的宽范围动态电流补偿电荷泵设计
3
作者 曲明 廖春连 +2 位作者 翟越 王尧 冯磊 《中国集成电路》 2023年第6期44-50,共7页
本论文提出了一种应用于雷达跳频频率综合器中的宽范围动态电流补偿电荷泵,通过实时检测反馈补偿电流的形式,在更宽的输出电压范围内,实现更佳精准的电流匹配。此外,对其中的电荷泵基础电流单元进行了改进设计,省去了抑制电荷共享的运放... 本论文提出了一种应用于雷达跳频频率综合器中的宽范围动态电流补偿电荷泵,通过实时检测反馈补偿电流的形式,在更宽的输出电压范围内,实现更佳精准的电流匹配。此外,对其中的电荷泵基础电流单元进行了改进设计,省去了抑制电荷共享的运放,节约了芯片面积和功耗。通过0.18um BiCMOS工艺进行含该型电荷泵的频率综合器设计并流片测试,在鉴相频率25.6MHz时,输出1.1GHz频点时,杂散抑制可达72dBc,近端相位噪声小于100dBc/Hz@10KHz。 展开更多
关键词 频率综合器 相位噪声 电流补偿 电荷泵
下载PDF
一种低噪声全差分电荷泵型锁相环的实现
4
作者 师勇阁 胡勇华 高秋辰 《固体电子学研究与进展》 CAS 北大核心 2023年第4期347-352,共6页
采用HHGrace 180 nm CMOS工艺实现了一款低噪声全差分电荷泵型锁相环,可为物理层芯片提供精确且稳定的时钟信号。鉴频鉴相器和分频器采用电流模逻辑电路构成基本单元,提高了锁相环的工作速度;设计了一种改进型差分电荷泵,引入共模反馈... 采用HHGrace 180 nm CMOS工艺实现了一款低噪声全差分电荷泵型锁相环,可为物理层芯片提供精确且稳定的时钟信号。鉴频鉴相器和分频器采用电流模逻辑电路构成基本单元,提高了锁相环的工作速度;设计了一种改进型差分电荷泵,引入共模反馈使电荷泵输出电压的静态工作点更加稳定,提高了锁相环的相位噪声性能。测试结果表明,该锁相环功耗小于24 mW,芯片面积为510μm×620μm,锁定时间小于2.5μs,相位噪声为-108 dBc/Hz@100 kHz、-113 dBc/Hz@1 MHz。 展开更多
关键词 全差分电荷泵 电流模逻辑 锁相环 压控振荡器 低噪声
下载PDF
一种宽输出范围低电流失配电荷泵设计
5
作者 熊晗 马卓 +1 位作者 贺莎 邹望辉 《电子设计工程》 2023年第8期21-24,31,共5页
该文提出了一种用于锁相环的宽输出范围低电流失配的电荷泵电路。电路中引入负反馈回路,对电荷泵放电电流进行补偿,实现了充放电电流动态匹配,降低了电荷泵的电流失配率;采用低压偏置共源共栅电流镜代替传统电流镜,在降低输出电流变化... 该文提出了一种用于锁相环的宽输出范围低电流失配的电荷泵电路。电路中引入负反馈回路,对电荷泵放电电流进行补偿,实现了充放电电流动态匹配,降低了电荷泵的电流失配率;采用低压偏置共源共栅电流镜代替传统电流镜,在降低输出电流变化量的同时保证了较大的电压输出范围;利用电压跟随技术消除了电荷共享效应。该电路基于0.18μm CMOS工艺进行设计,使用软件完成电路仿真验证。结果表明,在电源电压为1.8 V时,电荷泵的输出电流为10μA,输出电压在0.2~1.5 V的范围内,最大电流失配率为0.12%。 展开更多
关键词 电荷泵 锁相环 电流失配 电荷共享
下载PDF
Design of improved CMOS phase-frequency detector and charge-pump for phase-locked loop 被引量:1
6
作者 刘法恩 王志功 +2 位作者 李智群 李芹 陈胜 《Journal of Semiconductors》 EI CAS CSCD 2014年第10期119-125,共7页
Two essential blocks for the PLLs based on CP, a phase-frequency detector (PFD) and an improved current steering charge-pump (CP), are developed. The mechanisms for widening the phase error detection range and eli... Two essential blocks for the PLLs based on CP, a phase-frequency detector (PFD) and an improved current steering charge-pump (CP), are developed. The mechanisms for widening the phase error detection range and eliminating the dead zone are analyzed and applied in our design to optimize the proposed PFD. To obtain excellent current matching and minimum current variation over a wide output voltage range, an improved structure for the proposed CP is developed by fully utilizing many additional sub-circuits. Implemented in a standard 90-nm CMOS process, the proposed PFD achieves a phase error detection range from -354° to 354° and the improved CP demonstrates a current mismatch of less than 1.1% and a pump-current variation of 4% across the output voltage, swinging from 0.2 to 1.1 V, and the power consumption is 1.3 mW under a 1.2-V supply. 展开更多
关键词 CMOS phase-frequency detector charge-pump current compensation accelerating acquisition pll
原文传递
Design of a high performance CMOS charge pump for phase-locked loop synthesizers
7
作者 李智群 郑爽爽 侯凝冰 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第7期103-107,共5页
A new high performance charge pump circuit is designed and realized in 0.18μm CMOS process. A wide input ranged rail-to-rail operational amplifier and self-biasing cascode current mirror are used to enable the charge... A new high performance charge pump circuit is designed and realized in 0.18μm CMOS process. A wide input ranged rail-to-rail operational amplifier and self-biasing cascode current mirror are used to enable the charge pump current to be well matched in a wide output voltage range.Furthermore,a method of adding a precharging current source is proposed to increase the initial charge current,which will speed up the settling time of CPPLLs.Test results show that the current mismatching can be less than 0.4%in the output voltage range of 0.4 to 1.7 V,with a charge pump current of 100μA and a precharging current of 70μA.The average power consumption of the charge pump in the locked condition is around 0.9 mW under a 1.8 V supply voltage. 展开更多
关键词 charge pump current mismatch rail-to-rail operational amplifier phase-locked loop
原文传递
锁相环相位噪声与环路带宽的关系分析 被引量:9
8
作者 李仲秋 曾全胜 《现代电子技术》 2009年第14期132-134,共3页
应用电荷泵锁相环系统的等效噪声模型,分析电荷泵锁相环相位噪声在不同频率段的功率谱密度。据此得到相位噪声的功率谱密度与频率关系的模拟曲线。分析与模拟的结论指出环路噪声具有低通特性,而VCO噪声在低频区衰减明显,在设计锁相环路... 应用电荷泵锁相环系统的等效噪声模型,分析电荷泵锁相环相位噪声在不同频率段的功率谱密度。据此得到相位噪声的功率谱密度与频率关系的模拟曲线。分析与模拟的结论指出环路噪声具有低通特性,而VCO噪声在低频区衰减明显,在设计锁相环路时需要综合考虑环路和VCO两种噪声的影响,然后才能确定环路带宽。该结论对于电荷泵锁相环的相位噪声与环路带宽设计具有一定的参考意义。 展开更多
关键词 电荷泵锁相环 相位噪声 功率谱密度 环路带宽
下载PDF
电荷泵锁相环中压控振荡器的噪声设计 被引量:2
9
作者 李仲秋 王文杰 谢志明 《电子工程师》 2007年第10期37-39,45,共4页
在分析和比较反相型VCO(压控振荡器)、差分对型VCO、LC型VCO工作原理和特点的基础上,综合差分对型和LC型VCO的优点,设计了一种全差分结构的LC型VCO(使用键合线等效电感及附加COMS电容阵列作为LC元件),具有较高的电源噪声和衬底噪声抑制... 在分析和比较反相型VCO(压控振荡器)、差分对型VCO、LC型VCO工作原理和特点的基础上,综合差分对型和LC型VCO的优点,设计了一种全差分结构的LC型VCO(使用键合线等效电感及附加COMS电容阵列作为LC元件),具有较高的电源噪声和衬底噪声抑制能力。仿真结果表明,VCO工作频率范围1.98 GHz^2.06 GHz,相位噪声-89 dBc/Hz。本VCO适合于低功耗设计。 展开更多
关键词 电荷泵锁相环 压控振荡器 相位噪声
下载PDF
DAB射频接收机中的高性能电荷泵设计
10
作者 唐路 王志功 +2 位作者 朱存良 徐建 俞菲 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2012年第6期1047-1051,共5页
实现了一种用于DAB数字广播射频接收机的改进型电荷泵电路.电路核心部分采用带有运算放大器的改进型的共源共栅极电流镜结构实现,以改善电荷泵的电流匹配度.电荷泵中的带隙基准源采用自偏置宽摆幅电流镜结构以增加输出电压的范围.电荷... 实现了一种用于DAB数字广播射频接收机的改进型电荷泵电路.电路核心部分采用带有运算放大器的改进型的共源共栅极电流镜结构实现,以改善电荷泵的电流匹配度.电荷泵中的带隙基准源采用自偏置宽摆幅电流镜结构以增加输出电压的范围.电荷泵中的运算放大器采用叠式共源共栅极结构以获得更大的输入共模范围与更高的增益.芯片采用0.18μm CMOS工艺实现.测试结果显示,电荷泵的电流为0.3 mA.电流失配率在0.3~1.6 V输出电压范围内小于1%.在1.8 V供电电压下,芯片功耗约为4 mW.实验结果显示,所设计的电路结构实现了充放电电流的匹配,且功耗较低. 展开更多
关键词 电荷泵 锁相环 电流失配 运算放大器
下载PDF
3GHz低杂散锁相环中的低失配电荷泵 被引量:6
11
作者 祝军 张吉利 +2 位作者 王子谦 刁盛锡 林福江 《微电子学》 CAS CSCD 北大核心 2016年第4期480-483,共4页
基于SMIC 40nm CMOS工艺,提出了一种改进型电荷泵电路。在传统电荷泵锁相环中,电荷泵存在较大的电流失配,导致锁相环产生参考杂散,使锁相环输出噪声性能恶化。设计的电荷泵电路在电流源处引入反馈,降低了电流失配。仿真结果表明,在供电... 基于SMIC 40nm CMOS工艺,提出了一种改进型电荷泵电路。在传统电荷泵锁相环中,电荷泵存在较大的电流失配,导致锁相环产生参考杂散,使锁相环输出噪声性能恶化。设计的电荷泵电路在电流源处引入反馈,降低了电流失配。仿真结果表明,在供电电压为1.1V,电荷泵充放电电流为0.1mA,输出电压在0.3-0.7V范围变化时,电荷泵的电流失配率小于0.83%,锁相环的输出参考杂散为-65.5dBc。 展开更多
关键词 电荷泵 锁相环 电流失配 CMOS集成电路
下载PDF
一种宽温度范围电流恒定电荷泵 被引量:4
12
作者 刘颖斌 韦保林 +2 位作者 韦雪明 徐卫林 段吉海 《桂林电子科技大学学报》 2019年第4期288-292,共5页
针对传统电荷泵的输出电流随温度发生较大变化引起锁相环的环路带宽和峰峰值抖动周期发生较大波动的问题,设计了一种新型电荷泵。通过引入一种温度检测和补偿电路,补偿电荷泵电流随温度发生改变的问题,保证在不同温度下电荷泵输出电流... 针对传统电荷泵的输出电流随温度发生较大变化引起锁相环的环路带宽和峰峰值抖动周期发生较大波动的问题,设计了一种新型电荷泵。通过引入一种温度检测和补偿电路,补偿电荷泵电流随温度发生改变的问题,保证在不同温度下电荷泵输出电流保持相同,达到了稳定锁相环峰峰值抖动周期的目的。基于TSMC 0.18μm CMOS工艺,利用Cadence软件完成了电路的设计与仿真。结果表明,该电荷泵在-40~100℃范围内输出电流可以基本稳定在100μA,电流偏差为2μA,电流匹配范围为0.3~1.6 V,失配率为1.6%。 展开更多
关键词 电荷泵 电流失配 温度补偿 锁相环
下载PDF
一种应用于CMOS锁相环的电荷泵设计 被引量:1
13
作者 简元凯 解光军 毛佳佳 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2012年第11期1506-1509,共4页
电荷泵是CMOS锁相环中的一个重要模块,其性能决定了整个锁相环系统的工作稳定性和各项指标的优劣。针对传统结构电荷泵存在的电荷共享、电流失配等问题,文章设计了一个基准电压源的电荷泵电路,外接一个2pF的负载电容,用于将电流转化为... 电荷泵是CMOS锁相环中的一个重要模块,其性能决定了整个锁相环系统的工作稳定性和各项指标的优劣。针对传统结构电荷泵存在的电荷共享、电流失配等问题,文章设计了一个基准电压源的电荷泵电路,外接一个2pF的负载电容,用于将电流转化为电压。该电路基于SMIC 0.13μm CMOS工艺库,使用Cadence完成整体电路的仿真。仿真结果表明,该CMOS电荷泵具有输出电压平滑、充放电电流匹配等优良特性,很好地抑制了电荷共享、电流失配等寄生效应。该电荷泵应用在锁相环中,能实现快速锁定。 展开更多
关键词 电荷泵 电荷共享 电流失配 锁相环 锁定时间 电路仿真
下载PDF
锁相环中动态匹配电荷泵的分析与设计 被引量:2
14
作者 赵茂 何书专 潘红兵 《电子测量技术》 2010年第5期28-31,共4页
本文介绍了一种锁相环中的动态匹配电荷泵。该电荷泵能有效抑制传统电荷泵中电流的失配和漂移。降低电流失配有利于减小锁相环的参考杂散,而抑制电流漂移能避免锁相环的带宽发生变化。电路设计基于SMIC0.18μm工艺,静态匹配仿真结果表... 本文介绍了一种锁相环中的动态匹配电荷泵。该电荷泵能有效抑制传统电荷泵中电流的失配和漂移。降低电流失配有利于减小锁相环的参考杂散,而抑制电流漂移能避免锁相环的带宽发生变化。电路设计基于SMIC0.18μm工艺,静态匹配仿真结果表明输出电压在0.11~1.51V时,电流失配低于1.7%,在0.21~1.46V时,电流失配低于0.1%;动态匹配的后仿真结果表明输出电压在0.33~1.34V时,电流失配低于0.55%,漂移低于0.45%。 展开更多
关键词 动态匹配 电荷泵 锁相环 电流失配 电流漂移
下载PDF
基于相位噪声分析的微波跳频频率合成器设计 被引量:2
15
作者 徐毅 仇洪冰 刘争红 《计算机工程与科学》 CSCD 北大核心 2009年第6期150-152,共3页
本文给出了一种工作于微波频段的跳频频率合成器的相位噪声分析方法,对组成锁相环(PLL)的带电荷泵鉴频鉴相器(CP-PFD)、参考晶体震荡器、压控震荡器(VCO)等部分分别建立相位噪声模型,并在Matlab中进行仿真,得出了满意结果。根据设计方... 本文给出了一种工作于微波频段的跳频频率合成器的相位噪声分析方法,对组成锁相环(PLL)的带电荷泵鉴频鉴相器(CP-PFD)、参考晶体震荡器、压控震荡器(VCO)等部分分别建立相位噪声模型,并在Matlab中进行仿真,得出了满意结果。根据设计方案制成的硬件电路,达到了系统要求,验证了方案的可行性和分析方法的实用性。 展开更多
关键词 电荷泵锁相环 频率合成器 相位噪声 锁定时间 Matlab仿真
下载PDF
基于28nm CMOS工艺的鉴频鉴相器和电荷泵设计 被引量:3
16
作者 谢灿 黄水龙 《微电子学与计算机》 CSCD 北大核心 2016年第12期57-61,共5页
基于SMIC 28nm CMOS工艺,完成了高性能鉴频鉴相器和电荷泵的设计.采用D触发器型鉴频鉴相器结构,通过优化其门电路结构,获得了一种两路输出信号具有良好匹配性能的鉴频鉴相器.采用源极开关的电荷泵结构,同时在该结构中采用轨到轨输入级... 基于SMIC 28nm CMOS工艺,完成了高性能鉴频鉴相器和电荷泵的设计.采用D触发器型鉴频鉴相器结构,通过优化其门电路结构,获得了一种两路输出信号具有良好匹配性能的鉴频鉴相器.采用源极开关的电荷泵结构,同时在该结构中采用轨到轨输入级的运放,获得了一种在较大的输出电压范围内都具有低失配电流的电荷泵. 展开更多
关键词 高性能 鉴频鉴相器 电荷泵 源极开关 电流失配
下载PDF
一种用于低功耗锁相环的CMOS电荷泵结构 被引量:2
17
作者 周理想 张树丹 《微电子学》 CAS CSCD 北大核心 2014年第4期479-482,共4页
提出一种0.5μm CMOS工艺实现的基于传统结构改进的电荷泵。该结构采用威尔逊电流源提供偏置电流,引入共源共栅结构提高输出阻抗,以此来抑制电流失配。该电路具有结构简单、功耗小、速度快的特点。仿真结果表明,系统功耗小于1.5 mW,锁... 提出一种0.5μm CMOS工艺实现的基于传统结构改进的电荷泵。该结构采用威尔逊电流源提供偏置电流,引入共源共栅结构提高输出阻抗,以此来抑制电流失配。该电路具有结构简单、功耗小、速度快的特点。仿真结果表明,系统功耗小于1.5 mW,锁定时间为8μs,满足快速锁定、低功耗的要求。 展开更多
关键词 电荷泵 锁相环 共源共栅 电流失配
下载PDF
一种大电压输出摆幅低电流失配电荷泵的设计 被引量:2
18
作者 蒋宇俊 陈东坡 《现代电子技术》 2009年第5期153-155,共3页
在分析了基本锁相环电荷泵工作机制的基础上,提出一种新型的电荷泵结构,该电荷泵在非常宽的电压范围内具有很低的电流失配,解决了传统电荷泵结构所具有的电荷注入、时钟馈通和电荷共享等问题,并且非常容易实现电荷泵充放电电流的数... 在分析了基本锁相环电荷泵工作机制的基础上,提出一种新型的电荷泵结构,该电荷泵在非常宽的电压范围内具有很低的电流失配,解决了传统电荷泵结构所具有的电荷注入、时钟馈通和电荷共享等问题,并且非常容易实现电荷泵充放电电流的数字控制。基于SMIC0.18μm CMOSRF工艺库设计的实际电路,使用Cadence工具仿真结果表明,在电源电压2.0V时,输出电压为0.3~1.63V,充放电电流最大失配率小于0.1%,电流绝对值偏移率小于0.6%,说明这种新型电荷泵结构具有良好的性能。 展开更多
关键词 锁相环 电荷泵 电流失配 数字控制
下载PDF
锁相环中低电流失配电荷泵的设计 被引量:1
19
作者 刘威 陈杰 《科学技术与工程》 2006年第14期2127-2128,2154,共3页
提出了一种应用于低供电电压低相位噪声锁相环系统的低电流失配的电荷泵电路。仿真结果表明,输出电压0.4V~1.3V范围内,电荷泵上下电流失配小于1%,满足低供电电压锁相环系统对电荷泵的要求。电路采用中芯国际0.18μm标准数字工艺参数仿真。
关键词 电荷泵 电流失配 锁相环 相位噪声
下载PDF
低杂散、低相噪的电荷泵锁相环设计 被引量:3
20
作者 蒲明臻 赵宏亮 +3 位作者 鲜卓霖 廖奎旭 孙宝琛 李旺 《固体电子学研究与进展》 CAS 北大核心 2021年第4期285-290,共6页
基于华虹0.18μm SiGe BiCMOS工艺设计了一款低杂散、低相噪的电荷泵锁相环频率合成器芯片,其最高工作频率为400 MHz,射频输入频率范围为5~400 MHz,输入参考信号频率范围为20~300 MHz。本设计通过外接低通滤波器、压控振荡器,可实现完... 基于华虹0.18μm SiGe BiCMOS工艺设计了一款低杂散、低相噪的电荷泵锁相环频率合成器芯片,其最高工作频率为400 MHz,射频输入频率范围为5~400 MHz,输入参考信号频率范围为20~300 MHz。本设计通过外接低通滤波器、压控振荡器,可实现完整的锁相环,如果把R/N分频都设置为"1",芯片也可以单独当作电荷泵和鉴频鉴相器。芯片测试结果为:归一化相位噪声基底(噪声优值)为-228 dBc/Hz,电流源与电流沉失配小于2%,参考杂散为-107.6 dBc,带内噪声为-115 dBc/Hz@10 kHz。 展开更多
关键词 锁相环 电荷泵 低相噪 低杂散
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部