期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的卷积码Viterbi译码器实现方法 被引量:2
1
作者 李明阳 柏鹏 +1 位作者 屈鹏 张毓桐 《科学技术与工程》 北大核心 2013年第18期5371-5375,共5页
基于状态机设计了FPGA平台的卷积码Viterbi译码器。分析了该卷积码的格型图。利用其状态转移矩阵特点对Viterbi译码算法进行了简化。将译码器核心工作过程分为计算、比较、输出三个状态,通过计数器控制状态的转换。针对加法器不同的复... 基于状态机设计了FPGA平台的卷积码Viterbi译码器。分析了该卷积码的格型图。利用其状态转移矩阵特点对Viterbi译码算法进行了简化。将译码器核心工作过程分为计算、比较、输出三个状态,通过计数器控制状态的转换。针对加法器不同的复用方法提出三种结构的译码器,并对不同结构的资源消耗情况进行了分析比较,这三种结构为实现更灵活的设计提供了选择依据。最后利用Modelsim软件对其进行了仿真,时序和译码结果和预期一致,证明该译码器的有效性。 展开更多
关键词 卷积码 网格图 viterbi译码器 状态机
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部