期刊文献+
共找到344篇文章
< 1 2 18 >
每页显示 20 50 100
DESIGN OF TWO-PHASE SINUSOIDAL POWER CLOCK AND CLOCKED TRANSMISSION GATE ADIABATIC LOGIC CIRCUIT 被引量:5
1
作者 Wang Pengjun Yu Junjun 《Journal of Electronics(China)》 2007年第2期225-231,共7页
First the research is conducted on the design of the two-phase sinusoidal power clock generator in this paper. Then the design of the new adiabatic logic circuit adopting the two-phase sinusoidal power clocks--Clocked... First the research is conducted on the design of the two-phase sinusoidal power clock generator in this paper. Then the design of the new adiabatic logic circuit adopting the two-phase sinusoidal power clocks--Clocked Transmission Gate Adiabatic Logic (CTGAL) circuit is presented. This circuit makes use of the clocked transmission gates to sample the input signals, then the output loads are charged and discharged in a fully adiabatic manner by using bootstrapped N-Channel Metal Oxide Semiconductor (NMOS) and Complementary Metal Oxide Semiconductor (CMOS) latch structure. Finally, with the parameters of Taiwan Semiconductor Manufacturing Company (TSMC) 0.25um CMOS device, the transient energy consumption of CTGAL, Bootstrap Charge-Recovery Logic (BCRL) and Pass-transistor Adiabatic Logic (PAL) including their clock generators is simulated. The simulation result indicates that CTGAL circuit has the characteristic of remarkably low energy consumption. 展开更多
关键词 circuit design Two-phase sinusoidal power clock clock generator clocked Transmission Gate Adiabatic Logic (CTGAL) circuit
下载PDF
SYNCHRONOUS DERIVED CLOCK AND SYNTHESIS OF LOW POWER SEQUENTIAL CIRCUITS
2
作者 Wu Xunwei (Department of Electronic Engineering, Zhejiang University, Hangzhou 310028)Qing Wu Massoud Pedram (Department of Electrical Engineering-Systems, University of Southern California, USA) 《Journal of Electronics(China)》 1999年第2期138-145,共8页
Based on analyzing significance of controlling clock in design of low power sequential circuits, this paper proposes a technique that the gating signal is derived from the master latch in a flip-flop to make the deriv... Based on analyzing significance of controlling clock in design of low power sequential circuits, this paper proposes a technique that the gating signal is derived from the master latch in a flip-flop to make the derived clock having no glitch and no skew. The design of a decimal counter with half-frequency division shows that by using the synchronous derived clock the counter has lower power dissipation as well as simpler combinational logic. Computer simulation shows 20% power saving. 展开更多
关键词 Low power SEQUENTIAL circuit LOGIC design DERIVED clock
下载PDF
Multisim 14.0在电子设计课程中的应用研究——以数字时钟电路为例
3
作者 马宏兴 马云 +1 位作者 刘旋 盛铁雷 《现代信息科技》 2024年第11期195-198,共4页
为提高电子设计课程的教学效果,帮助学生依照电路原理进行虚拟实验,以数字时钟设计教学为例,研究在电子设计课程中应用Multisim14.0进行电路设计、仿真、修改、元器件封装及PCB制作。实践结果表明,在电子设计课程中应用Multisim 14.0可... 为提高电子设计课程的教学效果,帮助学生依照电路原理进行虚拟实验,以数字时钟设计教学为例,研究在电子设计课程中应用Multisim14.0进行电路设计、仿真、修改、元器件封装及PCB制作。实践结果表明,在电子设计课程中应用Multisim 14.0可以夯实学生的理论知识,提高学生的实践能力,提升电子设计课程的教学效果。 展开更多
关键词 电子设计 Multisim 14.0 时钟电路 PCB 电路仿真
下载PDF
模拟乒乓球运动的逻辑电路设计
4
作者 张聪慧 《集成电路应用》 2024年第8期25-27,共3页
阐述在数字逻辑电路实验教学中引入游戏电路设计。以模拟乒乓球游戏电路的设计为例,该游戏电路综合运用计数器、移位寄存器、锁存器等逻辑器件,利用按键模拟两位选手的乒乓球拍,利用发光二极管模拟乒乓球及其运动路径,A端与B端相互击球... 阐述在数字逻辑电路实验教学中引入游戏电路设计。以模拟乒乓球游戏电路的设计为例,该游戏电路综合运用计数器、移位寄存器、锁存器等逻辑器件,利用按键模拟两位选手的乒乓球拍,利用发光二极管模拟乒乓球及其运动路径,A端与B端相互击球,数码管显示选手的当前得分,游戏难度可通过改变时钟电路的频率进行调节。 展开更多
关键词 逻辑电路设计 移位寄存器 时钟频率 计数器 数码显示 模拟乒乓
下载PDF
2.5Gb/s Monolithic IC of Clock Recovery,Data Decision,and 1∶4 Demultiplexer 被引量:2
5
作者 陈莹梅 王志功 +1 位作者 熊明珍 章丽 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第8期1532-1536,共5页
A high integrated monolithic IC, with functions of clock recovery, data decision, and 1 : 4 demultiplexer,is implemented in 0.25μm CMOS process for 2.5Gb/s fiber-optic communications. The recovered and frequency div... A high integrated monolithic IC, with functions of clock recovery, data decision, and 1 : 4 demultiplexer,is implemented in 0.25μm CMOS process for 2.5Gb/s fiber-optic communications. The recovered and frequency divided 625MHz clock has a phase noise of -106.26dBc/Hz at 100kHz offset in response to a 2.5Gb/s PRBS input data (2^31-1). The 2.5Gb/s PRBS data are demultiplexed to four 625Mb/s data. The 0.97mm× 0.97mm IC consumes 550mW under a single 3.3V power supply (not including output buffers). 展开更多
关键词 optical transmission systems clock recovery circuits data decision 1 4 demultiplexer charge pump phase-locked loops
下载PDF
一种高速时钟分配电路单粒子效应测试系统设计
6
作者 魏亚峰 蒋伟 +4 位作者 陈启明 孙毅 刘杰 李曦 张磊 《现代电子技术》 北大核心 2024年第10期57-63,共7页
时钟分配电路是电子系统中信号处理单元参考时钟及多路时钟分配的关键元器件,其跟随系统在宇宙空间中容易受宇宙射线辐照发生单粒子效应,进而影响系统性能指标甚至基本功能。为此,提出一种针对数字单元翻转的微测试方法,结合分段存储技... 时钟分配电路是电子系统中信号处理单元参考时钟及多路时钟分配的关键元器件,其跟随系统在宇宙空间中容易受宇宙射线辐照发生单粒子效应,进而影响系统性能指标甚至基本功能。为此,提出一种针对数字单元翻转的微测试方法,结合分段存储技术完成高速时钟分配电路的单粒子效应的在线测试系统设计。另外,在HI-13串列加速器与HIRFL回旋加速器上进行了试验验证,成功监测到单粒子翻转、单粒子功能中断等典型单粒子效应。最后根据试验数据并结合FOM方法进行了电路在轨故障率推算,这对于集成电路研制阶段的测试评估与应用阶段的系统验证都有重要意义。 展开更多
关键词 单粒子效应 时钟分配电路 HI-13串列加速器 HIRFL回旋加速器 单粒子锁定 单粒子翻转
下载PDF
铯原子钟电子倍增器可调高压电源设计
7
作者 赵玉龙 陈江 +5 位作者 马沛 刘志栋 汪东军 董鹏玲 王骥 薛晓慧 《宇航计测技术》 CSCD 2024年第1期29-33,共5页
电子倍增器用来放大并输出铯原子的跃迁信号。倍增器电源是其重要组成部分,针对电子倍增器在增益变化及衰减情况下的供电需求,提出了一种基于分流调整电路结合倍压整流电路的高压电源设计方案,该方案在低压部分采用分流调整技术实现了... 电子倍增器用来放大并输出铯原子的跃迁信号。倍增器电源是其重要组成部分,针对电子倍增器在增益变化及衰减情况下的供电需求,提出了一种基于分流调整电路结合倍压整流电路的高压电源设计方案,该方案在低压部分采用分流调整技术实现了电源输出电压控制;采用变压器结合多级倍压整流电路对电压放大输出,实现了电源可调电压范围在-306~-3 150 V和低输出纹波,电源的遥测电路实现了输出电压遥测。星载铯原子钟经过长期在轨测试,测试结果表明,本设计的电源在控制范围内实现了宽范围电压输出和遥测,低于3.23 V的电源纹波,保证了铯原子钟稳定度指标。 展开更多
关键词 电子倍增器 高压电源 分流调整 倍压整流 铯原子钟
下载PDF
电子式互感器辐射发射超标诊断及整改方法
8
作者 姜楠 沈玥 +4 位作者 刘创 韩尚霖 冯建强 苗佳琪 黄金梁 《高压电器》 CAS CSCD 北大核心 2024年第6期212-220,共9页
电子式互感器是一种配电装置,由连接到传输系统和二次转换器的一个或多个电压或电流传感器组成,向仪器、继电保护或者控制装置传输正比于被测物理量的数值。一组电子式互感器共用一台合并通信单元。合并通信单元将来自变送段的电流或电... 电子式互感器是一种配电装置,由连接到传输系统和二次转换器的一个或多个电压或电流传感器组成,向仪器、继电保护或者控制装置传输正比于被测物理量的数值。一组电子式互感器共用一台合并通信单元。合并通信单元将来自变送段的电流或电压采样数据与采样时间进行相关的组合,并按约定的通信协议以数据帧的形式连续发送至以太网。依据GB/T 20840.8—2007标准规定的辐射发射试验来考核某型号电子式互感器时,发现其合并通信单元存在电磁辐射干扰超标现象。通过分析超标频点的干扰形成原因,采用了时钟扩频技术对产品电路进行改进,解决了问题,并得出了采用时钟扩频技术来抑制高频辐射骚扰的解决方案。 展开更多
关键词 电子式互感器 合并通信单元 辐射发射 时钟电路 时钟扩频
下载PDF
面向CMUT换能器的驱动电路设计与优化
9
作者 沈姝君 何常德 +1 位作者 张彦军 张国军 《舰船电子工程》 2024年第6期148-154,共7页
电容式微机械超声换能器(CMUT)具有良好的电声特性、体积小、容易制作阵列等优势,在医学和船舶领域具有广泛的应用前景。论文针对自主研制的一种密排结构CMUT超声换能器的驱动需求,设计了基于FPGA和以MAX14808芯片为核心的驱动电路。用... 电容式微机械超声换能器(CMUT)具有良好的电声特性、体积小、容易制作阵列等优势,在医学和船舶领域具有广泛的应用前景。论文针对自主研制的一种密排结构CMUT超声换能器的驱动需求,设计了基于FPGA和以MAX14808芯片为核心的驱动电路。用该电路产生方波脉冲,在单端时钟、差分时钟、透明模式下进行了相差角、延迟时间、CMUT收发测试,比较了优缺点。测试结果表明,驱动电路的输出与INP1/INN1输入之间的相差角一致、单端和差分时钟模式下输出与INP1/INN1输入之间的延迟时间差距较小。收发测试时,接收信号随着距离的增加呈指数型衰减,随着输入电压的增加基本呈线性增加且有较小弧度,单端时钟模式的稳定性最好。驱动电路的时钟模式设计,能够重新同步主控芯片的所有数据输入,以减少与FPGA输出信号相关的相位噪声。论文为水下和医疗的超声成像系统提供了硬件支持,为CMUT测试研究提供方法。 展开更多
关键词 电容式微机械超声换能器 驱动电路 超声成像系统 时钟模式 透明模式
下载PDF
一种应用于反熔丝FPGA的快速启动电荷泵设计
10
作者 代志双 赵桂林 曹振吉 《微处理机》 2024年第3期5-8,共4页
针对传统Dickson结构电荷泵升压较慢,在用户模式下降低反熔丝FPGA工作速度,以及造成电路工作时序混乱的问题,在传统结构的基础上设计一种快速启动的电荷泵电路。该电路在常见的振荡器、非交叠时钟产生电路、主体电荷泵电路之外增设时钟... 针对传统Dickson结构电荷泵升压较慢,在用户模式下降低反熔丝FPGA工作速度,以及造成电路工作时序混乱的问题,在传统结构的基础上设计一种快速启动的电荷泵电路。该电路在常见的振荡器、非交叠时钟产生电路、主体电荷泵电路之外增设时钟信号增强电路以及0V产生电路。以时钟信号增强电路,加快电荷的转移速率,实现电荷泵快速升压;0V产生电路实现高压模块与低压模块的有效隔离,在编程模式下起到电路保护作用。基于CMOS工艺,在全局等效负载条件下进行仿真实验,结果表明改进后的电荷泵输出达到稳定的时间比原电路缩短了57.6%。实际流片后,电路功能测试正常。 展开更多
关键词 电荷泵 时钟信号增强电路 反熔丝FPGA 快速启动
下载PDF
一种基于电容充放电的低功耗时钟发生器
11
作者 邓家雄 冯全源 《微电子学》 CAS 北大核心 2024年第1期60-65,共6页
基于SMIC 0.18μm CMOS工艺,设计了一种基于电容充放电的新型低功耗时钟发生器。为了减小温度变化引起的频率波动,设计了负温度系数偏置电路。采用了传统的占空比调节电路,可调节振荡波形的占空比。仿真结果显示,在3.3 V电源电压下,该... 基于SMIC 0.18μm CMOS工艺,设计了一种基于电容充放电的新型低功耗时钟发生器。为了减小温度变化引起的频率波动,设计了负温度系数偏置电路。采用了传统的占空比调节电路,可调节振荡波形的占空比。仿真结果显示,在3.3 V电源电压下,该振荡器可以稳定输出7.16 MHz频率的信号,相位噪声为-104.4 dBc/Hz,系统功耗为1.411 mW,其中环形振荡器功耗为0.811 mW。在-40℃~110℃温度变化范围内,振荡器的频率变化为7.116~7.191 MHz,容差在1.05%以内。同其他时钟发生器相比,该电路具有结构简单、功耗低,以及在宽温度范围内具有较高的频率稳定性等显著特点,能够满足芯片的工作要求,为芯片提供稳定时钟。 展开更多
关键词 时钟发生器 环形振荡器 占空比调节电路 低功耗
下载PDF
低功耗时钟门控电路设计研究
12
作者 王子鑫 《通信电源技术》 2024年第2期19-21,共3页
在电子设备的电源管理领域,时钟门控电路在降低电源能耗方面发挥着关键作用,但其本身也会产生一定的能量损耗。文章专注于研究时钟门控电路的低功耗设计。首先,介绍时钟门控技术的概念;其次,提出一种全新的时钟门控电路设计策略,旨在实... 在电子设备的电源管理领域,时钟门控电路在降低电源能耗方面发挥着关键作用,但其本身也会产生一定的能量损耗。文章专注于研究时钟门控电路的低功耗设计。首先,介绍时钟门控技术的概念;其次,提出一种全新的时钟门控电路设计策略,旨在实现更高的能效和性能;最后,通过对比实验验证了设计的有效性。通过优化电源电路的运行,从而提高能效。 展开更多
关键词 低功耗 时钟门控电路 电路设计
下载PDF
eSeis Neo节点简介
13
作者 程孝义 李少军 +2 位作者 崔祎 戴小叶 赵继晨 《物探装备》 2024年第4期271-275,共5页
eSeis Neo节点是东方公司在eSeis节点基础上的升级产品。就前期eSeis节点在施工应用方面表现出来的一些缺点和不足,eSeis Neo节点在软件、硬件方面做了针对性地改进,性能方面得到较大提升。自2023年初首次投入勘探施工以来,从野外勘探... eSeis Neo节点是东方公司在eSeis节点基础上的升级产品。就前期eSeis节点在施工应用方面表现出来的一些缺点和不足,eSeis Neo节点在软件、硬件方面做了针对性地改进,性能方面得到较大提升。自2023年初首次投入勘探施工以来,从野外勘探项目的实际应用效果看,eSeis Neo节点表现出高稳定性、低故障率、快速下载等优势。本文就硬件主要改进之处做了一些说明和分析。 展开更多
关键词 eSeis NEO 节点电路 驯钟 磁开关
下载PDF
同步电路设计中CLOCK SKEW的分析 被引量:2
14
作者 康军 黄克勤 张嗣忠 《电子器件》 CAS 2002年第4期431-434,共4页
Clock skew是数字集成电路设计中一个重要的因素。本文比较了在同步电路设计中 0 clock skew和非 0clock skew时钟分布对电路性能的影响 ,分析了通过调整时钟树中 CL OCK SKEW来改善电路性能的方法 ,从而说明非 0 clock skew时钟分布是... Clock skew是数字集成电路设计中一个重要的因素。本文比较了在同步电路设计中 0 clock skew和非 0clock skew时钟分布对电路性能的影响 ,分析了通过调整时钟树中 CL OCK SKEW来改善电路性能的方法 ,从而说明非 0 clock skew时钟分布是如何提高同步电路运行的最大时钟频率的。 展开更多
关键词 clock SKEW 同步电路 时钟树 时钟信号 数字集成电路
下载PDF
基于0.18μm工艺的低纹波电荷泵电路设计及仿真分析
15
作者 陈煌伟 陈智峰 +2 位作者 陈继明 黄新栋 陈铖颖 《厦门理工学院学报》 2024年第3期58-65,共8页
针对传统电荷泵较低负载能力和较高纹波的问题,基于SMIC 0.18μm CMOS工艺,设计一款四相非交叠时钟的低纹波电荷泵电路。电荷泵主体电路由2个四相时钟控制的全PMOS电荷泵交叉耦合构成;通过优化时序信号输入,降低传输管的导通电阻,减小... 针对传统电荷泵较低负载能力和较高纹波的问题,基于SMIC 0.18μm CMOS工艺,设计一款四相非交叠时钟的低纹波电荷泵电路。电荷泵主体电路由2个四相时钟控制的全PMOS电荷泵交叉耦合构成;通过优化时序信号输入,降低传输管的导通电阻,减小传输损耗和尖峰脉冲,提高输出效率,同时压缩输出纹波;采用动态衬底偏置结构以消除体效应影响,提高各级升压电路的稳定性,进一步减小输出纹波。仿真结果表明,在电源电压为1.8 V、负载电流为5 mA时,电荷泵输出电压值约为5 V,上升时间约为3.67μs,电压纹波仅为5.4 mV,表明本设计可以满足高可靠堆叠闪存芯片的电压需求。 展开更多
关键词 电荷泵 低纹波 电路设计 四相时钟 存储器
下载PDF
FPGA-based high resolution DPWM control circuit 被引量:6
16
作者 SONG Hu JIANG Naiti +1 位作者 HU Shanshan LI Hongtao 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2018年第6期1136-1141,共6页
Two improved structures of high resolution digital pulse width modulator(DPWM) control circuit are proposed. Embedded digital clock manager(DCM) blocks and digital programmable delay circuits are employed as the basic... Two improved structures of high resolution digital pulse width modulator(DPWM) control circuit are proposed. Embedded digital clock manager(DCM) blocks and digital programmable delay circuits are employed as the basic resources to construct the field-programmable gate array(FPGA)-based DPWM implementations. Detailed schemes are illustrated and the circuits have been successfully implemented on the Artix-7 FPGA device developed by Xilinx. Experimental results show that when the basic clock operates at the frequency of 200 MHz, the resolutions of the two approaches can reach 625 ps and 500 ps, respectively. Besides,the presented schemes possess other merits including flexible resolution, strong versatility and relatively good stability. 展开更多
关键词 digital clock manager(DCM) digital programmable delay circuit digital pulse width modulator(DPWM)
下载PDF
A UNIFIED THEORY FOR DESIGNING ANDANALYZING BOTH SYNCHRONOUS AND ASYNCHRONOUS SEQUENTIAL CIRCUITS
17
作者 吴训威 陈晓莉 金瓯 《Journal of Electronics(China)》 1995年第1期15-23,共9页
The paper discusses general expressions of the clock signal and the next state equations containing the clock signal for flip-flops, and based on it, a unified theory for designing and analyzing both synchronous and a... The paper discusses general expressions of the clock signal and the next state equations containing the clock signal for flip-flops, and based on it, a unified theory for designing and analyzing both synchronous and asynchronous sequential circuits is proposed. The theory is proved effective by practical examples. 展开更多
关键词 SEQUENTIAL circuitS clock signal LOGIC design
下载PDF
Design of Digital Circuit Experiment Course Based on FPGA
18
作者 Lei Zhao 《World Journal of Engineering and Technology》 2021年第2期346-356,共11页
With the development of integrated circuit, the content of digital circuit experiment course is constantly updated. In order to keep up with the development trend of the Times and make students’ professional knowledg... With the development of integrated circuit, the content of digital circuit experiment course is constantly updated. In order to keep up with the development trend of the Times and make students’ professional knowledge meet the needs of the industry, the school adopts the FPGA experimental platform to carry out teaching reform from the two aspects of platform and experiment, and carry out reasonable experimental planning to enrich the experimental content. In this paper, the traditional knowledge points of logic algebra, trigger, timer, counter, decoder and digital tube are organically combined, and the digital clock system is designed and realized. The practice shows that the combination of modern design method and traditional digital circuit teaching method can play a good teaching effect. In this way, students can also fully learn, understand and skillfully use the new technology in the experiment, and in the process of building a comprehensive understanding of digital circuits. 展开更多
关键词 Digital circuit FPGA circuit Design Software Simulation Digital clock System
下载PDF
Design and Analysing the Various Parameters of CMOS Circuit’s under Bi-Triggering Method Using Cadence Tools
19
作者 A. Sridevi V. Lakshmiprabha N. Prabhu 《Circuits and Systems》 2016年第9期2622-2632,共12页
Reducing the power and energy required by the device/circuit to operate is the main aim of this paper. Here the new design is implemented to reduce the power consumption of the device using the triggering pulses. The ... Reducing the power and energy required by the device/circuit to operate is the main aim of this paper. Here the new design is implemented to reduce the power consumption of the device using the triggering pulses. The proposed triggering method uses a complementary MOS transistor (pMOS and nMOS) as a voltage divider and ground leakage suppressor (i.e.);these designs are named as Trig01 and Trig10 designs. In Trig01 design the pair of CMOS is placed in the voltage divider part;similarly in Trig10 design the pair of CMOS is placed at the ground leakage suppressor part. Standard CMOS gates like NOT, NAND, NOR, EX-OR etc. are designed with these technologies and these gates are designed with 180 nm technology file in the cadence tool suite;compared to the normal CMOS gates, the Bi-Trig gate contains 4 inputs and 2 outputs. The two extra inputs are used as Bi-Trig control signaling inputs. There are 2 control inputs and thus 2<sup>2</sup> = 4 combination of controlling is done (i.e.);both pMOS and nMOS are ON, both pMOS and nMOS are OFF, pMOS ON and nMOS OFF and pMOS ON and nMOS ON. Depending on the usage of the circuit, the mode of operation is switched to any one of the combination. If the output of the circuit is not used anywhere in the total block, that specified circuit can be switched into idle mode by means of switched OFF both the pMOS and nMOS transistor in the control unit. This reduces the leakage current and also the power wastage of the circuits in the total block. Bi-Trig controlled circuit reduces the power consumption and leakage power of the circuit without affecting a performance of the circuits. 展开更多
关键词 Bi-Triggering Power Analysis Energy Analysis circuit Simulation Delay Analysis Sub clock Method
下载PDF
DTRC:针对变频时钟功耗优化片上谐振网络 被引量:1
20
作者 贾柯 陈烨波 +2 位作者 王成 杨梁 王剑 《高技术通讯》 CAS 2023年第5期447-458,共12页
针对片上谐振时钟网络在变频环境下功耗优化能力减弱问题,提出了一种基于可调数字延时控制单元的谐振时钟网络结构———关断调节式谐振时钟电路(DTRC),该结构可有效改善谐振电路在变频环境下的整体功耗优化情况。产生这一问题的根本原... 针对片上谐振时钟网络在变频环境下功耗优化能力减弱问题,提出了一种基于可调数字延时控制单元的谐振时钟网络结构———关断调节式谐振时钟电路(DTRC),该结构可有效改善谐振电路在变频环境下的整体功耗优化情况。产生这一问题的根本原因是在系统电感和电容值确定后,电路本征谐振频率固定,对于传统结构,当时钟工作频率偏移谐振频率,谐振电路功耗优化能力减弱,甚至恶化。本文在12 nm Fin-FET工艺下实现完整时钟分布网络(CDN),后仿结果表明,通过调整谐振电路驱动单元关断时间,在时钟1~5 GHz频率范围内,相比传统无谐振电路实现18%~46%功耗优化,相比已有谐振时钟电路实现13%~54%功耗优化。 展开更多
关键词 谐振时钟 低功耗电路 动态频率调整(DFS) MESH 时钟分布网络(CDN)
下载PDF
上一页 1 2 18 下一页 到第
使用帮助 返回顶部