期刊文献+
共找到33篇文章
< 1 2 >
每页显示 20 50 100
基于CPLD的CCD通用驱动电路设计方法 被引量:15
1
作者 张勇 唐本奇 +2 位作者 肖志刚 王祖军 黄绍艳 《核电子学与探测技术》 CAS CSCD 北大核心 2005年第2期214-217,共4页
建立CCD通用测试平台有助于系统研究各类CCD器件的辐射效应及损伤机理。探讨了一种基于CPLD的线阵CCD通用驱动电路设计方法与实现途径。利用MAX-PLUSII开发系统,选用MAX7000S系列CPLD芯片,设计实现了核心驱动主控制器,用于读取外部存储... 建立CCD通用测试平台有助于系统研究各类CCD器件的辐射效应及损伤机理。探讨了一种基于CPLD的线阵CCD通用驱动电路设计方法与实现途径。利用MAX-PLUSII开发系统,选用MAX7000S系列CPLD芯片,设计实现了核心驱动主控制器,用于读取外部存储器驱动文件,设置相关参数寄存器,并产生符合参数要求的驱动时序脉冲。在此方法的基础上,完成了基本驱动模块电路的设计。基本驱动模块电路输出波形的测试结果表明,这种设计方法是完全可行的。 展开更多
关键词 通用 MAX7000 CPLD 外部存储器 主控制器 读取 寄存器 驱动电路 驱动模块 CCD
下载PDF
数字电路设计中竞争冒险的分析与研究 被引量:4
2
作者 刘军 杨悦 于湘珍 《现代电子技术》 2007年第20期182-186,共5页
介绍了竞争冒险的概念及产生的原因。就数字电路中出现的竞争冒险问题及解决办法,从理论和实践的角度对其进行了总结归纳,并举例分析了判别竞争冒险的方法和消除方法,提出人们在分析设计数字电路时要根据不同的电路情况采用不同的分析... 介绍了竞争冒险的概念及产生的原因。就数字电路中出现的竞争冒险问题及解决办法,从理论和实践的角度对其进行了总结归纳,并举例分析了判别竞争冒险的方法和消除方法,提出人们在分析设计数字电路时要根据不同的电路情况采用不同的分析、判别和消除方法。 展开更多
关键词 竞争冒险 数字电路 时序逻辑电路 逻辑冒险
下载PDF
数字电路时间同步实验设计 被引量:2
3
作者 杨静 周军 穆华俊 《实验技术与管理》 CAS 北大核心 2020年第9期154-158,共5页
时间同步在数字系统中的应用非常广泛,但传统的数字电路课程没有相关的学习内容。为了设计出既适合数字电路教学又具有专业特色的实验项目,将科研成果引入实验教学,开设了数字电路的时间同步实验。使用两块FPGA芯片模拟两个数字系统,利... 时间同步在数字系统中的应用非常广泛,但传统的数字电路课程没有相关的学习内容。为了设计出既适合数字电路教学又具有专业特色的实验项目,将科研成果引入实验教学,开设了数字电路的时间同步实验。使用两块FPGA芯片模拟两个数字系统,利用信号发生器、GPS接收天线、GPS可驯钟等器件实现两个系统的时间同步,并对时间同步误差进行测量、分析,在此基础上实现在同步控制信号短时间丢失时保持系统同步及同步自动化等功能。实践表明,该实验有利于培养学生在工程背景下进行数据统计分析的能力,锻炼学生多系统协同工作的意识和思维。 展开更多
关键词 数字电路 时间同步 GPS可驯钟 实验设计
下载PDF
ROV动力定位系统控制时序与逻辑设计 被引量:1
4
作者 王中华 葛彤 朱继懋 《海洋工程》 CSCD 北大核心 2006年第2期61-66,共6页
对ROV动力定位系统(DP)的控制时序和事件触发逻辑进行了分析和设计。解决了包含有核心控制策略算法的动力定位系统与ROV自身水下计算机(下位机)之间的控制时序的匹配问题以及事件触发逻辑关系的相互响应问题;此外,采用线程同步和时钟校... 对ROV动力定位系统(DP)的控制时序和事件触发逻辑进行了分析和设计。解决了包含有核心控制策略算法的动力定位系统与ROV自身水下计算机(下位机)之间的控制时序的匹配问题以及事件触发逻辑关系的相互响应问题;此外,采用线程同步和时钟校验的方法以确保动力定位系统对通讯数据包的实时跟踪处理。从试验情况来看,本文提出的设计完全满足实际工程作业的要求。 展开更多
关键词 动力定位(DP) ROV 控制 时序 逻辑 线程 同步
下载PDF
无线传感器网络高精度硬件时钟同步方法 被引量:4
5
作者 黄战华 廖可 蔡怀宇 《计算机工程》 CAS CSCD 2013年第12期97-101,共5页
为实现无线传感器网络高精度的时间同步功能,提出一种基于Zigbee技术的硬件时钟同步方法。采用跨层思想提取接收信号强度指示值信号作为同步触发信号,设计复杂可编程逻辑器件的硬件电路时钟模块实现计时,并配合软件算法完成整个网络的... 为实现无线传感器网络高精度的时间同步功能,提出一种基于Zigbee技术的硬件时钟同步方法。采用跨层思想提取接收信号强度指示值信号作为同步触发信号,设计复杂可编程逻辑器件的硬件电路时钟模块实现计时,并配合软件算法完成整个网络的时间同步,在保证低能耗和复杂度的基础上,提高时间同步精度。对同步精度进行理论研究和测试分析,结果表明,该方法可使系统节点间达到10μs级的时钟同步精度,满足多数无线传感器网络要求。 展开更多
关键词 无线传感器网络 时间同步 跨层设计 接收信号强度指示值触发信号 复杂可编程逻辑器件时钟模块 XBee无线通信 模块
下载PDF
次态卡诺图在时序逻辑电路中的应用 被引量:2
6
作者 吴恒玉 唐民丽 《南京工业职业技术学院学报》 2006年第2期71-73,共3页
基于逻辑电路的设计中经常涉及到用卡诺图化简逻辑函数的过程,给出了利用次态卡诺图设计逻辑电路的方法及不同触发器的状态方程在次态卡诺图上的表示,并举例加以说明。
关键词 次态卡诺图 时序逻辑电路 触发器
下载PDF
数字电路设计中部分常见问题解析 被引量:2
7
作者 茶国智 《电子设计工程》 2012年第13期114-116,共3页
借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针对控制设计方面在分析了其实质要求的基础上提出解决问题的关键是选取合适的输入控制信号和正确列出真值表或... 借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针对控制设计方面在分析了其实质要求的基础上提出解决问题的关键是选取合适的输入控制信号和正确列出真值表或状态表,针对时序方面通过比较同步和异步的特点并指出可采用同步的"分频"和异步的"级联"完成设计,而针对引脚方面则解析了一般芯片中几个特殊引脚并准确阐述了其所蕴含的不容易被理解的概念。 展开更多
关键词 问题解析 数字电路设计 控制 时序 引脚
下载PDF
基于时序图的异步时序逻辑电路的设计 被引量:2
8
作者 高美蓉 《新技术新工艺》 2016年第2期37-39,共3页
在异步时序逻辑电路的设计过程中,以波形分析为基础,通过电路的状态转换图得到电路的时序图,通过时序图的分析确定触发器的时钟方程,在时钟方程的作用下得到状态转换,填写次态卡诺图,通过次态卡诺图的化简得到输出方程和状态方程的设计... 在异步时序逻辑电路的设计过程中,以波形分析为基础,通过电路的状态转换图得到电路的时序图,通过时序图的分析确定触发器的时钟方程,在时钟方程的作用下得到状态转换,填写次态卡诺图,通过次态卡诺图的化简得到输出方程和状态方程的设计方法。该方法简单实用,学生易于理解和接受。 展开更多
关键词 异步时序逻辑电路 时序图 时钟信号
下载PDF
轮对图像采集中高精度闪光同步技术研究
9
作者 吴开华 蔡鑫 +1 位作者 诸晓锋 周威祥 《光电工程》 CAS CSCD 北大核心 2014年第6期7-12,共6页
以轨道交通轮对参数在线检测中的图像采集为背景,针对车辆轮对快速运动时曝光时间短曝光量不足的问题,提出一种具有高精度同步闪光功能的图像采集方法。设计了曝光、闪光同步时序,采用高亮度闪光光源来保证光通量,通过光电耦合器和单片... 以轨道交通轮对参数在线检测中的图像采集为背景,针对车辆轮对快速运动时曝光时间短曝光量不足的问题,提出一种具有高精度同步闪光功能的图像采集方法。设计了曝光、闪光同步时序,采用高亮度闪光光源来保证光通量,通过光电耦合器和单片机对触发信号进行处理,利用高精度的延时控制模块来调节曝光、闪光起始时刻。设计并实现了异步图像采集功能,保证车辆轮对运动到预设位置时能够精确地曝光和闪光。分析了同步误差的影响因素,通过实验验证,当运行速度不高于80 km/h时系统的同步误差小于25μs,运动模糊小于1 mm。 展开更多
关键词 轮对检测 图像采集 时序设计 闪光同步
下载PDF
同步米里型序列检测电路的错误输出问题
10
作者 王兆东 刘向军 《电子器件》 CAS 北大核心 2013年第5期700-703,共4页
用一般时序逻辑电路的设计方法设计米里型序列检测电路中存在一些问题,在没有检测到序列时就输出了检测到信号,系统工作出现不正常。分析了存在错误输出的原因之后,提出了一种通过调整输入序列使其与时钟同步,改进状态装换表的设计,以... 用一般时序逻辑电路的设计方法设计米里型序列检测电路中存在一些问题,在没有检测到序列时就输出了检测到信号,系统工作出现不正常。分析了存在错误输出的原因之后,提出了一种通过调整输入序列使其与时钟同步,改进状态装换表的设计,以确保系统正常工作的米里型序列检测的设计方法,这种方法有效克服了米里型序列检测的问题,并对米里型时序逻辑电路的设计有通用性。 展开更多
关键词 数字电路设计 串行数据检测 同步 米里型 时序逻辑电路
下载PDF
时序逻辑电路的仿真实验方法探析
11
作者 邵平 杨路明 《广西民族学院学报(自然科学版)》 CAS 2005年第1期102-104,共3页
应用PSpice对时序逻辑电路进行了仿真实验方法的探究,说明了 PSpice能快速、准确地分析数字电路的逻辑功能,对数字电路及其实验教学具有重要的辅助作用.
关键词 时序逻辑 数字电路 PSPICE 仿真
下载PDF
脉冲异步时序逻辑电路的分析与设计探讨 被引量:1
12
作者 黄晓明 《培训与研究(湖北教育学院学报)》 2005年第5期47-49,共3页
本文以数字系统时最常用的计数器作为实例,介绍了如何对脉冲异步时序逻辑电路进行分析和设计。为电子技术人员在数字系统或计算机硬件的研发中提供了一个有序的思路。
关键词 脉冲异步时序逻辑电路分析 脉冲异步时序逻辑电路设计 运行条件
下载PDF
次态卡诺图在时序逻辑电路分析和设计中的运用 被引量:1
13
作者 倪树范 《绵阳师范高等专科学校学报》 2000年第5期30-37,共8页
通过实际例子 ,阐述了次态卡诺图在分析和设计时序逻辑电路中的使用方法。该方法的使用可以使时序逻辑电路的分析和设计得到一定的简化 ,过程中思路清晰 ,状态转换直观。
关键词 次态卡诺图 时序逻辑电路 电路分析 电路设计
下载PDF
基于时序逻辑的继电控制系统设计方法
14
作者 王克刚 楼赣菲 《丽水学院学报》 2015年第5期41-46,共6页
在自动设备的继电控制系统设计中,含时序逻辑电路的设计过程比较复杂。通过一种应用简便的中间记忆元件设置方法,可有效解决复杂继电控制电路的设计问题,并以具体实例验证其应用。
关键词 时序逻辑电路 状态真值表 中间记忆元件 继电器逻辑式
下载PDF
基于CPLD的线阵CCD的驱动电路设计与实现 被引量:1
15
作者 郭焱 《电子质量》 2013年第10期13-16,27,共5页
CCD驱动时序电路的设计实现是其应用的关键问题。该文在分析TCD1209D线阵CCD的工作原理和驱动时序等特性的基础上,提出了一种基于CPLD的线阵CCD驱动电路的设计方法,其中选用MAX II系列CPLD作为硬件设计平台,运用VHDL语言设计驱动时序电... CCD驱动时序电路的设计实现是其应用的关键问题。该文在分析TCD1209D线阵CCD的工作原理和驱动时序等特性的基础上,提出了一种基于CPLD的线阵CCD驱动电路的设计方法,其中选用MAX II系列CPLD作为硬件设计平台,运用VHDL语言设计驱动时序电路。该设计使用Quartus II软件对所设计的驱动程序进行了仿真,仿真与实验结果表明该方案设计可行,电路结构简单,集成度较高,实用性强,并具有一定通用性。 展开更多
关键词 线阵CCD 驱动时序电路 复杂可编程逻辑器件 VHDL
下载PDF
基于单片机和CPLD的控制系统设计
16
作者 许峰 《电视技术》 北大核心 2008年第12期78-80,共3页
给出了控制系统的设计框图,对每一个模块的功能进行了分析,利用单片机、CPLD和数字化技术完成了系统设计,最后给出了分析结果。
关键词 延时电路 CPLD器件编程 逻辑控制电路 系统设计
下载PDF
对数字电路教学中有关问题的讨论
17
作者 韦绍波 《广西民族学院学报(自然科学版)》 CAS 2000年第4期301-305,共5页
针对数字电路课程教学中的一些问题进行讨论 ,并提出改进意见 。
关键词 数字电路 时序逻辑电路 卡诺图 时序图 逻辑函数 状态方程 教学
下载PDF
一种同步机构控制器的设计研究
18
作者 黄应勇 《南宁职业技术学院学报》 2013年第1期98-100,共3页
同步机构控制器是利用一端的运动控制另外一端的运动,并使其同向、等速运动。介绍同步机构控制器的设计思路、伺服电动机驱动器的接口、同步机构控制器控制精度的检测方法。利用光电编码器输出的A相、B相信号来设计四倍频电路,以便提高... 同步机构控制器是利用一端的运动控制另外一端的运动,并使其同向、等速运动。介绍同步机构控制器的设计思路、伺服电动机驱动器的接口、同步机构控制器控制精度的检测方法。利用光电编码器输出的A相、B相信号来设计四倍频电路,以便提高控制精度。设计了一种同步机构控制器,此设计方案实用,简单,控制精确。 展开更多
关键词 同步机构 控制器 设计原理 脉冲 时序
下载PDF
代数理论在同步时序逻辑电路设计中的应用
19
作者 黄科登 王伟丹 《玉林师范学院学报》 2001年第3期15-16,共2页
本文对数字逻辑电路关于同步时序逻辑电路设计的关键步骤中 ,引入代数理论辅助设计作了一些探讨 。
关键词 同步时序逻辑电路 代数理论 J-K触发器 数字逻辑电路 电路设计 卡诺图法
下载PDF
基于GPS与无线电的时间同步系统设计 被引量:3
20
作者 杨彦卿 张丕状 陈威 《计算机测量与控制》 CSCD 北大核心 2011年第3期640-642,共3页
在水中漂浮式传感器阵列测试系统中,为了对被测对象进行准确的测试,多传感器数据融合非常重要,而时间同步是实现多传感器数据融合的必备条件之一;为了提高时间同步精度,利用单片机Atmega162和Xilinx公司的Coolrunner2系列的CPLD———XC... 在水中漂浮式传感器阵列测试系统中,为了对被测对象进行准确的测试,多传感器数据融合非常重要,而时间同步是实现多传感器数据融合的必备条件之一;为了提高时间同步精度,利用单片机Atmega162和Xilinx公司的Coolrunner2系列的CPLD———XC2C256作为控制核心,RSB-4H模块接收GPS信号,NRF905进行无线数据收发,通过软件、硬件设计,开发出基于GPS和无线电的时间同步系统;实验结果表明,各传感器节点之间的事件同步触发误差达到了微秒级,并具有很高的可靠性,可以广泛使用。 展开更多
关键词 GPS 时间同步 多传感器数据融合 电路设计
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部