期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
双时钟FIFO在多通道高速传输系统中的应用
被引量:
6
1
作者
郑争兵
《核电子学与探测技术》
CAS
CSCD
北大核心
2013年第5期637-640,共4页
介绍了一种跨时钟域传递数据的双时钟FIFO模型,并给出了该模型使用状态信号rdusedw和wrusedw产生空、满状态标志信号的控制方法。利用双时钟FIFO设计了多通道高速传输接口电路,在QuartusII9.0软件开发平台上进行电路时序仿真。结果表明F...
介绍了一种跨时钟域传递数据的双时钟FIFO模型,并给出了该模型使用状态信号rdusedw和wrusedw产生空、满状态标志信号的控制方法。利用双时钟FIFO设计了多通道高速传输接口电路,在QuartusII9.0软件开发平台上进行电路时序仿真。结果表明FIFO调度模块能够控制4对双时钟FIFO的数据流切换和分流,实现基于FPGA的主接收板与从发送板之间的高速数据通信。高速传输系统接口电路设计灵活,具有很好实用价值。
展开更多
关键词
双时钟
fifo
现场可编程门阵列
乒乓操作
高速数据通道
下载PDF
职称材料
一种分布控制双时钟FIFO的设计与实现
被引量:
3
2
作者
杨剑新
胡向东
李媛
《计算机工程与科学》
CSCD
北大核心
2013年第5期1-8,共8页
双时钟FIFO是一种常用的跨时钟域数据交接电路。随着SoC芯片内部时钟域种类的增加,传统方式实现的双时钟FIFO会增加时钟网络设计的复杂度,这已经成为影响芯片规模扩大和频率提升的因素之一。提出了一种分布控制双时钟FIFO结构,运用源同...
双时钟FIFO是一种常用的跨时钟域数据交接电路。随着SoC芯片内部时钟域种类的增加,传统方式实现的双时钟FIFO会增加时钟网络设计的复杂度,这已经成为影响芯片规模扩大和频率提升的因素之一。提出了一种分布控制双时钟FIFO结构,运用源同步数据传输技术,避免了将发送方时钟树分布到接收方而增加时钟网络设计的复杂度。详细介绍了该结构的一种实现方法,并针对性能和可实现性,简要介绍了该设计可进一步采取的优化措施。
展开更多
关键词
双时钟
fifo
分布控制
源同步数据传输
同步器
GRAY码
下载PDF
职称材料
一种基于FPGA的高速数据通道的实验方法
被引量:
13
3
作者
郑争兵
魏瑞
陈正涛
《实验室研究与探索》
CAS
北大核心
2012年第12期78-81,共4页
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道...
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道构建测试平台,使用嵌入式逻辑分析仪SignalTap II实时获取测试管脚数据,验证设计的正确性。在可靠通信的条件下,FPGA与C6416之间接口数据率达到240 MBps,与AD9857接口的数据率达到22.4 MBps,系统的设计和实验方法简单,可以应用于高速数据流传输的场合。
展开更多
关键词
双时钟
fifo
FPGA
嵌入式逻辑分析仪
实验教学
下载PDF
职称材料
基于FPGA的高速采样缓存系统的设计与实现
被引量:
16
4
作者
郑争兵
《计算机应用》
CSCD
北大核心
2012年第11期3259-3261,共3页
为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0...
为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0软件提供的软核双时钟FIFO构成乒乓操作结构,在DSP的外部存储器接口(EMIFA)接口的控制下,完成高速A/D的数据流的写入和读出。测试结果表明:在读写时钟相差较大的情况下,高速采样缓存器可以节省读取A/D采样数据时间,为DSP提供充足的信号处理时间,提高了整个系统的实时性能。
展开更多
关键词
双时钟先进先出
现场可编程门阵列
高速采样
乒乓操作
外部存储器接口
下载PDF
职称材料
题名
双时钟FIFO在多通道高速传输系统中的应用
被引量:
6
1
作者
郑争兵
机构
陕西理工学院物理与电信工程学院
出处
《核电子学与探测技术》
CAS
CSCD
北大核心
2013年第5期637-640,共4页
基金
陕西省教育厅科研计划项目资助(2013JK1059)
陕西理工学院科研计划资助项目(SLGKY12-21)
文摘
介绍了一种跨时钟域传递数据的双时钟FIFO模型,并给出了该模型使用状态信号rdusedw和wrusedw产生空、满状态标志信号的控制方法。利用双时钟FIFO设计了多通道高速传输接口电路,在QuartusII9.0软件开发平台上进行电路时序仿真。结果表明FIFO调度模块能够控制4对双时钟FIFO的数据流切换和分流,实现基于FPGA的主接收板与从发送板之间的高速数据通信。高速传输系统接口电路设计灵活,具有很好实用价值。
关键词
双时钟
fifo
现场可编程门阵列
乒乓操作
高速数据通道
Keywords
dual - clock fifo
FPGA
ping pang operation
high
-
speed data channel
分类号
TN92 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
一种分布控制双时钟FIFO的设计与实现
被引量:
3
2
作者
杨剑新
胡向东
李媛
机构
国家高性能集成电路(上海)设计中心
出处
《计算机工程与科学》
CSCD
北大核心
2013年第5期1-8,共8页
基金
国家"核高基"重大专项课题资助项目(2009ZX01028-002-001)
文摘
双时钟FIFO是一种常用的跨时钟域数据交接电路。随着SoC芯片内部时钟域种类的增加,传统方式实现的双时钟FIFO会增加时钟网络设计的复杂度,这已经成为影响芯片规模扩大和频率提升的因素之一。提出了一种分布控制双时钟FIFO结构,运用源同步数据传输技术,避免了将发送方时钟树分布到接收方而增加时钟网络设计的复杂度。详细介绍了该结构的一种实现方法,并针对性能和可实现性,简要介绍了该设计可进一步采取的优化措施。
关键词
双时钟
fifo
分布控制
源同步数据传输
同步器
GRAY码
Keywords
dual
-
clock
fifo
distributed controlled
source synchronous data transfer
synchronizer
Gray code
分类号
TP302.2 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
一种基于FPGA的高速数据通道的实验方法
被引量:
13
3
作者
郑争兵
魏瑞
陈正涛
机构
陕西理工学院物理与电信工程学院
出处
《实验室研究与探索》
CAS
北大核心
2012年第12期78-81,共4页
基金
陕西理工学院科研计划资助项目(SLGKY10-14)
文摘
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道构建测试平台,使用嵌入式逻辑分析仪SignalTap II实时获取测试管脚数据,验证设计的正确性。在可靠通信的条件下,FPGA与C6416之间接口数据率达到240 MBps,与AD9857接口的数据率达到22.4 MBps,系统的设计和实验方法简单,可以应用于高速数据流传输的场合。
关键词
双时钟
fifo
FPGA
嵌入式逻辑分析仪
实验教学
Keywords
dual
-
clock
fifo
FPGA
embedded logic analyzer
experimental teaching
分类号
TN92 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
基于FPGA的高速采样缓存系统的设计与实现
被引量:
16
4
作者
郑争兵
机构
陕西理工学院物理与电信工程学院
出处
《计算机应用》
CSCD
北大核心
2012年第11期3259-3261,共3页
基金
陕西理工学院科研计划资助项目(SLGKY12-21)
文摘
为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0软件提供的软核双时钟FIFO构成乒乓操作结构,在DSP的外部存储器接口(EMIFA)接口的控制下,完成高速A/D的数据流的写入和读出。测试结果表明:在读写时钟相差较大的情况下,高速采样缓存器可以节省读取A/D采样数据时间,为DSP提供充足的信号处理时间,提高了整个系统的实时性能。
关键词
双时钟先进先出
现场可编程门阵列
高速采样
乒乓操作
外部存储器接口
Keywords
dual
-
clock
First In First Out(
fifo
)
Field
-
Programmable Gate Array(FPGA)
high
-
speed sampling
ping
-
pong operation
EMIFA
分类号
TN92 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
双时钟FIFO在多通道高速传输系统中的应用
郑争兵
《核电子学与探测技术》
CAS
CSCD
北大核心
2013
6
下载PDF
职称材料
2
一种分布控制双时钟FIFO的设计与实现
杨剑新
胡向东
李媛
《计算机工程与科学》
CSCD
北大核心
2013
3
下载PDF
职称材料
3
一种基于FPGA的高速数据通道的实验方法
郑争兵
魏瑞
陈正涛
《实验室研究与探索》
CAS
北大核心
2012
13
下载PDF
职称材料
4
基于FPGA的高速采样缓存系统的设计与实现
郑争兵
《计算机应用》
CSCD
北大核心
2012
16
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部