期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
用FPGA实现交织编码器的设计
被引量:
5
1
作者
王炜
赵可萍
《现代电子技术》
2005年第19期94-95,98,共3页
针对数字通信系统数据传输时接收端经常产生差错的情况,对来自信道的数据通过交织矩阵的变换,改变数据的排列顺序的交织编码方法进行探讨。在Max+PlusⅡ软件平台下,运用FPGA器件中的嵌入式双端口存储器资源和宏模块,并用VHDL语言进行程...
针对数字通信系统数据传输时接收端经常产生差错的情况,对来自信道的数据通过交织矩阵的变换,改变数据的排列顺序的交织编码方法进行探讨。在Max+PlusⅡ软件平台下,运用FPGA器件中的嵌入式双端口存储器资源和宏模块,并用VHDL语言进行程序设计,实现交织编码器。采用交织编码器可以降低误码率,提高通信质量。
展开更多
关键词
交织码
嵌入式阵列块
可编程逻辑阵列
Max+PlusⅡ
下载PDF
职称材料
题名
用FPGA实现交织编码器的设计
被引量:
5
1
作者
王炜
赵可萍
机构
天津工业大学信息与通信工程学院
出处
《现代电子技术》
2005年第19期94-95,98,共3页
文摘
针对数字通信系统数据传输时接收端经常产生差错的情况,对来自信道的数据通过交织矩阵的变换,改变数据的排列顺序的交织编码方法进行探讨。在Max+PlusⅡ软件平台下,运用FPGA器件中的嵌入式双端口存储器资源和宏模块,并用VHDL语言进行程序设计,实现交织编码器。采用交织编码器可以降低误码率,提高通信质量。
关键词
交织码
嵌入式阵列块
可编程逻辑阵列
Max+PlusⅡ
Keywords
interleaving coder
embedded array block piece roof garden
Field programmable Gate
array
Max+PlusⅡ
分类号
TN911.21 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
用FPGA实现交织编码器的设计
王炜
赵可萍
《现代电子技术》
2005
5
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部