期刊文献+
共找到53篇文章
< 1 2 3 >
每页显示 20 50 100
A sapphire fibre thermal probe based on fast Fourier transform and phase-lock loop
1
作者 王平田 王冬生 +1 位作者 葛文谦 崔立超 《Chinese Physics B》 SCIE EI CAS CSCD 2006年第5期975-979,共5页
A sapphire fibre thermal probe with Cr^3+ ion-doped end is developed by using the laser heated pedestal growth method. The fluorescence thermal probe offers advantages of compact structure, high performance and abili... A sapphire fibre thermal probe with Cr^3+ ion-doped end is developed by using the laser heated pedestal growth method. The fluorescence thermal probe offers advantages of compact structure, high performance and ability to withstand high temperature in a detection range from room temperature to 450℃. Based on the fast Fourier transform (FFT), the fluorescence lifetime is obtained from the tangent function of phase angle of the non-zeroth terms in the FFT result. This method has advantages such as quick calculation, high accuracy and immunity to the background noise. This FFT method is compared with other traditional fitting methods, indicating that the standard deviation of the FFT method is about half of that of the Prony method and about 1/6 of that of the log-fit method. And the FFT method is immune to the background noise involved in a signal. So, the FFT method is an excellent way of processing signals. In addition, a phase-lock amplifier can effectively suppress the noise. 展开更多
关键词 fluorescence thermometer fast Fourier transform phase-lock loop sapphire optical fibre
下载PDF
Hybrid phase-locked loop with fast locking time and low spur in a 0.18-μm CMOS process
2
作者 朱思衡 司黎明 +2 位作者 郭超 史君宇 朱卫仁 《Chinese Physics B》 SCIE EI CAS CSCD 2014年第7期748-753,共6页
We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a... We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a wide-band single-path PLL and a narrow-band dual-path PLL in a transient state and a steady state, respectively, by changing the loop bandwidth according to the gain of voltage controlled oscillator (VCO) and the resister of the loop filter. The hybrid PLL is implemented in a 0.18-μm complementary metal oxide semiconductor (CMOS) process with a total die area of 1.4×0.46 mm2. The measured results exhibit a reference spur level of lower than -73 dB with a reference frequency of 10 MHz and a settling time of 20 μs with 40 MHz frequency jump at 2 GHz. The total power consumption of the hybrid PLL is less than 27 mW with a supply voltage of 1.8 V. 展开更多
关键词 phase-locked loop (PLL) fast locking time low spur complementary metal oxide semiconductor(CMOS)
下载PDF
一种基于相位误差校正技术的快速启动晶体振荡器
3
作者 王子轩 王山虎 +5 位作者 王鑫 姚佳飞 张珺 胡善文 蔡志匡 郭宇锋 《电子学报》 EI CAS CSCD 北大核心 2024年第4期1182-1188,共7页
随着超低功耗(Ultra-Low Power,ULP)物联网(Internet of Things,IoT)系统的发展,采用能量注入技术的快速启动晶体振荡器因对IoT系统功耗影响巨大而逐渐成为研究热点.能量注入技术可以显著降低晶体振荡器的启动时间和启动能量,但是对注... 随着超低功耗(Ultra-Low Power,ULP)物联网(Internet of Things,IoT)系统的发展,采用能量注入技术的快速启动晶体振荡器因对IoT系统功耗影响巨大而逐渐成为研究热点.能量注入技术可以显著降低晶体振荡器的启动时间和启动能量,但是对注入源的精度要求苛刻.为了扩大注入频偏容限以及实现高注入效率,本文提出了一种基于延迟锁定环的相位误差校正技术.该技术将注入频偏容限扩大到2%,启动过程的非注入持续时间仅为4个周期,实现了高效注入.本文所述晶体振荡器采用40 nm CMOS工艺设计并流片.在1.0 V电源电压下采用24 MHz晶体进行测试,当注入频偏高达2%时,实现了7.2μs的启动时间,启动能量为5.1 nJ.相比同频偏下的传统注入方案,启动时间缩短了99.66%. 展开更多
关键词 相位误差校正 晶体振荡器 快速启动 延迟锁定环 能量注入
下载PDF
适用于宽带宽的快速锁定电荷泵锁相环设计
4
作者 周涛 刘兴辉 +2 位作者 尹飞飞 左什 李智 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2024年第9期1196-1201,共6页
文章基于TSMC 0.18μm CMOS工艺,设计一种适用于宽带宽下可快速锁定的电荷泵锁相环(charge pump phase-locked loop,CPPLL)。采用一种自适应快速锁定结构,比较参考信号与反馈信号的频率、相位,通过开启大电流与小电流快速锁定通路,对环... 文章基于TSMC 0.18μm CMOS工艺,设计一种适用于宽带宽下可快速锁定的电荷泵锁相环(charge pump phase-locked loop,CPPLL)。采用一种自适应快速锁定结构,比较参考信号与反馈信号的频率、相位,通过开启大电流与小电流快速锁定通路,对环路滤波器中的电容进行放电使得压控振荡器的控制电压降至锁定电平附近的方法,最大限度地减小锁定时间。通过SPECTRE仿真验证表明,在1.8 V供电电压下,输出频率为768 MHz时,锁定时间仅需1.5μs,缩短了78%,功耗为3.6 mW。 展开更多
关键词 锁相环 快速锁定 宽带宽 电荷泵
下载PDF
基于改进PLL的永磁同步电机ASMO无传感器控制 被引量:1
5
作者 孙旭霞 吴迪 +3 位作者 王若琪 贺思俊 韦明旸 崔伟杰 《电机与控制应用》 2023年第11期65-73,共9页
永磁同步电机无位置传感器控制采用传统滑模观测器法来获取转子位置,由于滑模抖振严重、估计反电势中含有低次谐波干扰及传统锁相环在电机反转时有位置误差等因素,影响转子位置估计精度。通过设计自适应滑模观测器和改进锁相环来解决上... 永磁同步电机无位置传感器控制采用传统滑模观测器法来获取转子位置,由于滑模抖振严重、估计反电势中含有低次谐波干扰及传统锁相环在电机反转时有位置误差等因素,影响转子位置估计精度。通过设计自适应滑模观测器和改进锁相环来解决上述问题。首先采用非奇异快速终端滑模面及改进指数趋近律来降低滑模抖振。其次对传统锁相环鉴相器进行改进并在环路滤波器中引入二阶广义积分器,不仅使电机正反转时能准确提取转子位置信息,还能滤除估计反电势中的低次谐波。仿真结果表明所设计的算法能减小滑模抖振、降低位置跟踪延迟时间及提高位置观测精度。 展开更多
关键词 永磁同步电机(PMSM) 非奇异快速终端滑模面 锁相环(PLL) 无传感器控制 自适应滑模观测器(ASMO)
下载PDF
一种宽频带捷变频雷达频率合成器 被引量:6
6
作者 安建平 金松 +2 位作者 沈毅龙 田正容 费元春 《北京理工大学学报》 EI CAS CSCD 1997年第6期775-779,共5页
应用大规模集成数字锁相环芯片、高性能晶振源、频率数字快捕电路,经过相位噪声分析和合成器优化设计,研制成功了具有工作频率高(>10GHz)、输出频带宽(>1000MHz)、频率捷变快(<10μs)、相位噪声低(L(1k... 应用大规模集成数字锁相环芯片、高性能晶振源、频率数字快捕电路,经过相位噪声分析和合成器优化设计,研制成功了具有工作频率高(>10GHz)、输出频带宽(>1000MHz)、频率捷变快(<10μs)、相位噪声低(L(1kHz)≤-90dB/Hz))、功率大(>65mW)、杂散低(<-70dB)、抗干扰能力强和体积小的捷变频雷达频率合成器,满足了新一代雷达的要求. 展开更多
关键词 频率合成器 锁相环 变频雷达 频率捷变雷达
下载PDF
一种UPS的数字化锁相及旁路检测和切换控制技术 被引量:17
7
作者 段善旭 熊健 +1 位作者 康勇 陈坚 《电工电能新技术》 CSCD 2004年第1期7-10,共4页
本文论述了UPS的基本技术要求,提出了一种基于数字信号处理器(DSP TMS320F240)的全数字化系统设计方案,并对其中的一些关键问题进行了分析。其中着重详细分析了数字化控制UPS锁相环的原理与性能,提出了一种用于电网电压快速检测和旁路... 本文论述了UPS的基本技术要求,提出了一种基于数字信号处理器(DSP TMS320F240)的全数字化系统设计方案,并对其中的一些关键问题进行了分析。其中着重详细分析了数字化控制UPS锁相环的原理与性能,提出了一种用于电网电压快速检测和旁路切换控制的方案,以保证UPS能不间断对负载供电。实验结果表明,该方案设计简便、实用性强,UPS可以很好地达到性能指标的要求。 展开更多
关键词 不间断电源 锁相环 电压快速检测 旁路切换控制
下载PDF
一种水声通信Turbo均衡中的软迭代信道估计算法 被引量:12
8
作者 唐怀东 朱敏 武岩波 《电子与信息学报》 EI CSCD 北大核心 2013年第3期677-682,共6页
Turbo均衡技术是水声相干通信克服信道多径、消除码间干扰(ISI)的有效工具。Turbo均衡实际使用时需要对时变、多径信道进行良好的估计。为了提高信道估计的效果,该文基于时变横向滤波和相位旋转信道模型,提出一种水声通信Turbo均衡中的... Turbo均衡技术是水声相干通信克服信道多径、消除码间干扰(ISI)的有效工具。Turbo均衡实际使用时需要对时变、多径信道进行良好的估计。为了提高信道估计的效果,该文基于时变横向滤波和相位旋转信道模型,提出一种水声通信Turbo均衡中的软迭代信道估计算法。该算法采用快速自优化最小均方算法得到各数据符号处的横向滤波器系数矢量并与二阶锁相环联合优化计算。通过仿真比较,该算法明显优于硬迭代信道估计算法,且相位估计性能优于其他文献中的软迭代信道估计算法。在海上试验中,水声通信距离5 km,方向近似垂直,接收阵起伏周期10 s,起伏幅度5 m左右,在此情况下进行数据采集。将该算法用于对海试数据的单通道Turbo均衡处理,实现无误码输出,验证了所提算法在软迭代信道相位估计方面的优势。 展开更多
关键词 水声通信 TURBO均衡 信道估计 快速自优化最小均方算法 锁相环
下载PDF
全数字化控制UPS切换策略的研究 被引量:4
9
作者 裴雪军 段善旭 +1 位作者 康勇 陈坚 《电气传动》 北大核心 2003年第3期62-64,共3页
文章分析了数字化控制 U PS锁相环的原理与性能 ,提出了一种用于电网电压快速检测的方案 ,保证不间断对负载供电。这些方案非常简单、实用。实验结果表明 ,使用上述方案的
关键词 UPS 切换策略 全数字化控制 锁相环 不电断电源 模拟电路控制
下载PDF
采用DDS+PLL技术实现S波段频率合成的一种方法 被引量:14
10
作者 杨国渝 粟显义 《电子科技大学学报》 EI CAS CSCD 北大核心 1999年第4期388-391,共4页
分析了现有的DDS 与PLL 混合电路方案实现频率合成的优缺点,提出了一种用DDS 与PLL 混合电路实现S 波段频率合成的新方法。给出了一个示例,并用CAD
关键词 频率合成 锁相环 DDS PLL 直接数字合成 混合法
下载PDF
一种基于改进锁相环的谐波分析逻辑电路 被引量:11
11
作者 李根 庞浩 +1 位作者 徐健飞 王赞基 《电力系统自动化》 EI CSCD 北大核心 2007年第21期82-85,共4页
改进锁相环(EPLL)相比传统锁相方法具有快速、稳定的优点。基于EPLL输出的同步倍频信号可以将异步采样数据同步化,再通过基于准同步采样数据的快速傅里叶变换,最终可以在快速实现信号跟踪的基础上获得精确的谐波分析结果。文中完成了这... 改进锁相环(EPLL)相比传统锁相方法具有快速、稳定的优点。基于EPLL输出的同步倍频信号可以将异步采样数据同步化,再通过基于准同步采样数据的快速傅里叶变换,最终可以在快速实现信号跟踪的基础上获得精确的谐波分析结果。文中完成了这种基于EPLL的谐波分析逻辑电路设计,并在FPGA器件中得到了实现和验证。此外,还研究了非等间隔采样、异步采样数据同步化以及定点数运算对该谐波测量方法精确度的影响。所设计的逻辑电路已经应用于一款具有谐波分析功能的电能计量芯片的开发中。 展开更多
关键词 谐波分析 锁相环 快速傅里叶变换 同步采样
下载PDF
用于谐波、间谐波在线监测的时频混合方法 被引量:10
12
作者 王建勋 刘会金 +1 位作者 韩丰收 王占雷 《电网技术》 EI CSCD 北大核心 2012年第10期229-234,共6页
为了检测靠近基波和谐波的间谐波,提出了一种时频混合方法来分析谐波和间谐波。首先在时域上通过并联的加强锁相环结构进行基波与谐波检测,该结构通过主锁相环测量幅值较大的基频分量,并将测得的基频输入到并行的子锁相环结构以完成对... 为了检测靠近基波和谐波的间谐波,提出了一种时频混合方法来分析谐波和间谐波。首先在时域上通过并联的加强锁相环结构进行基波与谐波检测,该结构通过主锁相环测量幅值较大的基频分量,并将测得的基频输入到并行的子锁相环结构以完成对各谐波分量的分离;然后在频域上对分离所得的只含间谐波的信号使用插值快速傅里叶变换的方法进行分析,能在排除基波与谐波频谱泄漏影响的情况下得到靠近基波和谐波的间谐波的精确参数。在LabVIEW上实现了基于所提方法的谐波、间谐波在线监测平台,仿真和实验证明了所提方法的有效性。 展开更多
关键词 时频混合 加强锁相环 插值快速傅里叶变换
下载PDF
CP-PLL快速入锁集成电路方案设计 被引量:2
13
作者 赵建明 张宜尧 +4 位作者 刘炜恒 李晓东 徐银森 李建全 徐开凯 《电子科技大学学报》 EI CAS CSCD 北大核心 2021年第2期180-185,共6页
该文基于TSMC 0.18μm RF CMOS工艺实现了一个用于加快CP-PLL锁定时间的数模混合复合结构,该复合结构主要包括两个独立单元——动态环路带宽单元及预置位反馈环。其中,两个单元的控制电路均采用全数字电路实现,并通过DC综合与ICC自动布... 该文基于TSMC 0.18μm RF CMOS工艺实现了一个用于加快CP-PLL锁定时间的数模混合复合结构,该复合结构主要包括两个独立单元——动态环路带宽单元及预置位反馈环。其中,两个单元的控制电路均采用全数字电路实现,并通过DC综合与ICC自动布局布线得到版图信息。经过同一CP-PLL参数环境下的对比分析,比较了包括传统结构的3种方案的锁定时间。在工作电源1.8 V下,优化后的锁定时间为1.12μs,较传统结构锁定时间提升了76.7%;整体相噪在稳态保持-103.1 dBc/Hz@1 MHz,较传统结构仅上升了0.3%。证明该复合结构能够有效降低上电启动以及跳频时的锁定时间。 展开更多
关键词 动态环路带宽 快速锁定 相位噪声 锁相环 预置位
下载PDF
快速锁定的全数字延迟锁相环研究 被引量:3
14
作者 保慧琴 尹国福 《微处理机》 2016年第1期11-14,共4页
为了消除芯片内部各模块间的时钟延时,减小时钟相位偏移,设计了一种快速锁定的全数字延迟锁相环结构,只需一次调节过程即可完成输入输出时钟的同步,锁定时间短,噪声不会积累,抗干扰性好。在监测相位差时利用一种新的相位选择方法,配合... 为了消除芯片内部各模块间的时钟延时,减小时钟相位偏移,设计了一种快速锁定的全数字延迟锁相环结构,只需一次调节过程即可完成输入输出时钟的同步,锁定时间短,噪声不会积累,抗干扰性好。在监测相位差时利用一种新的相位选择方法,配合相应的控制逻辑电路,完成DLL的快速锁定,通过调整延迟单元的延时、个数及相应控制电路的大小,实现宽范围的相位锁定。SMIC 0.18μm CMOS工艺下的仿真结果表明,本设计能够在18个周期内完成输入时钟和输出时钟的相位同步,锁定范围是25MHz^300MHz,最大时间抖动为35ps。 展开更多
关键词 时钟延时 时钟补偿 数字延迟锁相环 宽范围 快速锁定 相位
下载PDF
一种快速锁定数控锁相环 被引量:3
15
作者 陈鑫 杨军 胡晨 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2010年第2期258-263,共6页
提出了一种快速锁定数控锁相环结构.该锁相环具有频率捕获模式和相位捕获模式2种工作模式.在频率捕获模式,通过提出的一种新的算法,可以迅速缩小参考时钟和反馈时钟之间的频率差.在相位捕获模式,数控锁相环能够达到更精确的相位锁定.为... 提出了一种快速锁定数控锁相环结构.该锁相环具有频率捕获模式和相位捕获模式2种工作模式.在频率捕获模式,通过提出的一种新的算法,可以迅速缩小参考时钟和反馈时钟之间的频率差.在相位捕获模式,数控锁相环能够达到更精确的相位锁定.为了验证提出的数控锁相环结构和算法,该数控锁相环电路采用SMIC0.18μm logic1P6M CMOS工艺实现,面积为0.2mm^2,频率范围为48-416MHz.实测结果表明,数控锁相环只需要2个参考时钟周期就锁定在376MHz.数控锁相环锁定后功耗为11.394mW,峰峰值抖动为92ps,周期抖动为14.49ps. 展开更多
关键词 数控锁相环 数控振荡器 快速锁定
下载PDF
基于FPGA硬件实现的谐波检测方法 被引量:3
16
作者 范必双 王英健 王玉凤 《计算机仿真》 CSCD 2008年第4期235-240,共6页
针对现有系统对谐波检测实时性差和精度低的问题,介绍一种基于傅立叶变换和FPGA硬件实现的谐波检测方法。分析了谐波检测中影响测量精度的关键因素,采用数字锁相环来同步被测信号,以减小由非同步采样所产生的误差。基-4FFT处理器的硬件... 针对现有系统对谐波检测实时性差和精度低的问题,介绍一种基于傅立叶变换和FPGA硬件实现的谐波检测方法。分析了谐波检测中影响测量精度的关键因素,采用数字锁相环来同步被测信号,以减小由非同步采样所产生的误差。基-4FFT处理器的硬件设计采用全并行的乘法运算单元结构和并行的存储分配方法,最大限度地提高谐波检测的速度。数字锁相环和基-4FFT算法用VHDL语言设计实现,并用MAX+plusⅡ软件进行仿真,仿真结果表明,所设计的数字锁相环可以很好地跟踪被测信号,在180ms时,误差仅为0.01Hz,很好地消除了非同步采样所引起的测量误差;采用所设计的基-4FFT运算器对给定的谐波数据进行运算,得到的谐波幅值和相位误差小于0.05%,运算时间仅为8μs。 展开更多
关键词 谐波检测 现场可编程逻辑器件 数字锁相环 快速傅立叶变换
下载PDF
快速锁定的低功耗电荷泵锁相环 被引量:8
17
作者 魏建军 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2009年第9期71-76,共6页
为加快锁相环的启动速度,文中提出了一种初始化电路,启动完成后,初始化电路停止工作,几乎不增加功耗.采用饱和输出鉴相鉴频器,扩展了鉴相鉴频器的工作范围.采用逻辑电路直接控制标准计数器并在脉冲分频器中消除吞咽计数器,节省了一个计... 为加快锁相环的启动速度,文中提出了一种初始化电路,启动完成后,初始化电路停止工作,几乎不增加功耗.采用饱和输出鉴相鉴频器,扩展了鉴相鉴频器的工作范围.采用逻辑电路直接控制标准计数器并在脉冲分频器中消除吞咽计数器,节省了一个计数器,降低了功耗.采用0.18μm1.8V1P6MN阱标准CMOS数字工艺完成设计,版图面积为0.08mm2.仿真结果表明,初始化电路和饱和输出鉴相鉴频器使得锁定时间减小了19%.在输出信号的频率为266MHz时,相对抖动峰-峰值小于2.5%,整个锁相环的功耗约为17mW. 展开更多
关键词 电荷泵 锁相环 初始化 饱和输出 快速锁定 功耗
下载PDF
用于超小型快速截获接收机的频率合成器 被引量:2
18
作者 恽小华 恽才华 +1 位作者 张国春 周白华 《南京理工大学学报》 CAS CSCD 1995年第2期125-127,共3页
该文针对超小型快速截获接收机的需求,研究了锁相式频率合成技术,采用宽带锁相环和电压预置法来提高频率捷变速度,同时,采用带阻滤波器、相位补偿电路来改善宽带锁相环的杂散性能和稳定性。选用了微波单片PLL频率合成器芯片、单... 该文针对超小型快速截获接收机的需求,研究了锁相式频率合成技术,采用宽带锁相环和电压预置法来提高频率捷变速度,同时,采用带阻滤波器、相位补偿电路来改善宽带锁相环的杂散性能和稳定性。选用了微波单片PLL频率合成器芯片、单片集成VCO等先进器件,研制的频率合成器具有体积小、捷变速度快、相位噪声低等特点。 展开更多
关键词 锁相式 频率合成器 频率捷变 接收机
下载PDF
基于FFT算法的牵引供电系统智能电量变送器 被引量:1
19
作者 赵闻蕾 叶家金 《大连铁道学院学报》 2001年第3期77-81,共5页
针对牵引供电系统的特点提出了一种新型的智能型多功能电量变送器.它突破了常规的基于离散积分形式的理论基础,采用了数字信号处理技术,应用富氏变换原理及FFT快速算法进行电网参数测量及谐波分析,采用高性能微处理器80C19... 针对牵引供电系统的特点提出了一种新型的智能型多功能电量变送器.它突破了常规的基于离散积分形式的理论基础,采用了数字信号处理技术,应用富氏变换原理及FFT快速算法进行电网参数测量及谐波分析,采用高性能微处理器80C196及倍频锁相技术,有效地实现了交流同步采样. 展开更多
关键词 智能型变送器 交流同步采样 谐波 倍频锁相 FFT 牵引供电系统 电气测量
下载PDF
光伏并网发电低电压穿越的一种新锁相方法 被引量:4
20
作者 李波波 李守智 张艳肖 《系统仿真学报》 CAS CSCD 北大核心 2018年第6期2328-2334,共7页
光伏发电的低电压穿越问题,是光伏并网逆变器的一个关键问题。针对电网不对称故障下光伏逆变器低电压穿越的锁频锁相问题,基于双二阶广义积分(DSOGI)算法的正负序分离思想,提出一种快速的双二阶广义积分锁频锁相(DSOGI-FLL-PLL)方法。... 光伏发电的低电压穿越问题,是光伏并网逆变器的一个关键问题。针对电网不对称故障下光伏逆变器低电压穿越的锁频锁相问题,基于双二阶广义积分(DSOGI)算法的正负序分离思想,提出一种快速的双二阶广义积分锁频锁相(DSOGI-FLL-PLL)方法。利用一种简洁的FLL锁频为正负序分离提供频率适应性,同时运用传统锁相环对电网侧电压锁相,可以有效减小不对称故障时的锁相环的响应时间和锁相误差。仿真结果表明:将该方法用来处理光伏逆变器的低电压穿越问题,可以节省约2/3的锁频锁相响应时间。 展开更多
关键词 光伏发电 快速锁相 二阶广义积分(DSOGI) 低电压穿越
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部