期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
教学助手App助力走动式翻转课堂教学改革实践
1
作者 林叶郁 林文如 《闽江学院学报》 2023年第6期93-101,共9页
将走动式管理理念引入课堂教学活动,并通过自主研发的教学助手App助力工科类专业课程课堂教学的组织与管理,使之在普通多媒体教室也能实施走动式翻转课堂教学解决方案。在该模式下,以“数据库原理及应用”课为例的实践结果表明,基于教... 将走动式管理理念引入课堂教学活动,并通过自主研发的教学助手App助力工科类专业课程课堂教学的组织与管理,使之在普通多媒体教室也能实施走动式翻转课堂教学解决方案。在该模式下,以“数据库原理及应用”课为例的实践结果表明,基于教学助手App支持的走动式翻转课堂教学模式,增强了教学的互动性与精准性,有效地激发了学生参与学习的兴趣,在一定程度上提升了课堂教学质量。 展开更多
关键词 教学助手App 走动式管理 翻转课堂 教学改革实践
下载PDF
Modeling and nonlinear analysis of 14 bit 100MS/s pipelined ADC 被引量:1
2
作者 郑浩 fan xiangning 《High Technology Letters》 EI CAS 2018年第1期36-45,共10页
In this paper,detailed models of 14-bit 100 MS/s pipelined analog-to-digital converter( ADC)are presented. In order to help design of ADC system,blocks for pipelined ADC and disturbance sources are carefully analyzed.... In this paper,detailed models of 14-bit 100 MS/s pipelined analog-to-digital converter( ADC)are presented. In order to help design of ADC system,blocks for pipelined ADC and disturbance sources are carefully analyzed. Critical parameters,such as capacitor mismatch,clock jitter are proposed and simulated. The pipelined ADC system is divided into five parts,clock generator,sample and hold( S/H) circuit,multiplying digital-to-analog converters( MDAC),backend,and digital correction. These blocks introduce several interferences,which attenuate performance of pipelined ADC severely. Modeling and simulations of these disturbance sources are presented particularly. A new model of S/H is introduced. Results derived from simulations can supervise design and optimization of the ADC system. 展开更多
关键词 capacitor MISMATCH OFFSET clock JITTER flip-around sample and HOLD (S/H) SECOND-ORDER response
下载PDF
一种高性能CMOS采样/保持电路
3
作者 刘民杰 池保勇 +1 位作者 刘云峰 董景新 《微纳电子技术》 CAS 北大核心 2009年第11期700-704,共5页
提出了一种高性能CMOS采样/保持电路,它采用全差分电容翻转型的主体结构有效减小了噪声和功耗。在电路设计中提出了新型栅源电压恒定的自举开关来极大减小非线性失真,并同时有效抑止输入信号的直流偏移。该采样/保持电路采用0.18μm1P-6... 提出了一种高性能CMOS采样/保持电路,它采用全差分电容翻转型的主体结构有效减小了噪声和功耗。在电路设计中提出了新型栅源电压恒定的自举开关来极大减小非线性失真,并同时有效抑止输入信号的直流偏移。该采样/保持电路采用0.18μm1P-6M CMOS双阱工艺来实现,在1.8V电源电压、32MHz采样速率下,输入信号直到奈奎斯特频率时仍能达到86.88dB的无杂散动态范围(SFDR),电路的信号噪声失真比(SNDR)为73.50dB。最后进行了电路的版图编辑,并对样片进行了初步测试,测试波形表明,电路实现了采样保持的功能。 展开更多
关键词 互补型金属氧化物半导体 采样/保持电路 电容翻转结构 栅压自举开关 跨导放大器
下载PDF
一种13bit 40MS/s采样保持电路设计
4
作者 杨骁 刘杰 +1 位作者 齐骋 凌朝东 《微型机与应用》 2011年第20期30-32,共3页
设计了一个用于13bit40MS/s流水线ADC中的采样保持电路。该电路采用电容翻转结构,主运算放大器采用增益提高型折叠式共源共栅结构,以满足高速和高精度的要求。为减小与输入信号相关的非线性失真以获得良好的线性度,采用栅压自举开关。... 设计了一个用于13bit40MS/s流水线ADC中的采样保持电路。该电路采用电容翻转结构,主运算放大器采用增益提高型折叠式共源共栅结构,以满足高速和高精度的要求。为减小与输入信号相关的非线性失真以获得良好的线性度,采用栅压自举开关。采用电源电压为3.3V的TSMC0.18μm工艺对电路进行设计和仿真,仿真结果表明,在40MHz的采样频率下,采用保持电路的SNDR达到84.8dB,SFDR达到92dB。 展开更多
关键词 采样保持电路 电容翻转结构 增益提高 栅压自举开关
下载PDF
一种14位105 Msample/s高速高精度模数转换器设计 被引量:2
5
作者 龙善丽 吴传奇 +3 位作者 肖雷 张紫乾 徐福彬 乔伟 《电子器件》 CAS 北大核心 2020年第4期856-859,共4页
采用4位量化增益数模单元实现了流水线的第一级子级和最后一级采用4位FLASH ADC组成的系统架构,设计了一款基于流水线型的14位105 MHz采样速率的高速高精度模数转换器。多位量化较好地抑制了后级电路的噪声和失真衰减,采用采样电容翻转... 采用4位量化增益数模单元实现了流水线的第一级子级和最后一级采用4位FLASH ADC组成的系统架构,设计了一款基于流水线型的14位105 MHz采样速率的高速高精度模数转换器。多位量化较好地抑制了后级电路的噪声和失真衰减,采用采样电容翻转式结构实现了采样保持电路,在较高采样速率下,尽量降低功耗。电路采用SMIC 0.18μm混合信号工艺进行设计验证,测试结果表明,在输入信号频率为70 MHz,采样速率为105 MHz时,无杂散动态范围为84.2 dB,信噪比为73.2 dB,有效位数约为11.8 bit。 展开更多
关键词 A/D转换器 采样保持电路 增益数模单元 电容翻转式
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部