期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
Design of 0.18 μm CMOS programmable frequency divider based on standard cells
1
作者 何小虎 胡庆生 《Journal of Southeast University(English Edition)》 EI CAS 2007年第1期31-34,共4页
The design of a programmable frequency divider, which is one of the components of the phase-locked loop (PLL) frequency synthesizer for transmitter and receiver in IEEE 802. 11 a standard, is investigated. The main ... The design of a programmable frequency divider, which is one of the components of the phase-locked loop (PLL) frequency synthesizer for transmitter and receiver in IEEE 802. 11 a standard, is investigated. The main steps in very large-scale integration (VLSI) design flow such as logic synthesis, floorplan and placement & routing (P & R) are introduced. By back-annotating the back-end information to the front-end design, the custom wire-load model is created and used for optimizing the design flow under deep submicron technology. The programmable frequency divider is implemented based on Artisan TSMC (Taiwan Semicoductor Manufacturing Co. Ltd. )0. 18μm CMOS (complementary metal-oxide-semiconductor) standard cells and fabricated. The Chip area is 1 360. 5μm^2 and can work in the range of 100 to 200 MHz. The measurement results indicate that the design conforms to the frequency division precision. 展开更多
关键词 programmable frequency divider frequency synthesizer standard cells CMOS
下载PDF
0.18μm CMOS programmable frequency divider design for DVB-T
2
作者 胡庆生 仲建锋 何小虎 《Journal of Southeast University(English Edition)》 EI CAS 2008年第2期159-162,共4页
The implementation of a programmable frequency divider, which is one of the components of the phase-locked loop (PLL) frequency synthesizer for digital video broadcastingterrestrial (DVB-T) and other modem communi... The implementation of a programmable frequency divider, which is one of the components of the phase-locked loop (PLL) frequency synthesizer for digital video broadcastingterrestrial (DVB-T) and other modem communication systems, is presented. By cooperating with a dual-modulus prescaler, this divider can realize an integer frequency division from 926 to 1 387. Besides the traditional standard cell design flow, such as logic synthesis, placement and routing, the interactions between front-end and back-end are also considered to optimize the design flow under deep submicron technology. By back-annotating the back-end information to front-end design, a custom wire-load model is created which is more practical compared with the default model. This divider has been fabricated in TSMC 0. 18μm CMOS technology using Artisan standard cell library. The chip area is 675 μm × 475 μm and the power consumption is about 2 mW under a 1.8 V power supply. Measurement results show that it works correctly and can realize a frequency division with high precision. 展开更多
关键词 programmable frequency divider frequency synthesizer standard cell DVB-T
下载PDF
洱海南部近岸微囊藻原位增殖的季节变化及影响因子
3
作者 邹艳兰 王玮璐 +4 位作者 秦江 余志荣 万国帅 刘琪 周起超 《湖泊科学》 EI CAS CSCD 北大核心 2023年第6期1905-1916,共12页
2017年7月—2018年4月在洱海南部近岸开展了4个季度的野外调查,利用细胞分裂频率法研究微囊藻原位增殖的季节变化及影响因子,结果显示:微囊藻细胞分裂频率的变化范围为6.13%~29.23%,白天显著大于夜间,但两个点位间和表中底3层间的差异... 2017年7月—2018年4月在洱海南部近岸开展了4个季度的野外调查,利用细胞分裂频率法研究微囊藻原位增殖的季节变化及影响因子,结果显示:微囊藻细胞分裂频率的变化范围为6.13%~29.23%,白天显著大于夜间,但两个点位间和表中底3层间的差异均不显著;经计算,微囊藻原位生长速率的均值为(0.36±0.06)d^(-1),总体高于其它有相关研究的湖泊。同时,微囊藻细胞分裂频率和原位生长速率具有显著的季节变化,表现为冬季最大(1月,19.65%±4.10%、(0.39±0.01)d^(-1)),秋季(10月,14.48%±4.73%、(0.36±0.02)d^(-1))和夏季(7月,12.77%±3.81%、(0.37±0.07)d^(-1))次之,春季(4月,10.37%±2.64%、(0.30±0.06)d^(-1))最小,其中营养盐浓度的作用不明显,而地表太阳辐射和水温等影响较大。进一步分析发现,除地表太阳辐射外,影响细胞分裂频率昼夜变化的其它因子具有一定的季节异质性。研究结果可为深入研究洱海微囊藻水华发生机制及预测预警提供参考。 展开更多
关键词 蓝藻 微囊藻 细胞分裂频率 比生长速率 洱海
下载PDF
水华期间太湖梅梁湾微囊藻原位生长速率的测定 被引量:37
4
作者 吴晓东 孔繁翔 《中国环境科学》 EI CAS CSCD 北大核心 2008年第6期552-555,共4页
2007年8月太湖发生水华期间采用细胞分裂频率法(FDC)对太湖梅梁湾蓝藻的原位生长速率进行了测定.结果表明,微囊藻的细胞分裂频率有明显的日变化规律,即白天高,最大值约为20%;夜晚低,最小值约为5%.计算得到4个采样点蓝藻原位生长速率分别... 2007年8月太湖发生水华期间采用细胞分裂频率法(FDC)对太湖梅梁湾蓝藻的原位生长速率进行了测定.结果表明,微囊藻的细胞分裂频率有明显的日变化规律,即白天高,最大值约为20%;夜晚低,最小值约为5%.计算得到4个采样点蓝藻原位生长速率分别为0.23,0.19,0.37,0.26d-1.实验同时测定了水体的营养盐水平和叶绿素a的含量,表明较高的细胞分裂频率可能与水体中较高的营养盐水平、叶绿素a含量有关. 展开更多
关键词 太湖 蓝藻水华 微囊藻 原位生长 细胞分裂频率
下载PDF
基于LTE家庭基站分组的干扰协调算法研究 被引量:1
5
作者 沙毅 黄锦元 +1 位作者 张立立 朱丽春 《小型微型计算机系统》 CSCD 北大核心 2016年第4期807-810,共4页
针对引入家庭基站后带来的干扰问题,提出了干扰协调算法.首先由家庭基站获取的邻居列表建立干扰矩阵,然后根据干扰矩阵对家庭基站进行分组,不同组之间可以频率复用.同组家庭基站在分配正交频率资源的基础上,充分考虑家庭基站用户的信道... 针对引入家庭基站后带来的干扰问题,提出了干扰协调算法.首先由家庭基站获取的邻居列表建立干扰矩阵,然后根据干扰矩阵对家庭基站进行分组,不同组之间可以频率复用.同组家庭基站在分配正交频率资源的基础上,充分考虑家庭基站用户的信道差异和负载差异,进行频率资源的动态分配及有效利用,保障了家庭基站用户的Qo S.算法分析了在不同干扰门限下家庭基站分组规模的大小以及对频率资源分配的影响,仿真结果表明,在合适的干扰门限下,算法实现了不同分组之间的频率复用,有效解决了家庭基站之间的同道干扰,提高系统容量和频谱效率. 展开更多
关键词 LTE系统 家庭基站分组 干扰协调 频率复用
下载PDF
0.18μm CMOS PLL频率综合器中可编程分频器的设计与实现 被引量:2
6
作者 何小虎 胡庆生 肖洁 《微电子学与计算机》 CSCD 北大核心 2007年第5期61-65,共5页
介绍了用于WLAN802.11a收发信机的PLL频率综合器中可编程分频器的设计。基于ARTISAN标准单元库对可编程分频器进行了设计,详细介绍了自定义线负载模型、版图规划、时钟树综合、布局布线、静态时序分析等VLSI设计流程,并通过前端和后端... 介绍了用于WLAN802.11a收发信机的PLL频率综合器中可编程分频器的设计。基于ARTISAN标准单元库对可编程分频器进行了设计,详细介绍了自定义线负载模型、版图规划、时钟树综合、布局布线、静态时序分析等VLSI设计流程,并通过前端和后端设计的相互协作对电路进行了反复优化。最后给出了可编程分频器的后仿真结果、芯片照片和测试结果,芯片内核面积1360.5μm2,测试结果表明设计符合要求。 展开更多
关键词 可编程分频器 频率综合器 标准单元 CMOS
下载PDF
一种由多级2/3分频单元级联而成的通道可编程分频器设计 被引量:1
7
作者 杨扬 魏鲁 袁昊煜 《固体电子学研究与进展》 CAS 北大核心 2021年第2期149-153,共5页
介绍了一种由多级2/3分频单元级联的可编程分频器,可应用于扇出缓冲器的通道中。分频器采用0.18μm BiCMOS工艺实现。分频器的电源电压为3.3 V,分频比支持1、3、5以及4~4094的所有偶数分频,且所有分频输出信号的占空比为50%。
关键词 可编程分频器 扇出缓冲器 2/3分频单元 占空比 集成电路
下载PDF
应用于DVB-T的0.18μm CMOS工艺数字可编程分频器芯片设计
8
作者 景永康 陈莹梅 章丽 《电子工程师》 2008年第12期17-20,共4页
介绍了用于DVB-T(地面数字视频广播)收发机的频率综合器中可编程分频器的设计。该分频器可实现926~1387范围的分频比,并用改进的分频算法使分频输出波形的占空比更加理想。本设计采用SMIC0.18μmCMOS工艺标准单元的半定制设计方法,按... 介绍了用于DVB-T(地面数字视频广播)收发机的频率综合器中可编程分频器的设计。该分频器可实现926~1387范围的分频比,并用改进的分频算法使分频输出波形的占空比更加理想。本设计采用SMIC0.18μmCMOS工艺标准单元的半定制设计方法,按标准的数字集成电路设计流程进行设计,包括Verilog代码编写、逻辑综合、版图规划、布局布线、后端时序仿真分析等过程。后仿真结果表明该分频器功能正确,分频范围宽,利用改进的分频算法改善了分频输出波形的占空比。 展开更多
关键词 频率综合器 可编程分频器 数字标准单元 CMOS
下载PDF
一种应用于全数字锁相环的小数分频器设计
9
作者 赵远新 李巍 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2015年第2期148-155,167,共9页
文章针对宽带全数字锁相环(All-Digital Phase-Locked Loop,ADPLL)架构的频率综合器设计了一种适合的宽分频范围的小数分频器.由于经典的宽分频范围的小数分频器结构在边界处会发生失效,文章在分析其他解决方案的同时,提出了利用可变... 文章针对宽带全数字锁相环(All-Digital Phase-Locked Loop,ADPLL)架构的频率综合器设计了一种适合的宽分频范围的小数分频器.由于经典的宽分频范围的小数分频器结构在边界处会发生失效,文章在分析其他解决方案的同时,提出了利用可变延时单元进行固定相位校准的解决方法.本设计的可变分频比分频器分频比范围为32-127,输入频率为1.8-3.7GHz,面积为0.46mm×0.24mm.测试结果显示,本设计有效地解决了经典宽分频范围的小数分频器结构在边界处会发生失效的问题. 展开更多
关键词 全数字锁相环 小数分频器 可变延时单元
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部