期刊文献+
共找到38篇文章
< 1 2 >
每页显示 20 50 100
Design of Protograph LDPC-Coded MIMO-VLC Systems with Generalized Spatial Modulation 被引量:1
1
作者 Dai Lin Fang Yi +1 位作者 Guan Yongliang Mohsen Guizani 《China Communications》 SCIE CSCD 2024年第3期118-136,共19页
This paper investigates the bit-interleaved coded generalized spatial modulation(BICGSM) with iterative decoding(BICGSM-ID) for multiple-input multiple-output(MIMO) visible light communications(VLC). In the BICGSM-ID ... This paper investigates the bit-interleaved coded generalized spatial modulation(BICGSM) with iterative decoding(BICGSM-ID) for multiple-input multiple-output(MIMO) visible light communications(VLC). In the BICGSM-ID scheme, the information bits conveyed by the signal-domain(SiD) symbols and the spatial-domain(SpD) light emitting diode(LED)-index patterns are coded by a protograph low-density parity-check(P-LDPC) code. Specifically, we propose a signal-domain symbol expanding and re-allocating(SSER) method for constructing a type of novel generalized spatial modulation(GSM) constellations, referred to as SSERGSM constellations, so as to boost the performance of the BICGSM-ID MIMO-VLC systems.Moreover, by applying a modified PEXIT(MPEXIT) algorithm, we further design a family of rate-compatible P-LDPC codes, referred to as enhanced accumulate-repeat-accumulate(EARA) codes,which possess both excellent decoding thresholds and linear-minimum-distance-growth property. Both analysis and simulation results illustrate that the proposed SSERGSM constellations and P-LDPC codes can remarkably improve the convergence and decoding performance of MIMO-VLC systems. Therefore, the proposed P-LDPC-coded SSERGSM-mapped BICGSMID configuration is envisioned as a promising transmission solution to satisfy the high-throughput requirement of MIMO-VLC applications. 展开更多
关键词 bit-interleaved coded modulation generalized spatial modulation multiple-input multipleoutput protograph ldpc codes visible light communication
下载PDF
一种非规则广义LDPC码的构造方法
2
作者 周华 李文杰 马凌峻 《电讯技术》 北大核心 2024年第6期952-959,共8页
广义低密度奇偶校验(Generalized Low-Density Parity-Check, GLDPC)码把低密度奇偶校验(Low-Density Parity-Check, LDPC)码中的单奇偶校验(Single Parity-Check, SPC)节点替换为校验能力更强的广义约束(Generalized Constraint, GC)节... 广义低密度奇偶校验(Generalized Low-Density Parity-Check, GLDPC)码把低密度奇偶校验(Low-Density Parity-Check, LDPC)码中的单奇偶校验(Single Parity-Check, SPC)节点替换为校验能力更强的广义约束(Generalized Constraint, GC)节点,使其在中短码和低码率的条件下具有更低的误码率。传统GLDPC码要求基矩阵的行重等于分量码的码长,这限制了GLDPC码构造的灵活性。另外,相比于传统GLDPC码中GC节点位置的随机选取,GC节点的位置选择在GLDPC码的误码率性能上有一定的优化空间。针对以上两点,提出了一种基于渐进边增长(Progressive Edge-Growth, PEG)算法的非规则GLDPC码构造方法和一种基于Tanner图边数的GC节点位置选择算法。使用PEG算法生成的非规则LDPC码作为本地码,根据本地码的校验节点度使用多种分量码,结合GC节点位置选择算法构造非规则GLDPC码。仿真结果表明,与传统方法构造的GLDPC码相比,基于Tanner图边数的GC节点位置选择算法构造的非规则PEG-GLDPC码在误码率和译码复杂度上均得到明显改善。 展开更多
关键词 非规则广义ldpc PEG算法 GC节点位置
下载PDF
一种基于之型分量码的系统GLDPC码 被引量:1
3
作者 李建东 郭凯 陈彦辉 《电子学报》 EI CAS CSCD 北大核心 2011年第1期178-183,共6页
本文以规则低密度生成矩阵码为基础,构建了一种以之型码为分量码的系统广义低密度奇偶校验(Generalized Low-Density Parity-Check,GLDPC)码,称为ZS-GLDPC码.该码具有线性编码复杂度,可采用和积译码算法实现迭代译码,其译码复杂度低于... 本文以规则低密度生成矩阵码为基础,构建了一种以之型码为分量码的系统广义低密度奇偶校验(Generalized Low-Density Parity-Check,GLDPC)码,称为ZS-GLDPC码.该码具有线性编码复杂度,可采用和积译码算法实现迭代译码,其译码复杂度低于以汉明码为分量码的GLDPC码.在均匀交织器的前提下,利用联合界分析了该码在高信噪比区域的平均误比特概率,然后利用基于高斯近似的密度进化方法分析了该码的迭代译码收敛门限.仿真结果表明,中短码长的ZS-GLDPC码的性能优于或近于LDPC码和以汉明码为分量码的GLDPC码. 展开更多
关键词 广义低密度奇偶校验码 低密度生成矩阵码 级联码 迭代译码 之型码
下载PDF
基于之型分量码的系统非规则GLDPC码
4
作者 陈彦辉 孙晓艳 程冰 《计算机科学》 CSCD 北大核心 2012年第4期84-88,共5页
首先提出了一种新型的编码结构——基于之型分量码的系统非规则GLDPC码;其次在加性高斯白噪声信道下利用基于高斯近似的密度进化理论设计ZS-IGLDPC码的度分布序列;最后对ZS-IGLDPC码进行了性能分析。仿真结果表明,中等码长的ZS-IGLDPC... 首先提出了一种新型的编码结构——基于之型分量码的系统非规则GLDPC码;其次在加性高斯白噪声信道下利用基于高斯近似的密度进化理论设计ZS-IGLDPC码的度分布序列;最后对ZS-IGLDPC码进行了性能分析。仿真结果表明,中等码长的ZS-IGLDPC码在误码率性能方面有一定的优势。 展开更多
关键词 广义低密度奇偶校验码 低密度生成矩阵码 级联码 迭代译码 之型码
下载PDF
广义LDPC码的自适应全并行MAP-BP译码算法 被引量:3
5
作者 王平 李广侠 +1 位作者 文仕军 朱宏鹏 《电子技术应用》 北大核心 2013年第8期105-108,共4页
提出了一种广义LDPC码的自适应全并行MAP-BP译码算法,算法中子码采用基于比特栅格的最大后验概率译码,本地码采用基于对数似然比的置信传播译码。算法引入自适应修正因子保证迭代过程中子码和本地码输出信息的匹配。仿真结果表明,与传... 提出了一种广义LDPC码的自适应全并行MAP-BP译码算法,算法中子码采用基于比特栅格的最大后验概率译码,本地码采用基于对数似然比的置信传播译码。算法引入自适应修正因子保证迭代过程中子码和本地码输出信息的匹配。仿真结果表明,与传统广义LDPC译码算法相比,MAP-BP算法可提高译码准确性并能加快译码收敛速度。 展开更多
关键词 广义ldpc 迭代译码 最大后验概率 置信传播
下载PDF
一种基于伪循环MDS码的准循环LDPC码构造方法 被引量:4
6
作者 章坚武 颜欢 包建荣 《电子与信息学报》 EI CSCD 北大核心 2012年第2期410-415,共6页
该文提出了一种利用两个信息符号的伪循环最大距离可分(MDS)码,构造围长为6的准循环低密度奇偶校验(LDPC)码的方法。在GF(q)中,它通过直接计算长为q+1的伪循环MDS码生成多项式,构造准循环LDPC码的校验矩阵。其主要利用了含两个信息符号... 该文提出了一种利用两个信息符号的伪循环最大距离可分(MDS)码,构造围长为6的准循环低密度奇偶校验(LDPC)码的方法。在GF(q)中,它通过直接计算长为q+1的伪循环MDS码生成多项式,构造准循环LDPC码的校验矩阵。其主要利用了含两个信息符号的伪循环MDS码字特殊的循环性,及任意两个码字间距离不小于q的特点,使所构造的准循环LDPC码保证无4环。仿真结果表明,基于伪循环MDS码的准循环LDPC码在高斯信道下,能获得较好的误码性能。 展开更多
关键词 准循环低密度奇偶校验(ldpc)码 伪循环最大距离可分(MDS)码 本原元 生成多项式
下载PDF
一类具有低密度生成矩阵的非二元准循环LDPC码 被引量:1
7
作者 陈超 白宝明 王新梅 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2010年第3期412-416,共5页
提出一类非二元准循环低密度校验(QC-LDPC)码,其校验矩阵的列重为2.通过精心设计校验矩阵,使得对应的生成矩阵具有一些优良的性质:系统性;准循环;低密度.因此,可通过简单的移位寄存器电路实现低复杂度并行编码.仿真结果表明,提出的码和... 提出一类非二元准循环低密度校验(QC-LDPC)码,其校验矩阵的列重为2.通过精心设计校验矩阵,使得对应的生成矩阵具有一些优良的性质:系统性;准循环;低密度.因此,可通过简单的移位寄存器电路实现低复杂度并行编码.仿真结果表明,提出的码和随机码的性能相当. 展开更多
关键词 低密度校验码 非二元 准循环 低密度生成矩阵 并行编码
下载PDF
CCSDS中LDPC码编码器的FPGA设计与实现 被引量:4
8
作者 孙钰林 吴增印 王菊花 《空间电子技术》 2011年第3期30-34,46,共6页
CCSDS标准推荐了一组适用于深空通信的LDPC码。为了满足在一个系统中使用多种码率LDPC码的需要,设计了一个能够实现标准中4种码率码编码的通用编码器,该编码器合理安排了生成矩阵存储单元,充分复用了硬件资源,用一种码编码需要的资源消... CCSDS标准推荐了一组适用于深空通信的LDPC码。为了满足在一个系统中使用多种码率LDPC码的需要,设计了一个能够实现标准中4种码率码编码的通用编码器,该编码器合理安排了生成矩阵存储单元,充分复用了硬件资源,用一种码编码需要的资源消耗实现了4种码的编码,大大节省了资源;用VHDL语言在FPGA上实现了该编码器,通过仿真验证,表明该编码器在占用硬件资源不大的条件下,能够正确完成4种码率码的编码。 展开更多
关键词 CCSDS ldpc 通用编码器 多码率 FPGA实现
下载PDF
超宽带无线通信中LDPC码硬件仿真实现
9
作者 双涛 葛利嘉 刘明 《现代电子技术》 2007年第15期4-7,共4页
讨论了LDPC码在超宽带(UWB)无线通信中的应用及其硬件实现。首先讨论了译码初始化方法,并设计了硬件解码结构,然后在SystemGenerator环境中对整个译码算法进行了参数化的FPGA实现,最后在VC环境下构建了UWB系统LDPC码软硬件仿真平台,仿... 讨论了LDPC码在超宽带(UWB)无线通信中的应用及其硬件实现。首先讨论了译码初始化方法,并设计了硬件解码结构,然后在SystemGenerator环境中对整个译码算法进行了参数化的FPGA实现,最后在VC环境下构建了UWB系统LDPC码软硬件仿真平台,仿真表明改进的LDPC码比传统的LDPC码更能满足UWB通信需求。 展开更多
关键词 超宽带 ldpc System GENERATOR FPGA
下载PDF
一类准循环LDPC码及其编码
10
作者 夏国江 齐建中 +1 位作者 孙辉先 熊蔚明 《空间科学学报》 CAS CSCD 北大核心 2009年第4期443-447,共5页
针对空间通信的特点,对基于循环矩阵构造的一类正则准循环LDPC码进行了改进,得到了一类非正则准循环LDPC码。与原码相比,这类非正则LDPC码的奇偶校验矩阵H具有3个特点:行满秩,具有下三角结构,引入了一度变量节点。前两个特性使得这种LDP... 针对空间通信的特点,对基于循环矩阵构造的一类正则准循环LDPC码进行了改进,得到了一类非正则准循环LDPC码。与原码相比,这类非正则LDPC码的奇偶校验矩阵H具有3个特点:行满秩,具有下三角结构,引入了一度变量节点。前两个特性使得这种LDPC码的编码计算复杂度和结构复杂度都与校验位长度成正比,从而便于编码器的软硬件实现。第三个特性使码的迭代译码门限稍有降低,但司时还能保证译码的收敛,计算机仿真结果也证明了这一点。本文还简化了对围长不小于6的条件的证明,推导了系统码校验位的计算公式,并在此基础上给出了利用移位寄存器的编码电路。 展开更多
关键词 准循环ldpc 计算复杂度 结构复杂度 循环矩阵 生成向量
下载PDF
多元LDPC随机译码的似然概率快速生成算法
11
作者 庞宝茂 史浩山 何光华 《应用科学学报》 EI CAS CSCD 北大核心 2012年第3期234-238,共5页
多元随机译码算法能有效解决译码复杂度高的问题,但似然概率生成的计算仍有较高的计算复杂度.为解决这一问题,文中提出一种针对M阶正交振幅调制下的多元低密度奇偶校验码的随机译码算法.通过计算星座图中部分星座点和接收信号点之间的... 多元随机译码算法能有效解决译码复杂度高的问题,但似然概率生成的计算仍有较高的计算复杂度.为解决这一问题,文中提出一种针对M阶正交振幅调制下的多元低密度奇偶校验码的随机译码算法.通过计算星座图中部分星座点和接收信号点之间的欧几里德距离来确定随机译码的似然概率,而不必计算所有星座点的似然概率,省去了复杂的幂次运算.仿真结果表明,该算法能有效降低多元LDPC码随机译码的计算复杂度,性能损失较小,是一种适合多元LDPC译码器前端实现的译码算法. 展开更多
关键词 ldpc译码 似然概率生成 M阶正交振幅调制M-QAM 算法复杂度
下载PDF
BIBD循环置换矩阵的多进制LDPC码构造
12
作者 刘冰 陶伟 +1 位作者 窦高奇 高俊 《电讯技术》 北大核心 2011年第9期27-34,共8页
提出了基于均衡不完全区组设计(Balanced Incomplete Block Design,BIBD)的多进制准循环LDPC(Low-Density Parity-Check)码代数构造方法。在该构造方法中提出了广义多进制位置向量的概念,并根据广义多进制位置向量和BIBD法对指数矩阵进... 提出了基于均衡不完全区组设计(Balanced Incomplete Block Design,BIBD)的多进制准循环LDPC(Low-Density Parity-Check)码代数构造方法。在该构造方法中提出了广义多进制位置向量的概念,并根据广义多进制位置向量和BIBD法对指数矩阵进行广义二维扩展,构造出具有循环置换子矩阵的多进制校验矩阵,由此得到girth不小于6的多进制LDPC码。仿真结果表明,采用FFT-QSPA(基于快速傅里叶变换的多进制和积算法)对构造出的LDPC码进行译码,在AWGN信道下相比于同参数的RS码来说可以取得明显的编码增益,并且优于多进制Mackay码。 展开更多
关键词 多进制低密度奇偶校验码 准循环 均衡不完全区组 广义多进制位置向量 二维扩展
下载PDF
基于广义等差数列的大围长QC-LDPC码构造
13
作者 赵辉 余孟洁 +2 位作者 安静 邝凯达 吕典楷 《计算机工程与设计》 北大核心 2022年第12期3563-3569,共7页
为解决准循环低密度奇偶校验(quasi-cyclic low-density parity-check,QC-LDPC)码中短环严重影响误码率性能的问题,提出一种基于广义等差数列(generalized arithmetic sequence,GAS)的大围长QC-LDPC码构造方法。利用GAS中元素的差值不... 为解决准循环低密度奇偶校验(quasi-cyclic low-density parity-check,QC-LDPC)码中短环严重影响误码率性能的问题,提出一种基于广义等差数列(generalized arithmetic sequence,GAS)的大围长QC-LDPC码构造方法。利用GAS中元素的差值不等性构造QC-LDPC码的循环移位系数矩阵,给出移位系数值的解析公式;提出一种局部优化算法对存在第二类6环结构的码字进行围长优化。该构造方法占用空间小,通过改变解析公式中的参数值可以实现码长和码率的灵活改变。仿真结果表明,与对比文献中提出的码字相比,构造的QC-LDPC码在加性高斯白噪声(additive white Gaussian noise,AWGN)信道上表现出更好的误码率性能。 展开更多
关键词 准循环低密度奇偶校验码 广义等差数列 短环 围长 局部优化算法
下载PDF
基于(17,9)平方剩余码的广义LDPC码构造及性能研究 被引量:5
14
作者 李西亚 黎勇 《重庆邮电大学学报(自然科学版)》 CSCD 北大核心 2018年第6期797-802,共6页
低密度奇偶校验(low-density parity check,LDPC)码的校验节点通常采用单奇偶校验(single parity check,SPC)码,然而当采用一种具有更强纠错能力分量码替换LDPC码中的SPC码时可以构造出一种性能更好的广义LDPC(generalized LDPC,GLDPC)... 低密度奇偶校验(low-density parity check,LDPC)码的校验节点通常采用单奇偶校验(single parity check,SPC)码,然而当采用一种具有更强纠错能力分量码替换LDPC码中的SPC码时可以构造出一种性能更好的广义LDPC(generalized LDPC,GLDPC)码。鉴于此,采用一个(17,9)平方剩余(quadratic residue,QR)码作为分量码来替换LDPC中的SPC码构造出了一种基于QR码的GLDPC码。通过研究GLDPC码和QR码的构造以及GLDPC码的译码算法,提出了一种基于(17,9) QR码的GLDPC码构造方法,研究了该GLDPC码的性能,并对该GLDPC码与传统的LDPC码、同码率不同码长的GLDPC码以及同码长不同码率的GLDPC码进行了性能仿真。仿真结果表明,基于(17,9) QR码的GLDPC码相比同码率下的LDPC码,在错误比特率和译码收敛速度上都取得了更优异的表现。 展开更多
关键词 平方剩余码 广义ldpc 构造 替换 收敛
下载PDF
PERFORMANCE OF SIMPLE-ENCODING IRREGULAR LDPC CODES BASED ON SPARSE GENERATOR MATRIX
15
作者 唐蕾 仰枫帆 《Transactions of Nanjing University of Aeronautics and Astronautics》 EI 2006年第3期202-207,共6页
A new method for the construction of the high performance systematic irregular low-density paritycheck (LDPC) codes based on the sparse generator matrix (G-LDPC) is introduced. The code can greatly reduce the enco... A new method for the construction of the high performance systematic irregular low-density paritycheck (LDPC) codes based on the sparse generator matrix (G-LDPC) is introduced. The code can greatly reduce the encoding complexity while maintaining the same decoding complexity as traditional regular LDPC (H-LDPC) codes defined by the sparse parity check matrix. Simulation results show that the performance of the proposed irregular LDPC codes can offer significant gains over traditional LDPC codes in low SNRs with a few decoding iterations over an additive white Gaussian noise (AWGN) channel. 展开更多
关键词 belief propagation iterative decoding algorithm sparse parity-check matrix sparse generator matrix H ldpc codes G-ldpc codes
下载PDF
高速通用LDPC码译码技术
16
作者 王健 李集林 战勇杰 《电子设计工程》 2013年第13期123-126,共4页
香农的学生Gallager首次提出了LDPC码的概念和完整的译码方法,目前LDPC码正向着高速高增益的方向发展。文中针对目前对高速LDPC码译码技术的迫切需求,以CCSDS标准近地通信(8176,7154)LDPC码为研究对象,在传统译码实现方案所用资源基本... 香农的学生Gallager首次提出了LDPC码的概念和完整的译码方法,目前LDPC码正向着高速高增益的方向发展。文中针对目前对高速LDPC码译码技术的迫切需求,以CCSDS标准近地通信(8176,7154)LDPC码为研究对象,在传统译码实现方案所用资源基本不变的前提下,利用该码校验矩阵中1的排列特点,仅通过改变运算过程中数据处理的流程,来增大水平运算和垂直运算之间的复用程度,从而达到大大提高译码速度的目的。采用本文给出的方案对CCSDS近地通信标准(8176,7154)LDPC码进行译码,垂直运算周期不需要单独花费时间,8路并行,150MHz时钟频率下,译码速度达到900Mbps以上。另外,该方案同样适用于其他的QC-LDPC码。 展开更多
关键词 ldpc 高速 通用 数据分配
下载PDF
基于GPGPU的LDPC解码访存优化技术
17
作者 原略超 张洋 +1 位作者 唐川 邢座程 《中国科技论文》 CAS 北大核心 2013年第7期626-632,共7页
低密度奇偶校验码(low-density parity-check,LDPC)作为一类高性能的差错控制编码被用于多个通信标准中,但解码算法计算量巨大,限制了其潜能,基于通用图形处理器(general-purpose GPU,GPGPU)的LDPC解码器由于其灵活性,近年来备受关注。... 低密度奇偶校验码(low-density parity-check,LDPC)作为一类高性能的差错控制编码被用于多个通信标准中,但解码算法计算量巨大,限制了其潜能,基于通用图形处理器(general-purpose GPU,GPGPU)的LDPC解码器由于其灵活性,近年来备受关注。深入分析了LDPC解码算法特性,提出Tanner图的交织器表示,简化了解码算法;结合GPU体系结构特点提出自顶向下的多步优化策略,充分挖掘了GPU的加速性能。实验结果显示,平衡计算访存负载、合并对齐全局访存、充分利用寄存器资源,可显著提高GPU性能;相对于CPU实现,可取得383倍的加速,综合性能优于现有的基于GPU的LDPC解码实现。 展开更多
关键词 低密度奇偶校验码解码器 和积算法 通用图形处理器 优化策略 并行计算
下载PDF
LDPC码数据分配通用模块设计方案
18
作者 王健 李集林 战勇杰 《电子设计工程》 2012年第20期1-4,共4页
上世纪60年代初,香农的学生Gallager在他的博士毕业论文中首次提出了LDPC码的概念和完整的译码方法,但是直到上世纪末期,随着LDPC码译码理论的进步和计算机技术的发展,LDPC码才以其优良的误码性能和良好的可实现性成为人们研究的焦点。... 上世纪60年代初,香农的学生Gallager在他的博士毕业论文中首次提出了LDPC码的概念和完整的译码方法,但是直到上世纪末期,随着LDPC码译码理论的进步和计算机技术的发展,LDPC码才以其优良的误码性能和良好的可实现性成为人们研究的焦点。针对QC类LDPC码进行研究的时候,注意到很多码的循环子矩阵中不只有一组1,这就产生了水平运算后判断运算结果属于哪个存储模块的问题;另外,由于校验矩阵中每个循环子矩阵的列初始位置都是不同的,而且通常LDPC码的校验矩阵的循环子矩阵的数目都是非常庞大的,因此如果通过程序固化的方法,不但容易出现不易排查的错误,而且开发效率会大大下降。为解决该问题,并将解决方案通用化,文中以校验矩阵中循环子矩阵中1的排列特点为研究对象,找到引起变化的量之间的共性特征,从而实现通用化模块的设计。 展开更多
关键词 ldpc 通用 准循环 数据分配
下载PDF
基于自对偶码的LDPC码构造(英文) 被引量:1
19
作者 晁海洲 倪翔飞 《大学数学》 2016年第1期7-10,共4页
给出了一种通过自对偶码构造LDPC码的新方法.分析了此类码的码长及码率的范围.并通过MATLAB编程搜索找到了由在GF(11)上码长为16的自对偶码生成的一个具有较高码率和较好性质的LDPC码的实例.
关键词 ldpc 自对偶码 α-位置向量函数 代数编码理论 生成矩阵
下载PDF
通用高效LDPC译码智能化数据分配方案
20
作者 王健 李集林 《计算机技术与发展》 2012年第10期27-30,34,共5页
20世纪末期,LDPC码以其优良的误码性能和可实现性重新成为人们研究的焦点,随着LDPC码的普及和计算机技术的进步,很多低速条件下的译码器设计开始采用软件译码的方法来实现。文中在分析了LDPC码的相关论述和研究了目前主流LDPC码译码方... 20世纪末期,LDPC码以其优良的误码性能和可实现性重新成为人们研究的焦点,随着LDPC码的普及和计算机技术的进步,很多低速条件下的译码器设计开始采用软件译码的方法来实现。文中在分析了LDPC码的相关论述和研究了目前主流LDPC码译码方法的基础上,针对今后LDPC码广阔的市场应用前景,通过对每个循环子矩阵中数据初始化、水平运算和垂直运算过程中的分布规律的研究,在保证整套方案不存在不利于计算机处理的运算前提下,给出一种通用的LDPC码软件高效实现方案,在保证误码率损失不大的情况下,极大地节约软件仿真时间,同时为后续FPGA开发提供参考。该方案可以适用于多码率、多码长的LDPC码,同时实验结果表明,在同一平台上,该方法比传统的软件译码方法快4~5倍。这种方法缩短了LDPC码的研制周期,提高研发效率。 展开更多
关键词 ldpc 通用 高效 数据分配
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部