期刊文献+
共找到31篇文章
< 1 2 >
每页显示 20 50 100
串行链路IBIS-AMI模型信号完整性分析及优化
1
作者 杨云普 王青 曾燕萍 《无线电工程》 2024年第4期882-891,共10页
为解决高速串行链路通信时由于均衡器未精细配置导致的信号完整性问题,通过研究IBIS-AMI模型均衡结构对信号完整性的影响,使用田口试验法建立仿真试验,实现各均衡参数优化,解决了均衡器参数需要精细配置的问题。建立并分析一阶线性模型... 为解决高速串行链路通信时由于均衡器未精细配置导致的信号完整性问题,通过研究IBIS-AMI模型均衡结构对信号完整性的影响,使用田口试验法建立仿真试验,实现各均衡参数优化,解决了均衡器参数需要精细配置的问题。建立并分析一阶线性模型,对最佳参数组合下的眼图做出预测,并将仿真值与预测值进行对比,验证了最佳参数组合的准确性。在最佳均衡参数下,发射端与接收端得到的预测值和仿真值最大偏差不超过6%,证明了该最佳参数组合是准确的。眼图扩张程度提升了25%,信号质量明显变好,为系统驱动程序设置与信号完整性研究提供了较好的指导与参考。 展开更多
关键词 信号完整性 IBIS-AMI 田口试验 高速串行链路 眼图
下载PDF
基于Rocket-IO的串行DDR实现和评估 被引量:3
2
作者 陈雅泽 景乃锋 王琴 《微电子学与计算机》 北大核心 2019年第6期84-87,共4页
由于FPGA的IO端口数量有限,导致FPGA往往只能搭载少量DDR存储器,限制了大数据应用的内存容量.本文通过对传统DDR存储器接口的改进,利用多种串行接口协议实现了存储数据的高速传输,有效地提升了存储容量.实验中,我们利用少量的IO资源实现... 由于FPGA的IO端口数量有限,导致FPGA往往只能搭载少量DDR存储器,限制了大数据应用的内存容量.本文通过对传统DDR存储器接口的改进,利用多种串行接口协议实现了存储数据的高速传输,有效地提升了存储容量.实验中,我们利用少量的IO资源实现了4倍的容量扩展,并且对比评估了不同高速串行接口协议的实现,为基于串行接口的DDR设计实现提供了有益的参考. 展开更多
关键词 高速串行总线 DDR接口 FPGA设计
下载PDF
应用于10Gbase-KR的二阶时钟数据恢复电路的建模分析与电路设计 被引量:2
3
作者 栾文焕 王登杰 +1 位作者 贾晨 王自强 《微电子学与计算机》 北大核心 2020年第3期1-4,共4页
本文针对10 Gbase-KR的应用场合,设计了一款基于相位插值器的二阶CDR,通过对其进行线性建模分析,折中抖动容忍、锁定时间以及抖动峰值的关系,选取合适的增益系数,并采用SMIC 40 nm CMOS工艺完成了电路设计.其中二阶滤波器的比例和积分... 本文针对10 Gbase-KR的应用场合,设计了一款基于相位插值器的二阶CDR,通过对其进行线性建模分析,折中抖动容忍、锁定时间以及抖动峰值的关系,选取合适的增益系数,并采用SMIC 40 nm CMOS工艺完成了电路设计.其中二阶滤波器的比例和积分系数可调,可以追踪1000 ppm的偏差,恢复时钟的抖动最差情况为24 ps. 展开更多
关键词 高速串行 接收机 时钟数据恢复 二阶滤波器
下载PDF
基于信号完整性的万兆通信系统的优化设计
4
作者 李宇飞 马秀碧 冉万宁 《电子与封装》 2023年第10期87-91,共5页
随着信息技术的快速发展,万兆以太网在大数据网络传输中扮演着重要的角色,然而其超高的速度使其在设计改进时就必须考虑信号完整性问题。针对万兆以太网卡高速链路的改进设计问题,分析了改进前后高速串行链路的传输特点,并建立了该链路... 随着信息技术的快速发展,万兆以太网在大数据网络传输中扮演着重要的角色,然而其超高的速度使其在设计改进时就必须考虑信号完整性问题。针对万兆以太网卡高速链路的改进设计问题,分析了改进前后高速串行链路的传输特点,并建立了该链路的仿真模型,通过实测眼图对仿真模型进行了验证。对于改进方案的仿真结果,从信号完整性方面进行了分析优化,并投板测试。测试结果表明,改进后万兆以太网卡信号质量与改进前相当,改进方案一次成功,网卡运行稳定,能为用户带来高效、便捷的使用体验。 展开更多
关键词 信号完整性 高速串行链路 万兆以太网
下载PDF
A 5 Gb/s low power current-mode transmitter with pre-emphasis for serial links
5
作者 吕俊盛 巨浩 +3 位作者 叶茂 张锋 赵建中 周玉梅 《Journal of Semiconductors》 EI CAS CSCD 2013年第7期128-134,共7页
A multi-standard compatible transmitter with pre-emphasis for high speed serial links is presented. Based on the comparison between voltage mode(VM) and current mode(CM) output driver architectures,a low power CM ... A multi-standard compatible transmitter with pre-emphasis for high speed serial links is presented. Based on the comparison between voltage mode(VM) and current mode(CM) output driver architectures,a low power CM output driver with reverse scaling and bias current filtering technique is proposed.A 2-tap pre-emphasis filter is used to reduce the intersymbol interference caused by the low-pass channel,and a high speed,low power combined serializer is implemented to convert 10 bit parallel data into a serial data stream.The whole transmitter is fabricated in 65 nm 1.2 V/2.5 V CMOS technology.It provides an eye height greater than 800 mV for data rates of both 2.5 Gb/s and 5 Gb/s.The output root mean square jitter of the transmitter at 5 Gb/s is only 9.94 ps without pre-emphasis.The transmitter consumes 41.2 mA at 5 Gb/s and occupies only 240×140μm^2. 展开更多
关键词 high speed serial links low power TRANSMITTER PRE-EMPHASIS reverse scaling bias current filtering
原文传递
一种新的数据相关性抖动估计方法 被引量:3
6
作者 李丽平 李玉山 +2 位作者 贾琛 张木水 潘健 《仪器仪表学报》 EI CAS CSCD 北大核心 2008年第11期2287-2291,共5页
本文提出了一种直接提取眼图轮廓线的新方法来快速估计高速串行链路中的数据相关性抖动。该方法根据串行链路的脉冲响应来设置激励序列,构造出位序模式中的极端条件,从而直接生成眼图轮廓线,而且从它得到的眼图信息与完整眼图完全一致... 本文提出了一种直接提取眼图轮廓线的新方法来快速估计高速串行链路中的数据相关性抖动。该方法根据串行链路的脉冲响应来设置激励序列,构造出位序模式中的极端条件,从而直接生成眼图轮廓线,而且从它得到的眼图信息与完整眼图完全一致。与常用的长伪随机码方法相比,该方法只需要少量的激励序列,就可以估计出任意串行链路的数据相关性抖动峰峰值。实验结果表明,此方法简单、准确、有效,极大地方便了高速串行链路的眼图生成和数据相关性抖动度量。 展开更多
关键词 高速串行链路 数据相关性抖动 眼图 轮廓线
下载PDF
一种基于新体系结构的空间固态记录器原型系统 被引量:5
7
作者 张科 郝智泉 王贞松 《电子学报》 EI CAS CSCD 北大核心 2008年第2期285-290,共6页
为适应未来对地观测卫星系统对数据吞吐速率和通信带宽的增长需求,本文提出并实现了一种基于新体系结构的,由若干存储模块依靠高速串行互连构成的空间固态记录器原型系统.存储模块采用DDR SDRAM提高吞吐率,配置高速串行接口完成模块间互... 为适应未来对地观测卫星系统对数据吞吐速率和通信带宽的增长需求,本文提出并实现了一种基于新体系结构的,由若干存储模块依靠高速串行互连构成的空间固态记录器原型系统.存储模块采用DDR SDRAM提高吞吐率,配置高速串行接口完成模块间互连,利用单数据总线、双地址总线的存储拓扑结构增加模块内部存储容量,并使用可编程逻辑器件FPGA管理和控制存储资源.同时,应用多层次通信接口协议保证通信链路质量.单模块存储容量可达8GB,访存带宽可达3.2GBps,物理通信带宽高达25Gbps.模块间的高速串行链路误码率可低于10-11. 展开更多
关键词 固态记录器 高速串行链路 存储模块 可编程逻辑器件FPGA DDR SDRAM存储控制器
下载PDF
基于FPGA实现高速串行链路数据恢复的方法 被引量:3
8
作者 曲伟 孙志安 《计算机测量与控制》 CSCD 北大核心 2011年第1期219-221,共3页
为解决高速串行链路数据时钟异步时数据恢复问题,提出了基于FPGA的高速串行链路数据恢复方案,设计了本地时钟与锁相环输出时钟组成的混合时钟域,阐述了在不同相位高速串行数据采样原理与采样过程,分析了采样位置判决原理与数据有效判别... 为解决高速串行链路数据时钟异步时数据恢复问题,提出了基于FPGA的高速串行链路数据恢复方案,设计了本地时钟与锁相环输出时钟组成的混合时钟域,阐述了在不同相位高速串行数据采样原理与采样过程,分析了采样位置判决原理与数据有效判别方法,实现了高速串行链路数据的恢复;通过逻辑仿真与试验验证,在时钟速率与数据速率不同的情况下,该方法能够有效恢复串行数据,数据速率可达400Mb/s,在数据通讯领域有广泛应用前景。 展开更多
关键词 高速串行链路 数据恢复 FPGA
下载PDF
10 Gbit/s高速串行通道的优化设计与研究 被引量:5
9
作者 苏浩航 闫静纯 《微波学报》 CSCD 北大核心 2020年第5期12-17,共6页
随着系统工作速度的节节攀升,高速链路信号完整性问题直接影响到最终成像的质量,成为制约遥感相机系统性能的瓶颈。文章以某航天遥感相机电子学设计中的板间光电高速链路设计为例,对PCB上高速串行链路展开三维电磁建模,进行了信号完整... 随着系统工作速度的节节攀升,高速链路信号完整性问题直接影响到最终成像的质量,成为制约遥感相机系统性能的瓶颈。文章以某航天遥感相机电子学设计中的板间光电高速链路设计为例,对PCB上高速串行链路展开三维电磁建模,进行了信号完整性仿真及优化设计,分析了介质材料、铜厚,以及AC耦合电容带来的影响,并提出了优化措施。在此基础上,提出了板间光电链路的仿真分析方法,进行了通道仿真,计算了传输通道的损耗,并将仿真眼图和实测眼图进行了对比。由对比结果可知,仿真结果与实测结果高度相似,眼高相对误差为7.3%,眼宽相对误差为11.4%。提出的分析方法对板间光电高速链路及高速串行链路中信号衰减和失真情况的分析起到有效的预估和指导作用。 展开更多
关键词 高速链路 高速串行通道 信号完整性 眼图
下载PDF
一种6 Gbit/s低功耗低抖动电压模发送器 被引量:1
10
作者 吕俊盛 田泽 邵刚 《半导体技术》 CAS CSCD 北大核心 2015年第3期188-194,221,共8页
提出了一种应用于高速串行链路中的基于二阶预加重和阻抗校正技术的6 Gbit/s低功耗低抖动电压模(VM)发送器。在综合分析阻抗、供电电流和输出驱动器预加重等因素影响的基础上,采用了多种技术来提高发送器的信号完整性,主要包括:设计了... 提出了一种应用于高速串行链路中的基于二阶预加重和阻抗校正技术的6 Gbit/s低功耗低抖动电压模(VM)发送器。在综合分析阻抗、供电电流和输出驱动器预加重等因素影响的基础上,采用了多种技术来提高发送器的信号完整性,主要包括:设计了一种阻抗校正电路(ICU)以保证50Ω的输出阻抗并抑制信号反射,提出了一种自偏置稳压器用来稳定电源电压,同时设计了一种信号边沿驱动器用以加速信号的转换时间。最终,整个发送器在65 nm CMOS工艺平台进行设计。后仿真结果表明,发送器工作在6 Gbit/s时,远端输出眼图高度大于800 m V,均方根抖动小于2.70 ps。发送器的功耗为16.1 m A,占用面积仅为370μm×230μm。 展开更多
关键词 高速串行链路 低功耗 低抖动 电压模(VM) 发送器
下载PDF
基于JESD204B的接收端数据链路层设计与实现 被引量:6
11
作者 付东兵 焦阳 +2 位作者 徐洋洋 邱雅倩 姚亚峰 《微电子学》 CAS 北大核心 2019年第4期508-512,共5页
行业新标准JESD204B支持高达12.5 Gbit/s串行传输速率,是解决数据转换器与逻辑器件之间高速数据传输问题的主流接口。采用四字节并行处理方案实现了JESD204B协议接收端数据链路层电路,完成协议功能的同时将电路工作时钟频率由1.25 GHz... 行业新标准JESD204B支持高达12.5 Gbit/s串行传输速率,是解决数据转换器与逻辑器件之间高速数据传输问题的主流接口。采用四字节并行处理方案实现了JESD204B协议接收端数据链路层电路,完成协议功能的同时将电路工作时钟频率由1.25 GHz降低到312.5 MHz,使其能在CMOS工艺下使用标准数字电路设计流程实现。将Verilog HDL实现的电路与XILINX JESD204B 6.1v版本的发送端IP核进行对接,验证了该方案的可行性。在Design Compiler平台上,采用65 nm LP CMOS工艺数字标准单元库,对设计方案进行了综合评估。实验结果表明,该方案在工作频率和功能方面均能满足JESD204B协议规范。 展开更多
关键词 数据链路层 四字节并行处理 同步 高速串行接口
下载PDF
LVDS和CML电平在高速串行连接中的应用 被引量:9
12
作者 闫景富 李淑秋 《微计算机应用》 2008年第8期105-108,共4页
高速串行通信系统中,信号所采取的逻辑电平形式直接影响着数据的传输速率、传送距离和系统功耗。LVDS和CML就是目前应用较多的两种用于高速数据传输的逻辑电平。本文对这两种逻辑电平的接口原理、特点进行了详细介绍,对它们的串行传输... 高速串行通信系统中,信号所采取的逻辑电平形式直接影响着数据的传输速率、传送距离和系统功耗。LVDS和CML就是目前应用较多的两种用于高速数据传输的逻辑电平。本文对这两种逻辑电平的接口原理、特点进行了详细介绍,对它们的串行传输性能作了比较,并给出了这两种逻辑电平之间互连的方法。 展开更多
关键词 LVDS CML 高速串行连接 接口电路
下载PDF
一种用于接收器的高精度片上匹配电阻电路 被引量:1
13
作者 李浩亮 李常青 《河南师范大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第5期61-64,共4页
接收器电路是高速串行接口电路中关键模块.基于数字化模拟电路和负反馈动态调整技术设计了一种用于高速串行接口USB2.0接收器的高精度片上匹配电阻电路.使用TSMC(Taiwan Semiconductor Manufacturing Company Ltd)的CMOS 0.25 um混合信... 接收器电路是高速串行接口电路中关键模块.基于数字化模拟电路和负反馈动态调整技术设计了一种用于高速串行接口USB2.0接收器的高精度片上匹配电阻电路.使用TSMC(Taiwan Semiconductor Manufacturing Company Ltd)的CMOS 0.25 um混合信号模型,在Cadence软件环境下用spectre仿真器模拟,结果表明在500Mbps的高速时钟信号作用下,所设计的匹配电阻阻值稳定在[44.3Ω,45.6Ω]范围内,最大稳定时间6μs,平均误差±1.45%,最大误差1.56%;整合了这种高精度片上电阻的USB2.0接收器可以正确接收500 Mbps高速串行数据. 展开更多
关键词 高速串行接口 接收器 高精度片上匹配电阻 基于数字化的模拟技术
下载PDF
一种新颖的高精度多相时钟发生电路设计 被引量:1
14
作者 李浩亮 张防震 《商丘职业技术学院学报》 2008年第5期53-56,共4页
本文设计了一种新颖的单片集成、适用于高速串行通信接口接收端和数据恢复电路的等间距高精度五相时钟发生电路.基于负反馈动态调整原理和数字化的模拟电路设计技术,电路采用TSMC(Taiwan Semiconduc-tor Manufacturing Company Ltd)的CM... 本文设计了一种新颖的单片集成、适用于高速串行通信接口接收端和数据恢复电路的等间距高精度五相时钟发生电路.基于负反馈动态调整原理和数字化的模拟电路设计技术,电路采用TSMC(Taiwan Semiconduc-tor Manufacturing Company Ltd)的CMOS 0.25um工艺设计和后仿真,实验结果表明:时钟发生电路可正确输出五相时钟,周期均为2.08 ns(频率480 Mbps);相互间隔0.416 ns,抖动为35 ps,锁定时间为1.8 us,满足高速串行通信接口接收端和数据恢复电路对五相时钟的要求. 展开更多
关键词 高速串行接口 多相时钟发生电路 负反馈 数字化模拟电路设计
下载PDF
基于数字化技术的高速串行接收器设计
15
作者 李浩亮 贾恒 +1 位作者 李常青 张防震 《郑州大学学报(工学版)》 CAS 北大核心 2009年第4期116-119,共4页
基于数字化模拟电路设计技术和自适应动态反馈方法设计了一个高速串行接收器,包含采样放大器、时钟发生电路、匹配电阻电路.后两者的精度直接决定了接收器性能.采用TSMC的CMOS 0.25μm混合信号模型,在Cadence软件环境下用spectre仿真器... 基于数字化模拟电路设计技术和自适应动态反馈方法设计了一个高速串行接收器,包含采样放大器、时钟发生电路、匹配电阻电路.后两者的精度直接决定了接收器性能.采用TSMC的CMOS 0.25μm混合信号模型,在Cadence软件环境下用spectre仿真器进行模拟.结果表明,时钟发生电路输出的五相时钟间隔0.416 ns,抖动35 ps,锁定时间1.8μs;匹配电阻阻值波动在44.3~45.6Ω,稳定时间6μs,平均误差±1.45%,最大误差1.56%.联调后整个接收器电路具有接收480 Mbps高速串行数据的能力. 展开更多
关键词 高速串行接口 接收器 高精度片上匹配电阻 时钟发生电路
下载PDF
一种新颖的高精度片上匹配电阻电路设计
16
作者 李浩亮 李常青 +1 位作者 邓记才 张防震 《郑州大学学报(工学版)》 CAS 2008年第3期27-30,共4页
采用数字化端子控制技术,基于负反馈动态调整原理和可调多晶硅电阻条,设计了新颖的、符合高速串行接口USB2.0协议要求的高精度片上匹配电阻电路.使用TSMC的CMOS 0.25μm混合信号模型,在Cadence软件环境下用spectre仿真器模拟,结果表明在... 采用数字化端子控制技术,基于负反馈动态调整原理和可调多晶硅电阻条,设计了新颖的、符合高速串行接口USB2.0协议要求的高精度片上匹配电阻电路.使用TSMC的CMOS 0.25μm混合信号模型,在Cadence软件环境下用spectre仿真器模拟,结果表明在500 Mbps的高速时钟信号作用下,所设计的匹配电阻阻值在[44.3Ω,45.6Ω]范围内,最大稳定时间6μs,平均误差为±1.45%,所设计电阻平均变化范围为45×(1±1.45%)Ω,最大误差范围1.56%,达到并高于45×(1±10%)Ω的高速串行接口协议要求. 展开更多
关键词 高速串行接口 高精度 片上匹配电阻 负反馈
下载PDF
一种用于高速串行接口电路的偏置产生方法及实现
17
作者 李浩亮 叶会英 徐力平 《郑州大学学报(工学版)》 CAS 2007年第2期68-72,共5页
提出了一种符合USB高速模式的偏置产生方法,针对常规偏置设计方法特点,将偏置电路融合于接口电路本身.介绍了USB高速串行接口电路架构,分析了其中偏置电路的产生机理、设计方法,最后,给出了偏置电路的完整实现,电路前后仿真基于C... 提出了一种符合USB高速模式的偏置产生方法,针对常规偏置设计方法特点,将偏置电路融合于接口电路本身.介绍了USB高速串行接口电路架构,分析了其中偏置电路的产生机理、设计方法,最后,给出了偏置电路的完整实现,电路前后仿真基于Cadence的spectre仿真软件,电路设计和流片基于TSMC的CMOS0.25um混合信号模型,前后仿真实验和流片测试结果表明:基于所设计的偏置,USB高速模式下的发送器、接收器均可正确工作;能隙基准部分在输入电压为2.5V,在-50~70℃范围内,输出电压稳定在1.2337~1.2356V,输出电压变化率为0.154%, 展开更多
关键词 高速串行接口 偏置 能隙基准电压源 发送器 接收器
下载PDF
PLC热备系统及其应用 被引量:1
18
作者 高扬 郑载满 +1 位作者 黄信忠 贾凤勇 《电气传动自动化》 2001年第2期43-47,共5页
通过分析AB公司PLC热备系统的硬件结构和工作原理 ,解释热备系统发生切换时出现输出跳变和存在数据不完整现象的原因 ,给出利用高速串行链路进行热备编程而解决这一问题的方法 。
关键词 PLC 热备通迅 高速串行链路
下载PDF
基于高速串行通信接口的双模发送器设计
19
作者 李浩亮 李常青 《河南师范大学学报(自然科学版)》 CAS CSCD 北大核心 2009年第4期55-58,共4页
在通用高速串行通信接口电路设计中,高速发送器要向下兼容低速发送收器,常规方法将高速、低速发送器并行组合而成,面积大、功耗大、工作不稳定.本文基于八级主-预驱动器架构和分级"延时-开启"数据转换率控制方案,设计了一种... 在通用高速串行通信接口电路设计中,高速发送器要向下兼容低速发送收器,常规方法将高速、低速发送器并行组合而成,面积大、功耗大、工作不稳定.本文基于八级主-预驱动器架构和分级"延时-开启"数据转换率控制方案,设计了一种兼容高、低速的双模发送器.电路前、后仿真基于Cadence的spectre软件,电路设计和流片基于TSMC的CMOS 0.25 um混合信号模型.基于USB2.0测试环境的仿真结果表明:发送器输出信号波形(幅值,上升、下降时间)完全遵从USB2.0的协议要求. 展开更多
关键词 高速串行接口 CMOS发送器 双模 数据转换率控制
下载PDF
高速串行数据传输链路中固定延时设计
20
作者 邓彬伟 刘天宽 《测控技术》 CSCD 2016年第2期44-47,共4页
在高能物理实验中,由于需要预测数据传输时间,触发器和高速数据传输系统需要具有固定延时的串行链路。然而,当前嵌入在最新一代可编程逻辑门阵列(FPGA)中的高速收发器通常是不带固定延时能力的。给出了基于LOCic编解码器的固定延时传输... 在高能物理实验中,由于需要预测数据传输时间,触发器和高速数据传输系统需要具有固定延时的串行链路。然而,当前嵌入在最新一代可编程逻辑门阵列(FPGA)中的高速收发器通常是不带固定延时能力的。给出了基于LOCic编解码器的固定延时传输设计。讨论了LOCic解码器中帧头位置鉴别寄存器与数据串行传输相位延时间的关系。实验和测试结果表明给出的固定延时设计简单,可靠可行。 展开更多
关键词 高速串行链路 LOCic 固定延时 FPGA
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部