期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
低压工作的高速10bit Pipelined ADC
1
作者
王为之
《中国集成电路》
2008年第8期27-33,共7页
本文提出了一种低压工作的高速10bit Pipelined ADC。采用自举时钟采样和Cascode频率补偿等方法,该ADC可以在低电压下工作,并达到较高的带宽。该ADC在HJTC 0.18-μmCMOS数模混合工艺下进行了设计仿真和流片测试,结果表明:当供电电压为1....
本文提出了一种低压工作的高速10bit Pipelined ADC。采用自举时钟采样和Cascode频率补偿等方法,该ADC可以在低电压下工作,并达到较高的带宽。该ADC在HJTC 0.18-μmCMOS数模混合工艺下进行了设计仿真和流片测试,结果表明:当供电电压为1.8V,采样频率为62.5MSample/s时,所设计的ADC对于1MHz的输入信号转换有效位数可以达到52.2dB SFDR、44.8dB SNR和44.3dB SNDR。
展开更多
关键词
Pipel
ined
ADC
低压
CMOS
下载PDF
职称材料
题名
低压工作的高速10bit Pipelined ADC
1
作者
王为之
机构
清华大学微电子学研究所
出处
《中国集成电路》
2008年第8期27-33,共7页
文摘
本文提出了一种低压工作的高速10bit Pipelined ADC。采用自举时钟采样和Cascode频率补偿等方法,该ADC可以在低电压下工作,并达到较高的带宽。该ADC在HJTC 0.18-μmCMOS数模混合工艺下进行了设计仿真和流片测试,结果表明:当供电电压为1.8V,采样频率为62.5MSample/s时,所设计的ADC对于1MHz的输入信号转换有效位数可以达到52.2dB SFDR、44.8dB SNR和44.3dB SNDR。
关键词
Pipel
ined
ADC
低压
CMOS
Keywords
pipelined ADC
low vohage
CMOS
分类号
TN792 [电子电信—电路与系统]
TM714.3 [电气工程—电力系统及自动化]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
低压工作的高速10bit Pipelined ADC
王为之
《中国集成电路》
2008
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部