期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
HDI-LineCard制造技术与应用初探
1
作者 由镭 杨智勤 孔令文 《印制电路信息》 2007年第9期51-54,共4页
文章以设计、制造、组装的顺序对HDI-LineCard产品现状进行叙述。重点从对准度、通孔/盲孔成型、通孔/盲孔的金属化以及可靠性方面讲述了HDI-LineCard产品制造的着力点,文末对未来HDI-LineCard的技术发展趋势进行了展望。
关键词 HDI—linecard 多层 微导通孔
下载PDF
基于VxWorks的POS接口驱动软件设计 被引量:3
2
作者 师黎 欧阳玲 宋克 《微计算机信息》 北大核心 2008年第29期65-67,8,共4页
本文基于VxWorks操作系统,设计了高速路由器中POS接口卡的驱动软件。在研究POS接口特点的基础上,深入分析了驱动软件功能和性能需求,结合操作系统的特点给出了软件总体结构、系统任务划分及关键模块的设计。
关键词 VXWORKS 线路接口卡 驱动软件 实时操作系统
下载PDF
流量特性在降低线卡并行处理需求中的应用 被引量:1
3
作者 张校辉 赵昕 谈满堂 《微电子学与计算机》 CSCD 北大核心 2009年第9期9-12,共4页
为达到线速处理,要求路由器线卡的并行流量处理速度不小于所有接口速率之和.在接口密度和链路速率急剧上升的背景下,线速处理的实现代价非常昂贵.通过研究,对基于最坏条件的设计方法进行调整,根据并行处理模型,将网络流量的实际特性引... 为达到线速处理,要求路由器线卡的并行流量处理速度不小于所有接口速率之和.在接口密度和链路速率急剧上升的背景下,线速处理的实现代价非常昂贵.通过研究,对基于最坏条件的设计方法进行调整,根据并行处理模型,将网络流量的实际特性引入线卡设计,从而有效地降低了高密度线卡中并行流量处理的需求.同时讨论了新方法面临的工程实现问题和相关代价. 展开更多
关键词 网络流量 并行处理 流量特性 线速 线卡
下载PDF
基于CAM的10Gbps线卡地址表维护方案的设计 被引量:1
4
作者 扈红超 李云涛 《计算机工程》 CAS CSCD 北大核心 2007年第4期283-284,F0003,共3页
结合国家“863”计划重大专项T比特高性能路由器的研制,提出了基于CAM的10Gbps线路接口卡地址表维护的设计方案,论证了该设计方案的合理性,并给出了线路接口卡地址表维护算法。实验测试的数据结果表明,这种方案满足了T比特路由器10Gbps... 结合国家“863”计划重大专项T比特高性能路由器的研制,提出了基于CAM的10Gbps线路接口卡地址表维护的设计方案,论证了该设计方案的合理性,并给出了线路接口卡地址表维护算法。实验测试的数据结果表明,这种方案满足了T比特路由器10Gbps线卡的要求。 展开更多
关键词 T比特路由器 线卡 CAM
下载PDF
基于PM5360的通道化OC48 POS线卡设计 被引量:1
5
作者 张校辉 吕平 刘宗海 《电子设计工程》 2010年第3期87-89,共3页
通道化线卡是一类特殊的POS型线卡。研究OC48 POS线卡的设计与实现,给出线卡的整体设计方案。采用PM5360型链路层器件完成底层信号处理,而采用FPGA进行报文处理。重点讨论PM5360应用中的关键问题。通过设计灵活的芯片配置方案,该线卡可... 通道化线卡是一类特殊的POS型线卡。研究OC48 POS线卡的设计与实现,给出线卡的整体设计方案。采用PM5360型链路层器件完成底层信号处理,而采用FPGA进行报文处理。重点讨论PM5360应用中的关键问题。通过设计灵活的芯片配置方案,该线卡可以适应OC48信号内低速率的OC3和OC12子层信号的灵活组合。 展开更多
关键词 路由器 线卡 POS 通道化 链路层器件 PM5360
下载PDF
浅谈网络处理器的关键技术及其应用前景 被引量:2
6
作者 周岳斌 岳青伦 《科技情报开发与经济》 2007年第14期222-224,共3页
分析了网络处理器的一般硬件架构和一些关键技术,介绍了网络处理器的一些应用,重点阐明了在路由器线卡应用中网络处理器处理IP数据包的流程。
关键词 网络处理器 路由器 多线程 线卡
下载PDF
小缓存下一种基于推送方式的多接口输出缓存设置策略
7
作者 李玉峰 邱菡 +1 位作者 兰巨龙 汪斌强 《通信学报》 EI CSCD 北大核心 2008年第9期124-133,共10页
以往路由器线卡的缓存技术研究主要集中于如何构建高速、大容量的缓存上,随着小缓存策略主导下一代路由器设计成为可能,研究高效的缓存设置策略以提高小缓存的使用效率就成为研究的重点。针对高接口密度线卡提出了一种基于推送方式的输... 以往路由器线卡的缓存技术研究主要集中于如何构建高速、大容量的缓存上,随着小缓存策略主导下一代路由器设计成为可能,研究高效的缓存设置策略以提高小缓存的使用效率就成为研究的重点。针对高接口密度线卡提出了一种基于推送方式的输出端缓存池策略。为了从理论上对该策略进行评估,提出了一种基于丢包率指标的缓存收益函数,能够在小缓存环境下对缓存的使用效率做出统一评估。评估结果表明:该策略能够消除以往策略的队头阻塞问题和反压机制问题,并且在小缓存环境下具有更好的缓存收益率,能够更经济地利用有限的缓存资源。 展开更多
关键词 路由器 高接口密度线卡 缓存设置策略 缓存收益率
下载PDF
基于VxWorks的10G线路接口卡板级软件的设计
8
作者 扈红超 杨梅樾 李云涛 《计算机工程与应用》 CSCD 北大核心 2006年第19期69-72,共4页
文章依据国家863重大专项T比特路由器的研制,提出了基于10Gbps线路接口卡硬件的软件设计方案,并在VxWorks操作系统的支持下实现了该方案。同时对VxWorks下的内存管理进行了裁剪,添加了自己设计的内存管理算法。测试结果表明,该方案能够... 文章依据国家863重大专项T比特路由器的研制,提出了基于10Gbps线路接口卡硬件的软件设计方案,并在VxWorks操作系统的支持下实现了该方案。同时对VxWorks下的内存管理进行了裁剪,添加了自己设计的内存管理算法。测试结果表明,该方案能够满足T比特路由器10Gbps线路接口板的需求。 展开更多
关键词 T比特路由器 线卡 VXWORKS
下载PDF
EMD 10G线路接口卡的硬件设计与实现
9
作者 杨琴 兰巨龙 王雨 《电子技术应用》 北大核心 2008年第7期108-112,共5页
针对现有网络接入设备难以满足流媒体等新业务要求的问题,深入研究了EMD(扩展用分复用单元)10G线路接口卡的功能与结构,并针对上行数据流的合路问题提出了基于FPGA的WDRR(加权欠账轮询)算法,该算法在不过度改变计算复杂度的情况... 针对现有网络接入设备难以满足流媒体等新业务要求的问题,深入研究了EMD(扩展用分复用单元)10G线路接口卡的功能与结构,并针对上行数据流的合路问题提出了基于FPGA的WDRR(加权欠账轮询)算法,该算法在不过度改变计算复杂度的情况下,使得时延性能得到改善;针对超宽表项的1920位组播查表问题,提出了FPGA+TCAM+2*SRAM的组播流水线查表,与传统的查表方案相比,其效率提高了67%。最后通过仿真,测试表明该硬件设计方案能够满足ACR路由器对EMD10G线路接口卡的要求。 展开更多
关键词 大规模接入汇聚路由器 EMD 10G线路接口卡 FPGA WDRR算法 TCAM
下载PDF
基于VxWorks的8×155 MPOS线卡板级软件设计与实现
10
作者 朱冬云 谈满堂 《计算机与现代化》 2009年第9期163-166,共4页
板级软件是实现高速路由器线路接口卡功能的重要基础,本文根据POS接口数据处理过程和系统控制需求分析核心路由器中8×155M POS线卡板级软件所需要实现的功能,并进行详细的模块划分。根据该软件功能复杂且功能并发性强的特点,本文... 板级软件是实现高速路由器线路接口卡功能的重要基础,本文根据POS接口数据处理过程和系统控制需求分析核心路由器中8×155M POS线卡板级软件所需要实现的功能,并进行详细的模块划分。根据该软件功能复杂且功能并发性强的特点,本文将各个模块采用VxW orks操作系统中的实时任务来实现,并给出其中关键模块的设计和实现方法。本文的研究成果已经在核心路由器中得到实现,软件满足系统处理的需求且运行稳定可靠。 展开更多
关键词 线卡 板级软件 VXWORKS 实时任务
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部