期刊文献+
共找到50篇文章
< 1 2 3 >
每页显示 20 50 100
Dual-Delay-Path Ring Oscillator with Self-Biased Delay Cells for Clock Generation
1
作者 Agord de Matos Pinto Jr Raphael Ronald Noal Souza +2 位作者 Mateus Biancarde Castro Eduardo Rodrigues de Lima Leandro Tiago Manêra 《Circuits and Systems》 2023年第6期19-28,共10页
This work summarizes the structure and operating features of a high-performance 3-stage dual-delay-path (DDP) voltage-controlled ring oscillator (VCRO) with self-biased delay cells for Phase-Locked Loop (PLL) structur... This work summarizes the structure and operating features of a high-performance 3-stage dual-delay-path (DDP) voltage-controlled ring oscillator (VCRO) with self-biased delay cells for Phase-Locked Loop (PLL) structurebased clock generation and digital system driving. For a voltage supply V<sub>DD</sub> = 1.8 V, the resulting set of performance parameters include power consumption P<sub><sub></sub>DC</sub> = 4.68 mW and phase noise PN@1MHz = -107.8 dBc/Hz. From the trade-off involving P<sub>DC</sub> and PN, a system level high performance is obtained considering a reference figure-of-merit ( FoM = -224 dBc/Hz ). Implemented at schematic level by applying CMOS-based technology (UMC L180), the proposed VCRO was designed at Cadence environment and optimized at MunEDA WiCkeD tool. 展开更多
关键词 phase locked Loop (PLL) Voltage-Controlled ring Oscillators (VCRO) Dual-Delay-Path DDP Delay Cells
下载PDF
一种基于Ring-VCO结构的宽频带低抖动锁相环的设计与实现 被引量:1
2
作者 刘颖 田泽 +3 位作者 吕俊盛 邵刚 胡曙凡 李嘉 《电子技术应用》 2020年第5期35-39,共5页
为了在高速传输系统中实现宽频带和低抖动时钟输出的要求,设计了一种基于Ring-VCO结构的低抖动锁相环,采用与锁相环锁定频率强相关的环路带宽调整方法来降低环路噪声,加速环路锁定,即利用全局参考调节电路中比较器模块将锁定控制电压与... 为了在高速传输系统中实现宽频带和低抖动时钟输出的要求,设计了一种基于Ring-VCO结构的低抖动锁相环,采用与锁相环锁定频率强相关的环路带宽调整方法来降低环路噪声,加速环路锁定,即利用全局参考调节电路中比较器模块将锁定控制电压与参考电压比较来改变各模块电流,根据不同锁定频率调整环路参数,大大缩短了锁定时间,同时利用四级差分环形振荡器和占空比调整电路的差分对称结构,降低了电路噪声。电路采用40 nm CMOS工艺实现,测试结果表明输出频率为1.0625 GHz^5 GHz,在最高时钟频率5 GHz下眼图质量良好,时钟抖动39.6 ps。 展开更多
关键词 锁相环 环形振荡器 宽频 低抖动
下载PDF
基于Cuk变换的MCR-WPT系统阻抗匹配研究
3
作者 姜建国 江骁 《化工自动化及仪表》 CAS 2024年第6期1123-1128,共6页
在分析无线充电系统的基础上,在发射端检测电流电压相位并加入锁相环调整系统频率,使系统处于谐振状态,提升系统的传输效率。同时,为满足无线充电系统在不同负载阻值下都具有较高效率,在负载端接入Cuk变换器并采用PID控制策略实现系统... 在分析无线充电系统的基础上,在发射端检测电流电压相位并加入锁相环调整系统频率,使系统处于谐振状态,提升系统的传输效率。同时,为满足无线充电系统在不同负载阻值下都具有较高效率,在负载端接入Cuk变换器并采用PID控制策略实现系统恒功率输出。用Simulink仿真平台搭建模型,当系统处于谐振状态后,负载阻值在20、30、40Ω时系统传输效率最终稳定在0.84,并且稳定持续输出5 kW的功率。 展开更多
关键词 无线充电 阻抗匹配 CUK变换器 锁相环 传输效率
下载PDF
Design of A 1.2 V Low-Power Clock Generator
4
作者 Xu Zhuang Yu HuiYue Zhang Hui LinXia 《半导体技术》 CAS CSCD 北大核心 2011年第12期953-956,共4页
下载PDF
基于Poincaré映射的单相并网逆变器非线性动力学分析方法研究
5
作者 汤晨煜 解大 +1 位作者 张延迟 古丽扎提·海拉提 《电气自动化》 2024年第5期76-78,共3页
近年来,并网逆变器作为电力系统与新能源的接口迅速发展,但目前线性化思想分析其稳定性问题的方法存在准确性不足的风险。为此,提出了一种基于Poincaré映射的单相并网逆变器非线性动力学分析方法。首先,考虑锁相环与电路的拓扑结构... 近年来,并网逆变器作为电力系统与新能源的接口迅速发展,但目前线性化思想分析其稳定性问题的方法存在准确性不足的风险。为此,提出了一种基于Poincaré映射的单相并网逆变器非线性动力学分析方法。首先,考虑锁相环与电路的拓扑结构,建立系统的非线性状态空间模型;其次,根据系统的拓扑切换方式求解系统的Poincaré映射,并对系统雅可比矩阵进行特征值求解;最后,对不同电容参数下的系统进行了特征值计算与仿真分析,仿真结果证明了分析方法的有效性。所提方法可以准确预测系统的非线性动力学行为,为并网逆变器的参数设计与理论分析提供帮助。 展开更多
关键词 POINCARÉ映射 非线性 并网逆变器 锁相环
下载PDF
一种基于22 nm FDSOI工艺的低噪声快速锁定电荷泵锁相环
6
作者 侯灵岩 刘云涛 +1 位作者 方硕 王云 《微电子学与计算机》 2024年第1期126-132,共7页
基于22 nm全耗尽绝缘体上硅(Fully Depleted Silicon-On-Insulator,FDSOI)工艺设计了一种能够快速锁定的电荷泵锁相环(Charge Pump Phase Locked Loop,CPPLL)电路,该锁相环利用FDSOI器件背栅偏置的特点来提升压控振荡器性能,采用了无死... 基于22 nm全耗尽绝缘体上硅(Fully Depleted Silicon-On-Insulator,FDSOI)工艺设计了一种能够快速锁定的电荷泵锁相环(Charge Pump Phase Locked Loop,CPPLL)电路,该锁相环利用FDSOI器件背栅偏置的特点来提升压控振荡器性能,采用了无死区的鉴频鉴相器(Phase Frequency Detector,PFD)和低失配电流电荷泵(Charge Pump,CP)以及低相位噪声结构的压控振荡器(Voltage Controlled Oscillator,VCO)。研究了相位噪声的理论模型,基于理论参数进行电路设计和电路噪声降低。仿真结果表明,该锁相环锁定时间3μs,CP电流失配小于1%,VCO相噪水平达到-100.4 dBc/Hz@1 MHz,版图面积为0.14 mm^(2)。该锁相环具有锁定速度快,相噪低,频率精准等优点。 展开更多
关键词 低噪声锁相环 电荷泵锁相环 锁定时间 环形振荡器 全耗尽绝缘体上硅(FDSOI)
下载PDF
一种用于锁相环的环形压控振荡器设计
7
作者 李娜 陆锋 +1 位作者 王星 张国贤 《中国集成电路》 2024年第3期36-39,49,共5页
本文基于SMIC 65nm标准CMOS工艺提出了一种用于锁相环的环形压控振荡器的电路设计。包括了环形振荡器和缓冲整形电路。该环形压控振荡器有四级延时单元,并且延时单元采用了Maneatis对称负载。该电路在Cadence Spectre进行了仿真。结果表... 本文基于SMIC 65nm标准CMOS工艺提出了一种用于锁相环的环形压控振荡器的电路设计。包括了环形振荡器和缓冲整形电路。该环形压控振荡器有四级延时单元,并且延时单元采用了Maneatis对称负载。该电路在Cadence Spectre进行了仿真。结果表明,在电源电压1.8V时,频率调整范围为0.277GHz~1.33GHz,具有良好的线性度。频偏为1MHz时的相位噪声为-92.46dBc/Hz@1MHz,有良好的噪声性能。缓冲整形电路将压控振荡器的输出波形转换为轨到轨电压,使占空比等于50%,并提高了驱动能力。振荡器的稳定频率分别为400/500MHz。 展开更多
关键词 环形压控振荡器 锁相环 延迟单元 比较器
下载PDF
一种应用于DDR的低抖动锁相环设计
8
作者 华佳强 李野 《电子与封装》 2024年第5期65-71,共7页
针对双倍速率同步动态随机存储器中锁相环抖动性能较差的问题,基于55nmCMOS工艺设计了一种低抖动锁相环。采用负反馈型比例-积分结构控制的电荷泵来获得良好的抖动性能并实现快速锁定,环型振荡器采用伪差分结构的预充电方式来提升时钟... 针对双倍速率同步动态随机存储器中锁相环抖动性能较差的问题,基于55nmCMOS工艺设计了一种低抖动锁相环。采用负反馈型比例-积分结构控制的电荷泵来获得良好的抖动性能并实现快速锁定,环型振荡器采用伪差分结构的预充电方式来提升时钟翻转速度。后仿真结果显示,在2.5V电源供电条件下,锁相环能够在2μs内锁定在3.2GHz频率处,其相位噪声约为-96.2dBc/Hz@1MHz。芯片测试结果显示,输出时钟周期抖动为-27.7~23.2ps。 展开更多
关键词 锁相环 负反馈电荷泵 预充电环形振荡器
下载PDF
一种Gm-C复数滤波器频率调谐电路 被引量:6
9
作者 甘业兵 马成炎 +1 位作者 袁国顺 殷明 《微电子学》 CAS CSCD 北大核心 2007年第6期801-805,共5页
采用TSMC 0.25μm CMOS工艺,设计了一个Gm-C复数滤波器的频率调谐电路。基于PLL锁相技术,利用工作于深线性区的NMOS管和MiM电容组成的环形振荡器检测频率参数偏差,并自动调谐到希望值。仿真和测试结果表明,该电路能将频率偏差降低到3%... 采用TSMC 0.25μm CMOS工艺,设计了一个Gm-C复数滤波器的频率调谐电路。基于PLL锁相技术,利用工作于深线性区的NMOS管和MiM电容组成的环形振荡器检测频率参数偏差,并自动调谐到希望值。仿真和测试结果表明,该电路能将频率偏差降低到3%以下。 展开更多
关键词 频率调谐 锁相环 环形振荡器 复数滤波器 Gm-C
下载PDF
基于瞬时无功理论的SVC无功电流检测方法 被引量:6
10
作者 李鑫 曾光 +1 位作者 苏彦民 张静刚 《电力电子技术》 CSCD 北大核心 2006年第5期121-123,共3页
讨论了静止型无功补偿器(SVC)在电流突变情况下的无功电流检测方法。论述了利用瞬时无功功率理论从三相不对称电流中正确检测出三相正序有功电流,并用计算出的指令电流对系统进行补偿的原理。对补偿系统进行了仿真,并依靠工控机实验平... 讨论了静止型无功补偿器(SVC)在电流突变情况下的无功电流检测方法。论述了利用瞬时无功功率理论从三相不对称电流中正确检测出三相正序有功电流,并用计算出的指令电流对系统进行补偿的原理。对补偿系统进行了仿真,并依靠工控机实验平台对实际不平衡系统加以补偿。结果表明,该方法能够达到补偿无功和平衡电流的目的,并且这是一种快速、有效、准确的检测方法,具有较好的工程应用价值。 展开更多
关键词 补偿器 滤波器 锁相环/瞬时无功功率理论
下载PDF
采用0.25μmCMOS工艺、适用于LVDS驱动器的高性能多相时钟生成器的设计 被引量:7
11
作者 陈钰 洪志良 朱江 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2001年第8期1069-1074,共6页
提出了一种适用于 L VDS驱动器的电荷泵锁相环 (PL L)多相时钟生成器的设计方法 ,特别是在压控环形振荡器 (VCO)设计中采用了高温度补偿和高电源抑制比的新技术 ,使得 VCO的固定频率基本不受温度和电源电压变化的影响 .采用 U MC的 0 .2... 提出了一种适用于 L VDS驱动器的电荷泵锁相环 (PL L)多相时钟生成器的设计方法 ,特别是在压控环形振荡器 (VCO)设计中采用了高温度补偿和高电源抑制比的新技术 ,使得 VCO的固定频率基本不受温度和电源电压变化的影响 .采用 U MC的 0 .2 5 μm CMOS工艺模型 ,在 Cadence的环境下用 spectre S仿真器模拟 ,结果表明设计的 PL L 对于不同的 PVT:SSS、TTT、FFF、SFS、FSF(头两个字母表示工艺变化引起的模型参数的变化 ,第三个字母表示系统工作条件 :T为 75℃ ,3.3V;S为 12 5℃ ,3.0 V;F为 0℃ ,3.6 V) ,均能得到符合标准要求的7相时钟信号 ,其中 VCO固定频率所对应的温度系数为 32 ppm/℃ ,电源反射比为 0 .2 % / 展开更多
关键词 多相时钟生成器 环形压控振荡器 CMOS工艺 集成电路设计 LVDS驱动器
下载PDF
基于公共环形腔耦合的光纤激光器相干合成技术 被引量:2
12
作者 雷兵 王玲 冯莹 《强激光与粒子束》 EI CAS CSCD 北大核心 2011年第4期881-884,共4页
为提高光纤激光器无源自调整相干合成阵列的效率、稳定性和可扩展性,提出了基于公共光纤环形腔耦合与单模光纤滤波的光纤激光器相干合成方案。将多个2×2的光纤耦合器分别插入各单元激光器的谐振腔,利用耦合器余下的端口,两两相连... 为提高光纤激光器无源自调整相干合成阵列的效率、稳定性和可扩展性,提出了基于公共光纤环形腔耦合与单模光纤滤波的光纤激光器相干合成方案。将多个2×2的光纤耦合器分别插入各单元激光器的谐振腔,利用耦合器余下的端口,两两相连构成公共环形耦合腔。采用单模光纤滤波技术,提高了各输出激光束之间相位锁定的稳定性。利用该方案在实验上实现了三路光纤激光器的被动锁相输出,实验测得的远场干涉光斑、输出功率及光谱均表明该方案适于构建性能较好的光纤激光器相干合成阵列。 展开更多
关键词 光纤激光器 相干合成 相位锁定 环形耦合腔 单模光纤滤波
下载PDF
低功耗CMOS差分环形压控振荡器设计 被引量:10
13
作者 谢连波 桑红石 +2 位作者 方海涛 朱海博 高伟 《微电子学与计算机》 CSCD 北大核心 2013年第5期104-107,共4页
提出了一个基于0.18μm标准CMOS工艺实现的四级差分环形压控振荡器.全差分环形压控振荡器采用带对称负载的差分延时单元.仿真结果表明,压控振荡器的频率范围在最坏情况为0.21~1.18GHz;偏离中心频率10MHz情况下,压控振荡器的相位噪声为-... 提出了一个基于0.18μm标准CMOS工艺实现的四级差分环形压控振荡器.全差分环形压控振荡器采用带对称负载的差分延时单元.仿真结果表明,压控振荡器的频率范围在最坏情况为0.21~1.18GHz;偏离中心频率10MHz情况下,压控振荡器的相位噪声为-118.13dB/Hz;1.8V电源电压下,中心频率为600MHz时,压控振荡器的功耗仅有4.16mW;版图面积约为0.006mm2,可应用于锁相环和频率综合器设计中. 展开更多
关键词 低功耗 CMOS差分环形压控振荡器 锁相环 相位噪声
下载PDF
压电式光纤相位调制器相移系数测试 被引量:2
14
作者 罗文 耿超 李新阳 《强激光与粒子束》 EI CAS CSCD 北大核心 2012年第7期1641-1644,共4页
介绍了压电式光纤相位调制器的相移系数理论公式,提出了基于杨氏双缝干涉原理的相移系数测量方法。对测量方法的可行性进行分析,通过实验对测量方法进行了验证。实际研制了一个基于压电陶瓷环的光纤相位调制器件,实验测得的相移系数与... 介绍了压电式光纤相位调制器的相移系数理论公式,提出了基于杨氏双缝干涉原理的相移系数测量方法。对测量方法的可行性进行分析,通过实验对测量方法进行了验证。实际研制了一个基于压电陶瓷环的光纤相位调制器件,实验测得的相移系数与理论分析结果基本一致。利用研制的压电式光纤相位调制器实现了两路准直光束之间的相位锁定,在远场实现了相干合成,干涉条纹可见度从3%提升至43%。 展开更多
关键词 光纤光学 相位调制器 压电陶瓷环 相移系数 锁相
下载PDF
实时时钟自动校准在出租车计价器上的应用 被引量:1
15
作者 杨杰 迟洁茹 《青岛大学学报(自然科学版)》 CAS 2003年第3期76-78,共3页
为了避免出租车计价器进行人工校时,在出租车计价器中引用了实时时钟自动校准技术。通过采用音频锁相环LM567组成的单音频识别电路,从广播电台的一系列音频信号中提取报时信号,并将其转换为脉冲信号,再经软件进一步消除干扰信号,从而实... 为了避免出租车计价器进行人工校时,在出租车计价器中引用了实时时钟自动校准技术。通过采用音频锁相环LM567组成的单音频识别电路,从广播电台的一系列音频信号中提取报时信号,并将其转换为脉冲信号,再经软件进一步消除干扰信号,从而实现对出租车计价器的实时时钟进行自动校准。 展开更多
关键词 实时时钟 自动校准 出租车计价器 音频锁相环 单音频识别电路 校准原理
下载PDF
全自动包装机的电气设计 被引量:4
16
作者 魏平俊 范福玲 《郑州纺织工学院学报》 2001年第1期15-17,共3页
介绍了一种小型全自动包装机的电气控制电路设计 .该设计采用了可编程定时计数器实现控制脉冲的产生 ,采用锁相环实现自动升降速的控制 ,能够实现制袋、下料、封口和切断等工序的同步工作 .
关键词 全自动包装机 可编程定时计数器 锁相环 步进电机 电气设计
下载PDF
用于2.5Gbps千兆以太网发接器的时钟倍频器设计 被引量:5
17
作者 陈钰 洪志良 《固体电子学研究与进展》 CAS CSCD 北大核心 2003年第3期256-261,共6页
提出了一种电荷泵锁相环电路实现的适用于 2 .5Gbps千兆以太网发接器要求的高速时钟倍频器的设计方法。为了获得高速时钟 ,设计中采用了双环路的 VCO结构 ,并且运用动态 D触发器来实现高速分频器。同时为了使得 PLL性能更加稳定 ,对电... 提出了一种电荷泵锁相环电路实现的适用于 2 .5Gbps千兆以太网发接器要求的高速时钟倍频器的设计方法。为了获得高速时钟 ,设计中采用了双环路的 VCO结构 ,并且运用动态 D触发器来实现高速分频器。同时为了使得 PLL性能更加稳定 ,对电路作了进一步改进 :在 VCO的延迟单元中加了温度补偿部分 ,又采用箝位技术消除电荷泵中电荷重新分配引入的影响。运用 UMC0 .18μm,1.8V CMOS工艺模型 ,在 Cadence的环境下用 spectre S仿真器模拟 ;结果表明设计的时钟倍频电路对于不同的 PV T( P表示工艺变化引起的模型参数的变化 ,VT表示系统工作条件温度和电源电压的变化 )均能得到符合满足 2 .5Gbps千兆以太网发接器要求的时钟倍频信号 ,即使在最坏情况下电路也能保持很好的相位跟踪特性 ,输出静态相位误差平均为 50 ps,整个电路的功耗平均为 35m W。 展开更多
关键词 千兆以太网 发接器 时钟倍频器 锁相环 环形压控振荡器 电荷泵 VCO结构
下载PDF
电话铃音检测设计新法 被引量:1
18
作者 周波 傅成华 宋弘 《四川理工学院学报(自然科学版)》 CAS 2007年第4期50-53,共4页
文章介绍了一种新型的电话铃音检测方法,它使用锁相原理和可编程CPLD器件来实现。此设计具有能够检测回铃音、忙音以及智能判断对方摘机、回铃音超时响铃等功能;还具有通用性强的功能,即进行简单的程序修改就能适应各种铃音的检测。
关键词 回铃音 VHDL CPLD 锁相
下载PDF
全光纤光反馈环形腔结构多路激光被动相干合成 被引量:1
19
作者 冀翔 王小林 +4 位作者 周朴 粟荣涛 袁翔宇 陆启生 赵伊君 《强激光与粒子束》 EI CAS CSCD 北大核心 2014年第1期17-21,共5页
提出了基于全光纤光反馈环形腔结构的多路光纤激光相干合成方案,实现了多路激光的被动相干合成。全光纤结构避免了传统孔径拼接输出结构的旁斑能量耗散问题,保证了合成光束的光束质量。开展了实验研究,实现了4路光纤激光的相干锁相输出... 提出了基于全光纤光反馈环形腔结构的多路光纤激光相干合成方案,实现了多路激光的被动相干合成。全光纤结构避免了传统孔径拼接输出结构的旁斑能量耗散问题,保证了合成光束的光束质量。开展了实验研究,实现了4路光纤激光的相干锁相输出,获得时域、空域特性均十分稳定的合成光束,合成效率为96.1%,取得较好的合成效果。 展开更多
关键词 光纤激光 相干合成 被动锁相 光反馈环形腔 全光纤结构
下载PDF
锁相环自锁定技术的研究及应用 被引量:2
20
作者 郑世林 《电子测量技术》 2007年第1期68-71,共4页
利用LC电路的振荡频率在回路参数出现变化时会明显变化这一特征,可以根据频率的改变量实现多项测量功能。测量中是依赖LC电路振荡频率的改变量得到测量结果。要想精确测量出瞬时频率差,就要求实现初始频率和当前频率的运算,初始频率的... 利用LC电路的振荡频率在回路参数出现变化时会明显变化这一特征,可以根据频率的改变量实现多项测量功能。测量中是依赖LC电路振荡频率的改变量得到测量结果。要想精确测量出瞬时频率差,就要求实现初始频率和当前频率的运算,初始频率的保持是测量过程关键。本文通过对锁相环自锁定技术的研究,从压控振荡器(VCO)的控制电压入手,实现频率的自锁定。实践证明,利用自锁定技术较好地解决了这一问题。 展开更多
关键词 频率差 锁相环 自锁定
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部