期刊文献+
共找到99篇文章
< 1 2 5 >
每页显示 20 50 100
基于FPGA的LVDS+RS422远距离高速通信设计与实现
1
作者 赵冬青 王越涛 +1 位作者 李东星 武慧军 《电子设计工程》 2024年第1期158-163,共6页
针对高速信号远距离传输时存在数据可靠性下降的问题,文中设计了一种基于FPGA的软硬件结合的长线传输方案。该系统在数据传输过程中,采用NI公司的LVDS串化器芯片SN65LV1023A和SN65LV1024B作为发送与接收芯片。驱动器和均衡器的配合使用... 针对高速信号远距离传输时存在数据可靠性下降的问题,文中设计了一种基于FPGA的软硬件结合的长线传输方案。该系统在数据传输过程中,采用NI公司的LVDS串化器芯片SN65LV1023A和SN65LV1024B作为发送与接收芯片。驱动器和均衡器的配合使用,减少了信号衰减,同时增加了电路的驱动能力和信号传输距离。在指令传输与状态反馈的电路中采用RS422通信协议,并加入保证传输可靠性的隔离芯片,极大地简化了电路。在软件方面为提高抗干扰能力,添加了8B/10B编码、指令的三判二机制和校验字,降低了误码率,提高了传输稳定性。经验证,此设计可在90 m电缆以320 Mbit/s速率零误码传输。 展开更多
关键词 FPGA 低压差分信号 RS422接口 8B/10B解编码
下载PDF
基于LVDS总线的产品选型与应用方法
2
作者 胡叙胜 沈正阳 朱习松 《电子质量》 2024年第4期62-65,共4页
随着电子设计技术的不断进步和半导体集成电路的快速发展,目前对更高的数据传输速率、更宽的宽带信道和低电压的需求与日俱增。随着低压差分信号(LVDS)在各个领域的应用越发广泛,其优势特点也越发明显。介绍了LVDS总线的优势,为LVDS元... 随着电子设计技术的不断进步和半导体集成电路的快速发展,目前对更高的数据传输速率、更宽的宽带信道和低电压的需求与日俱增。随着低压差分信号(LVDS)在各个领域的应用越发广泛,其优势特点也越发明显。介绍了LVDS总线的优势,为LVDS元器件的选型提供了参考,使其能够更加准确地应用在不同环境中。并列举了LVDS产品常见的应用方法和注意事项,常见的应用方法主要分为直流耦合、交流耦合和多支路的应用,给实际应用中的系统设计提供了一定的参考意义。 展开更多
关键词 低压差分信号 产品特点 产品选型 应用方法
下载PDF
应用于红外读出电路的LVDS接收电路设计
3
作者 于越 《红外》 CAS 2024年第3期15-22,共8页
在大规模红外读出电路中,接口电路的数据传输效率及接口数量尤为关键。传统接口电路采用并行接口进行数据传输,这种方式会占用较多的芯片引脚。为了提升数据的传输效率,设计了一款用于数据接收的3通道串行低压差分信号(Low Voltage Diff... 在大规模红外读出电路中,接口电路的数据传输效率及接口数量尤为关键。传统接口电路采用并行接口进行数据传输,这种方式会占用较多的芯片引脚。为了提升数据的传输效率,设计了一款用于数据接收的3通道串行低压差分信号(Low Voltage Differential Signaling, LVDS)接口电路。电路采用0.18um互补金属氧化物半导体(Complementary Metal Oxide Semiconductor, CMOS)工艺设计。仿真结果表明,LVDS接口电路在400 MHz频率下,能够将2路接收端数据转换为8路数据并将其输出给内部数字处理单元。与传统并行接口相比,本电路节省了6个数据传输引脚,大大提高了数据传输效率。 展开更多
关键词 低压差分信号 lvds 红外读出电路 串并转换
下载PDF
LOW-POWER LVDS I/O INTERFACE FOR ABOVE 2GB/S-PER-PIN OPERATION 被引量:3
4
作者 Wang Xihu Wu Longsheng Liu Youbao 《Journal of Electronics(China)》 2009年第4期525-531,共7页
Low Voltage Differential Signaling (LVDS) has become a popular choice for high-speed serial links to conquer the bandwidth bottleneck of intra-chip data transmission. This paper presents the design and the implementat... Low Voltage Differential Signaling (LVDS) has become a popular choice for high-speed serial links to conquer the bandwidth bottleneck of intra-chip data transmission. This paper presents the design and the implementation of LVDS Input/Output (I/O) interface circuits in a standard 0.18 μm CMOS technology using thick gate oxide devices (3.3 V), fully compatible with LVDS standard. In the proposed transmitter, a novel Common-Mode FeedBack (CMFB)circuit is utilized to keep the common-mode output voltage stable over Process, supply Voltage and Temperature (PVT) variations. Because there are no area greedy resistors in the CMFB circuitry, the disadvantage of large die area in existing transmitter structures is avoided. To obtain sufficient gain, the receiver consists of three am- plifying stages: a voltage amplifying stage, a transconductance amplifying stage, and a transimpedance amplifying stage. And to exclude inner nodes with high RC time constant, shunt-shunt negative feedback is introduced in the receiver. A novel active inductor shunt peaking structure is used in the receiver to fulfill the stringent requirements of high speed and wide Common-Mode Input Region (CMIR) without voltage gain, power dissipation and silicon area penalty. Simulation results show that data rates of 2 Gbps and 2.5 Gbps are achieved for the transmitter and receiver with power con- sumption of 13.2 mW and 8.3 mW respectively. 展开更多
关键词 lvds 接口电路 低功耗 数据传输速率 低电压差分信号 共模反馈 输入/输出 电压放大
下载PDF
8b/10b编码实现LVDS交流耦合传输中的直流平衡 被引量:10
5
作者 刘泳锐 张彦军 +1 位作者 刘龙飞 雷建胜 《科学技术与工程》 北大核心 2012年第35期9693-9696,9701,共5页
LVDS在高速数据传输中得到了广泛应用,但在传输过程中存在交流耦合,使得连续出现的0或1信号传输会出现丢数、误码等问题。通过介绍直流平衡在交流耦合中的作用,采用8b/10b编码的方法,实现了直流平衡。同时说明了8b/10b编码的具体实现过... LVDS在高速数据传输中得到了广泛应用,但在传输过程中存在交流耦合,使得连续出现的0或1信号传输会出现丢数、误码等问题。通过介绍直流平衡在交流耦合中的作用,采用8b/10b编码的方法,实现了直流平衡。同时说明了8b/10b编码的具体实现过程中的重点和细节。通过仿真和实际数据收发,证实了该方案的可行性、准确性,提高了LVDS数据传输能力。 展开更多
关键词 低压差分信号(low voltage differential signalING lvds)8b 10b 交流耦合 直流平衡
下载PDF
基于LVDS的高速图像数据存储系统设计 被引量:9
6
作者 马志刚 朱思敏 刘文怡 《数据采集与处理》 CSCD 北大核心 2013年第3期382-385,共4页
介绍了一种基于LVDS的高速远程图像数据存储系统。系统以FPGA芯片作为控制核心,采用低压差分信号技术(Low voltage differential signaling,LVDS)接口解串和驱动芯片相结合,保证了有效接收远程数据;采用交替双平面的FLASH编程方式来控... 介绍了一种基于LVDS的高速远程图像数据存储系统。系统以FPGA芯片作为控制核心,采用低压差分信号技术(Low voltage differential signaling,LVDS)接口解串和驱动芯片相结合,保证了有效接收远程数据;采用交替双平面的FLASH编程方式来控制图像数据的存储,实现了以28.95MB/s的速度对实时图像数据进行存储的要求。经试验验证和实测证明,该图像数据存储系统性能稳定,数据存储可靠,能满足实际测试要求。 展开更多
关键词 数据存储系统 交替双平面 低压差分信号技术
下载PDF
基于FPGA的LVDS高速差分板间接口应用 被引量:9
7
作者 李云志 李立萍 杨恒 《半导体技术》 CAS CSCD 北大核心 2008年第12期1138-1142,共5页
随着ADC器件速率的提高以及FPGA、DSP器件运算速度的提升,高速AD和信号处理系统之间需要进行高速、稳定的数据传输,原来广泛应用CPCI以及FDPD高速总线的带宽已经无法满足宽带接收机的数据传输速率要求,成为影响接收机性能的新瓶颈。针... 随着ADC器件速率的提高以及FPGA、DSP器件运算速度的提升,高速AD和信号处理系统之间需要进行高速、稳定的数据传输,原来广泛应用CPCI以及FDPD高速总线的带宽已经无法满足宽带接收机的数据传输速率要求,成为影响接收机性能的新瓶颈。针对这一情况,提出了一种基于LVDS差分接口的DDR传输接口,解决了这一瓶颈,并且在实际硬件平台上进行了FPGA实现,达到了18.4 Gbit/s的接口速率。 展开更多
关键词 低电压差分信号 数字接收机 双倍数据率 现场可编程门阵列
下载PDF
基于FPGA和LVDS技术的光缆传输技术 被引量:4
8
作者 张时华 任勇峰 +1 位作者 李圣昆 刘鑫 《电子设计工程》 2009年第3期69-70,79,共3页
为了解决弹上记录器和地面测试台之间高速数据流远距离传输问题,提出一种利用低电压差分信号(LVDS)接口器件实现数据远距离传输的设计方案。实验证明该方案传输速度达到20 Mb/s,传输距离达到300 m,传输速度和传输距离得到显著提高。该... 为了解决弹上记录器和地面测试台之间高速数据流远距离传输问题,提出一种利用低电压差分信号(LVDS)接口器件实现数据远距离传输的设计方案。实验证明该方案传输速度达到20 Mb/s,传输距离达到300 m,传输速度和传输距离得到显著提高。该优秀的长线传输技术已成功应用于在某项目中。 展开更多
关键词 电路 传输 低电压差分信号(lvds) 光缆
下载PDF
机载LVDS数字视频信号采集记录技术研究 被引量:5
9
作者 李宏 吴衡 《电光与控制》 北大核心 2011年第5期72-75,共4页
针对某飞机机载数字平面显示器,以LVDS作为视频信号传输标准,在飞行试验中,对显示器显示的视频画面需要实时采集记录的问题进行了研究分析。介绍了PC104构架的采集器主要设计内容以及实现方法,结合飞行试验对研究结果进行了验证,并对应... 针对某飞机机载数字平面显示器,以LVDS作为视频信号传输标准,在飞行试验中,对显示器显示的视频画面需要实时采集记录的问题进行了研究分析。介绍了PC104构架的采集器主要设计内容以及实现方法,结合飞行试验对研究结果进行了验证,并对应用情况进行了说明。 展开更多
关键词 飞行试验 视频采集 机载测试 低压差分信号
下载PDF
CMOS高速低功耗LVDS驱动电路设计 被引量:2
10
作者 黄灿英 陈艳 +1 位作者 沈放 吴敏 《固体电子学研究与进展》 CAS CSCD 北大核心 2016年第2期154-158,共5页
随着半导体技术的发展,芯片接口的数据传输率制约着芯片性能的提升,采用低压差分接口能够有效提升接口的数据传输率、降低接口功耗并抑制传输噪声。文中介绍了典型的低压差分接口电路及其工作原理,并在此基础上对低压差分接口电路进行... 随着半导体技术的发展,芯片接口的数据传输率制约着芯片性能的提升,采用低压差分接口能够有效提升接口的数据传输率、降低接口功耗并抑制传输噪声。文中介绍了典型的低压差分接口电路及其工作原理,并在此基础上对低压差分接口电路进行了重新设计。设计的低压差分接口电路能够工作在1.8V,数据传输率达1.6Gb/s,功耗0.45mW。 展开更多
关键词 低压差分 接口驱动电路 低功耗 数据传输率
下载PDF
适用于笔记本电脑的高性能CMOS LVDS驱动器的设计 被引量:2
11
作者 雷鑑铭 邹雪城 +1 位作者 刘三清 东振中 《微电子学》 CAS CSCD 北大核心 2003年第5期450-452,共3页
 提出了一种适用于笔记本电脑平板显示器接口的高性能CMOSLVDS(LowVoltageDifferentialSignaling)驱动器的设计方法。用高性能CMOSLVDS驱动器作I/O接口单元是减小当前CMOS工艺芯片内外速度差异的重要手段。文章着重分析了高性能CMOSLVD...  提出了一种适用于笔记本电脑平板显示器接口的高性能CMOSLVDS(LowVoltageDifferentialSignaling)驱动器的设计方法。用高性能CMOSLVDS驱动器作I/O接口单元是减小当前CMOS工艺芯片内外速度差异的重要手段。文章着重分析了高性能CMOSLVDS驱动器的电路结构及其工作原理,采用TSMC的0.25μmCMOS工艺模型,在Cadence环境下用Spectre仿真器进行模拟,给出了该驱动器的仿真结果。 展开更多
关键词 笔记本电脑 低压差分信号 CMOS 驱动器 平板显示 lvds 电路结构 数字接口
下载PDF
一种高速低功耗LVDS接收器电路的设计 被引量:6
12
作者 孙金中 谢凤英 《电子科技》 2012年第6期95-97,共3页
介绍了LVDS系统链路结构及数据传输原理,分析了LVDS标准对接收器电路的需求,文中基于65 nm数字CMOS工艺设计,实现了一种高速低功耗LVDS接收器电路。仿真结果表明,在2.5 V电源电压工作下,该LVDS接收器具有2 Gbit.s-1的数据传输速率,平均... 介绍了LVDS系统链路结构及数据传输原理,分析了LVDS标准对接收器电路的需求,文中基于65 nm数字CMOS工艺设计,实现了一种高速低功耗LVDS接收器电路。仿真结果表明,在2.5 V电源电压工作下,该LVDS接收器具有2 Gbit.s-1的数据传输速率,平均功耗为3 mW。 展开更多
关键词 低压差分信号(lvds) 接收器 差分信号 高速
下载PDF
LVDS高速数据传输设计及其在SAR处理机中的应用 被引量:8
13
作者 黄寅 张卫杰 +1 位作者 王秀坛 彭应宁 《微计算机信息》 北大核心 2005年第10Z期102-104,共3页
针对LVDS高速数据传输,本文分析并比较了三种有效的传输方案。结合这些方案的特点和合成孔径雷达成像的需求,本文实现了使用高速时钟采样进行同步接收的LVDS传输方案。该方案有效地解决了在LVDS传输中时钟不连续,没有数传控制信号,和传... 针对LVDS高速数据传输,本文分析并比较了三种有效的传输方案。结合这些方案的特点和合成孔径雷达成像的需求,本文实现了使用高速时钟采样进行同步接收的LVDS传输方案。该方案有效地解决了在LVDS传输中时钟不连续,没有数传控制信号,和传输数据没有特定帧结构用于数据同步的问题。文中使用FPGA实现了该方案并完成了传输试验。结果表明,该传输系统在3m长的传输距离上可稳定地传输100MBps的数字信号。 展开更多
关键词 合成孔径雷达 低电压差分传输 现场可编程门阵列 同步
下载PDF
基于LVDS技术与FPGA的高速通讯应用研究 被引量:5
14
作者 韩党群 唐征兵 张庆玲 《现代电子技术》 2007年第20期44-46,49,共4页
针对电子系统设计中不同电路板之间的大量数据的高速实时传送问题,提出采用并行低压传送技术的解决方案;由于Altera公司的Cyclone系列产品提供了对低压差分信号(LVDS)接口的支持,因此选用该器件在宽幅面喷墨绘图机设计中实现了高速的并... 针对电子系统设计中不同电路板之间的大量数据的高速实时传送问题,提出采用并行低压传送技术的解决方案;由于Altera公司的Cyclone系列产品提供了对低压差分信号(LVDS)接口的支持,因此选用该器件在宽幅面喷墨绘图机设计中实现了高速的并行低压差分传送接口,数据传输的速率达到20 MB/s。 展开更多
关键词 低压差分信号 可编程逻辑器件 并行接口 高速通讯
下载PDF
LVDS接口原理和标准及在平板显示系统中的应用 被引量:3
15
作者 张涛 舒林锋 +1 位作者 郑冬军 王婧 《计算机与数字工程》 2007年第9期184-186,共3页
对LVDS工作原理、特点和标准进行分析和研究,并介绍LVDS在平板显示系统中的应用。
关键词 lvds 低压差分信号 ANSI/TIA/EIA-644标准
下载PDF
高速LVDS接口电路设计 被引量:8
16
作者 范丹 何永强 方晋贤 《仪表技术》 2010年第4期7-8,12,共3页
随着数字电路数据量的提高,数据的传输速率也越来越快,LVDS(低压差分信号)标准越来越多的应用在FPGA和ASIC器件中。文章对LVDS信号的特点进行了分析,说明了PCB设计中差分走线的注意事项并结合实际应用设计了一块LVDS接口板。
关键词 lvds PCB设计 接口 阻抗匹配
下载PDF
基于4 bit-CRC反馈网络的高速LVDS传输优化设计 被引量:3
17
作者 文丰 张宇 吴瑞华 《兵器装备工程学报》 CAS 北大核心 2019年第9期108-113,共6页
针对低压差分信号在恶劣环境中高速度、长距离传输链路中的丢数与误码问题,硬件关键电路设计采用高速LVDS芯片搭建,并增加发送端信号预加重与接收端均衡器处理;逻辑上,应用Verilog HDL构建了一种简单、实用的向前纠错反馈编解码方法,数... 针对低压差分信号在恶劣环境中高速度、长距离传输链路中的丢数与误码问题,硬件关键电路设计采用高速LVDS芯片搭建,并增加发送端信号预加重与接收端均衡器处理;逻辑上,应用Verilog HDL构建了一种简单、实用的向前纠错反馈编解码方法,数据收发端以每包数据8 KB采用4bit-CRC生成校验结果,接收端判断校验结果一致与否发送重传与非重传RS-422指令,配合收发端使用乒乓缓存,保证数据可靠高效传输。经验证,系统在长度94 m LVDS专用屏蔽双绞电缆中实现了240 Mbit/s零误码传输。 展开更多
关键词 低压差分信号传输 CRC校验 自动重传请求 零误码率
下载PDF
一种高速低功耗LVDS发射器设计 被引量:3
18
作者 谢凤英 孙金中 《中国集成电路》 2014年第3期32-35,共4页
依据标准IEEE Std.1596.3-1996,提出了一种高速低电压差分信号(LVDS)发射器电路,给出电路结构、仿真数据及版图。电路采用65 nm 1P9M CMOS Logic工艺设计实现。用Spectre仿真器对发送器进行模拟仿真,仿真结果表明该发射器电路在电源电压... 依据标准IEEE Std.1596.3-1996,提出了一种高速低电压差分信号(LVDS)发射器电路,给出电路结构、仿真数据及版图。电路采用65 nm 1P9M CMOS Logic工艺设计实现。用Spectre仿真器对发送器进行模拟仿真,仿真结果表明该发射器电路在电源电压为2.5 V的工作条件下,数据传输速率可以达到2 Gbps,平均功耗为9mW。 展开更多
关键词 低压差分信号(lvds) 发射器 低功耗 高速
下载PDF
一种应用于高速数据通信的LVDS接收器设计 被引量:1
19
作者 孙金中 谢凤英 《中国集成电路》 2012年第6期39-43,共5页
提出了一种应用于高速数据通讯的低电压差分信号(LVDS)接收器电路设计,符合IEEEStd.1596.3-1996(LVDS)标准,有效地解决了传统电路在低电源电压下不能满足标准对宽共模范围的要求以及系统的高速低功耗要求。电路采用65nm 1P9M CMOS Logi... 提出了一种应用于高速数据通讯的低电压差分信号(LVDS)接收器电路设计,符合IEEEStd.1596.3-1996(LVDS)标准,有效地解决了传统电路在低电源电压下不能满足标准对宽共模范围的要求以及系统的高速低功耗要求。电路采用65nm 1P9M CMOS Logic工艺设计实现,仿真结果表明该接收器电路能在符合标准的0V-2.4V的宽输入共模电平下稳定工作,在电源电压为2.5V的工作条件下,数据传输速率可以达到2Gbps,平均功耗仅为3mW。 展开更多
关键词 低压差分信号(lvds) 接收器 差分信号 高速
下载PDF
一种用于LVDS驱动器的PLL时钟倍频器的设计
20
作者 张涛 邹雪城 +2 位作者 刘三清 黄晓敏 沈绪榜 《微电子学》 CAS CSCD 北大核心 2005年第3期322-325,共4页
设计了一个结构新颖的3.5倍频锁相环(PLL)倍频器,该电路应用自适应电荷泵和压控振荡器工作频率范围复用技术,调整环路带宽,减小压控振荡器的工作范围。采用1stSilicon0.25μmCMOS混合信号工艺仿真。结果表明,PLL倍频器具有较低的噪声和... 设计了一个结构新颖的3.5倍频锁相环(PLL)倍频器,该电路应用自适应电荷泵和压控振荡器工作频率范围复用技术,调整环路带宽,减小压控振荡器的工作范围。采用1stSilicon0.25μmCMOS混合信号工艺仿真。结果表明,PLL倍频器具有较低的噪声和较高的捕获速度。 展开更多
关键词 低压差分信号 锁相环 倍频器 自适应电荷泵 相位噪声
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部