期刊文献+
共找到132篇文章
< 1 2 7 >
每页显示 20 50 100
An NMOS output-capacitorless low-dropout regulator with dynamic-strength event-driven charge pump 被引量:1
1
作者 Yiling Xie Baochuang Wang +1 位作者 Dihu Chen Jianping Guo 《Journal of Semiconductors》 EI CAS CSCD 2024年第6期23-34,共12页
In this paper,an NMOS output-capacitorless low-dropout regulator(OCL-LDO)featuring dual-loop regulation has been proposed,achieving fast transient response with low power consumption.An event-driven charge pump(CP)loo... In this paper,an NMOS output-capacitorless low-dropout regulator(OCL-LDO)featuring dual-loop regulation has been proposed,achieving fast transient response with low power consumption.An event-driven charge pump(CP)loop with the dynamic strength control(DSC),is proposed in this paper,which overcomes trade-offs inherent in conventional structures.The presented design addresses and resolves the large signal stability issue,which has been previously overlooked in the event-driven charge pump structure.This breakthrough allows for the full exploitation of the charge-pump structure's poten-tial,particularly in enhancing transient recovery.Moreover,a dynamic error amplifier is utilized to attain precise regulation of the steady-state output voltage,leading to favorable static characteristics.A prototype chip has been fabricated in 65 nm CMOS technology.The measurement results show that the proposed OCL-LDO achieves a 410 nA low quiescent current(IQ)and can recover within 30 ns under 200 mA/10 ns loading change. 展开更多
关键词 output-capacitorless low-dropout regulator fast transient low quiescent current event-driven charge pump
下载PDF
A Capacitor-Free CMOS Low-Dropout Regulator for System-on-Chip Application 被引量:1
2
作者 韩鹏 王志功 +1 位作者 徐勇 李伟 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第8期1507-1510,共4页
A stable CMOS low drop-out regulator without an off-chip capacitor for system-on-chip application is presen- ted. By using an on-chip pole splitting technique and an on-chip pole-zero canceling technique, high stabili... A stable CMOS low drop-out regulator without an off-chip capacitor for system-on-chip application is presen- ted. By using an on-chip pole splitting technique and an on-chip pole-zero canceling technique, high stability is achieved without an off-chip capacitor. The chip was implemented in CSMC's 0.5μm CMOS technology and the die area is 600μm×480μm. The error of the output voltage due to line variation is less than -+ 0.21% ,and the quiescent current is 39.8μA. The power supply rejection ratio at 100kHz is -33.9dB, and the output noise spectral densities at 100Hz and 100kHz are 1.65 and 0.89μV √Hz, respectively. 展开更多
关键词 low-dropout regulator pole splitting pole-zero cancelling CAPACITOR-FREE
下载PDF
一种低功耗高稳定性的LDO设计 被引量:1
3
作者 谢海情 曹武 +2 位作者 崔凯月 赵欣领 刘顺城 《电子设计工程》 2024年第14期115-120,共6页
基于Nuvoton 0.35μm CMOS工艺,设计了一种低功耗、高稳定性、高瞬态响应的无片外电容低压差线性稳压器(LDO)。误差放大器为交叉耦合结构,通过调节耦合对的比例可在低电流下获得相对大带宽和高增益,从而保证系统稳定性。电路基于自适应... 基于Nuvoton 0.35μm CMOS工艺,设计了一种低功耗、高稳定性、高瞬态响应的无片外电容低压差线性稳压器(LDO)。误差放大器为交叉耦合结构,通过调节耦合对的比例可在低电流下获得相对大带宽和高增益,从而保证系统稳定性。电路基于自适应偏置结构,动态跟随负载电流变化,为前级误差放大器提供偏置电流,提高环路带宽进而提高LDO的瞬态响应。仿真结果表明,LDO的输入范围为1.3~3.3 V,输出电压稳定在1.2 V,压差仅为100 mV;全负载范围内相位裕度(PM)最差为64.4°;负载电流在0.1μA~20 mA跳变时,欠冲电压为71.52 mV、恢复时间为526 ns,过冲电压为90.217 mV、恢复时间为568 ns,最小静态电流为5.17μA。 展开更多
关键词 低压差线性稳压器(ldo) 无片外电容 低功耗 瞬态响应
下载PDF
CMOS low-dropout regulator with 3.3 μA quiescent current without off-chip capacitor
4
作者 王忆 崔传荣 +1 位作者 巩文超 何乐年 《Journal of Southeast University(English Edition)》 EI CAS 2009年第1期13-17,共5页
A CMOS (complementary metal-oxide-semiconductor transistor) low-dropout regulator (LDO) with 3. 3 V output voltage and 100 mA output current for system-on-chip applications to reduce board space and external pins ... A CMOS (complementary metal-oxide-semiconductor transistor) low-dropout regulator (LDO) with 3. 3 V output voltage and 100 mA output current for system-on-chip applications to reduce board space and external pins is presented. By utilizing a dynamic slew-rate enhancement(SRE) circuit and nested Miller compensation (NMC) on the LDO structure, the proposed LDO provides high stability during line and load regulation without off-chip load capacitors. The overshot voltage is limited within 550 mV and the settling time is less than 50 μs when the load current decreases from 100 mA to 1 mA. By using a 30 nA reference current, the quiescent current is 3.3 μA. The proposed design is implemented by CSMC 0. 5 μm mixed-signal process. The experimental results agree with the simulation results. 展开更多
关键词 low-dropout regulator off-chip capacitor slew-rate enhancement circuit nested Miller compensation(NMC)
下载PDF
Analysis and Design of a High-Stability,High-Accuracy,Low-Dropout Voltage Regulator 被引量:2
5
作者 沈良国 严祖树 +2 位作者 王钊 张兴 赵元富 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第12期1872-1877,共6页
A high-accuracy,low-dropout (LDO) voltage regulator is presented. Using the slow-rolloff frequency compensation scheme, the LDO effectively overcomes the stability problem, facilitates the use of a ceramic capacitor... A high-accuracy,low-dropout (LDO) voltage regulator is presented. Using the slow-rolloff frequency compensation scheme, the LDO effectively overcomes the stability problem, facilitates the use of a ceramic capacitor, and improves the output voltage accuracy, which is critical for powering high-performance analog circuitry. The slow-rolloff compensation scheme is realized by introducing three pole-zero pairs, including the proposed polezero pair and sense zero. The post-layout simulation results demonstrate that this LDO has robust system stability, a high open-loop gain, and a high unit-gain frequency,which lead to excellent regulation and transient response performance. The line and load regulation are 27μV/V and 3.78μV/mA, and the overshoots of the output voltage are less than 30mV,while the dropout voltage is 120mV for a 150mA load current. 展开更多
关键词 voltage regulator ldo slow-rolloff frequency compensation line regulation load regulation
下载PDF
一种高PSR低静态电流LDO设计
6
作者 王天凯 张瑛 +2 位作者 程双 杨华 王宁 《微电子学》 CAS 北大核心 2024年第2期221-227,共7页
设计了一种基于0.18μm BCD工艺的高电源抑制(PSR)低静态电流低压差线性稳压器(LDO)。详细分析了多条电源噪声传递路径对系统PSR的影响。为优化系统中低频段PSR,设计了一种双轨供电的三级误差放大器。此外还引入了预稳压单元,降低了电... 设计了一种基于0.18μm BCD工艺的高电源抑制(PSR)低静态电流低压差线性稳压器(LDO)。详细分析了多条电源噪声传递路径对系统PSR的影响。为优化系统中低频段PSR,设计了一种双轨供电的三级误差放大器。此外还引入了预稳压单元,降低了电压基准模块对系统低频段PSR的影响。为降低系统的静态电流,设计了一种基于耗尽管的超低静态电流电压基准。仿真结果表明,该LDO在不同输出电压下静态电流仅5μA,并且在250 mA负载电流内PSR<-110 dB@1 kHz, PSR<-55 dB@1 MHz。 展开更多
关键词 低压差线性稳压器 电源抑制 预稳压器 低静态电流
下载PDF
一种用于低噪声LDO的动态零点补偿技术
7
作者 吴嘉祺 姚思远 +3 位作者 刘智 陈泽强 魏巍 于洪波 《微电子学与计算机》 2024年第1期142-150,共9页
为提高低压差线性稳压器(Low-DropOut Linear Regulator,LDO)的稳定性并降低前馈电路所产生的噪声,提出了一种生成自适应补偿零点的低噪声前馈电路。该前馈电路通过镜像调整管的负载电流,通过低值反馈电阻形成高增益反馈信号,与LDO输出... 为提高低压差线性稳压器(Low-DropOut Linear Regulator,LDO)的稳定性并降低前馈电路所产生的噪声,提出了一种生成自适应补偿零点的低噪声前馈电路。该前馈电路通过镜像调整管的负载电流,通过低值反馈电阻形成高增益反馈信号,与LDO输出电压经反馈网络传递给反馈端的信号耦合形成由负载电容、负载电流控制的可控零点,可有效提高LDO电路整体的稳定性。此外,电路内部加入了产生动态极点的自适应电流补偿电路以保证次极点不会对环路的相位裕度产生影响。基于0.18μm BCD工艺设计,该电路在0~800 mA的宽负载范围、5 V输入3.3 V输出下相位裕度均高于48°,适用负载电容范围≥1μF,同时该LDO在10~100 kHz的频率范围内输出噪声仅为5.0617μVrms。 展开更多
关键词 低压差线性稳压器(ldo) 前馈电路 自适应补偿 低噪声 频率补偿 稳定性
下载PDF
An Ultra-Low Quiescent Current CMOS Low-Dropout Regulator with Small Output Voltage Variations 被引量:2
8
作者 Xin Cheng Yizhong Yang +2 位作者 Longjie Du Yang Chen Guangjun Xie 《Journal of Power and Energy Engineering》 2014年第4期477-482,共6页
An ultra-low quiescent current low-dropout regulator with small output voltage variations and improved load regulation is presented in this paper. It makes use of dynamically-biased shunt feedback as the buffer stage ... An ultra-low quiescent current low-dropout regulator with small output voltage variations and improved load regulation is presented in this paper. It makes use of dynamically-biased shunt feedback as the buffer stage and the LDO regulator can be stable for all load conditions. The proposed structure also employs a momentarily current-boosting circuit to reduce the output voltage to the normal value when output is switched from full load to no load. The whole circuit is designed in a 0.18 μm CMOS technology with a quiescent current of 550 nA. The maximum output voltage variation is less than 20 mV when used with 1 μF external capacitor. 展开更多
关键词 Ultra-Low Quiescent CURRENT low-dropout regulator SMALL OUTPUT VARIATIONS
下载PDF
Dose-rate effects of low-dropout voltage regulator at various biases
9
作者 Wang Yiyuan Lu Wu +4 位作者 Ren Diyuan Zheng Yuzhan Gao Bo Chen Rui Fei Wuxiong 《Nuclear Science and Techniques》 SCIE CAS CSCD 2010年第6期352-356,共5页
A low-dropout voltage regulator,LM2941,was irradiated by ^(60)Coγ-rays at various dose rates and biases for investigating the total dose and dose rate effects.The radiation responses show that the key electrical para... A low-dropout voltage regulator,LM2941,was irradiated by ^(60)Coγ-rays at various dose rates and biases for investigating the total dose and dose rate effects.The radiation responses show that the key electrical parameters, including its output and dropout voltage,and the maximum output current,are sensitive to total dose and dose rates, and are significantly degraded at low dose rate and zero bias.The integrated circuits damage change with the dose rates and biases,and the dose-rate effects are relative to its electric field. 展开更多
关键词 剂量率效应 低压降稳压器 偏见 低压差稳压器 输入输出 电气参数 输出电流 低剂量率
下载PDF
Dual Micro-power 150mA Ultra LDO CMOS Regulator with Fast Startup
10
作者 Peng Zheng Hai-Shi Wang 《Journal of Microelectronic Manufacturing》 2019年第4期13-17,共5页
This paper presents a dual micro-power 150mA ultra LDO CMOS regulator,which is designed for high performance and small size portable wireless devices.The proposed LDO has been designed and simulated in 0.5μm 2P3M CMO... This paper presents a dual micro-power 150mA ultra LDO CMOS regulator,which is designed for high performance and small size portable wireless devices.The proposed LDO has been designed and simulated in 0.5μm 2P3M CMOS Process.It can guarantee 150mA output current per circuit and the leakage voltage is 60mV,1nA quiescent current when both are in shutdown mode,and it has 115μA ground current,output noise is 42μVrms,130μs fast turn-on circuitry and the junction temperature range is-40℃to 125℃. 展开更多
关键词 low dropout regulator(ldo) dual micro-power ultra.
下载PDF
一种无片外电容高瞬态响应LDO设计
11
作者 陈俊杰 袁磊 +1 位作者 陈子杰 王少昊 《中国集成电路》 2023年第3期26-30,64,共6页
针对SoC中电源管理模块对高功能-面积比和高瞬态响应的需求,本文提出一种基于翻转电压跟随器(FVF)的无片外电容低压差线性稳压器(LDO),采用电压峰值检测技术实现动态电流偏置,进而提升系统瞬态响应。基于SMIC 40nm工艺的仿真结果表明,... 针对SoC中电源管理模块对高功能-面积比和高瞬态响应的需求,本文提出一种基于翻转电压跟随器(FVF)的无片外电容低压差线性稳压器(LDO),采用电压峰值检测技术实现动态电流偏置,进而提升系统瞬态响应。基于SMIC 40nm工艺的仿真结果表明,在典型负载切换状态下,提出方案的下冲和上冲恢复时间相比传统的FVF结构LDO电路分别缩短了75%和29%。 展开更多
关键词 翻转电压跟随器 线性稳压器 无片外电容ldo 高瞬态响应
下载PDF
A comparative study of digital low dropout regulators 被引量:2
12
作者 Mo Huang Yan Lu Rui P.Martins 《Journal of Semiconductors》 EI CAS CSCD 2020年第11期52-60,共9页
Granular power management in a power-efficient system on a chip(SoC)requires multiple integrated voltage regulators with a small area,process scalability,and low supply voltage.Conventional on-chip analog low-dropout ... Granular power management in a power-efficient system on a chip(SoC)requires multiple integrated voltage regulators with a small area,process scalability,and low supply voltage.Conventional on-chip analog low-dropout regulators(ALDOs)can hardly meet these requirements,while digital LDOs(DLDOs)are good alternatives.However,the conventional DLDO,with synchronous control,has inherently slow transient response limited by the power-speed trade-off.Meanwhile,it has a poor power supply rejection(PSR),because the fully turned-on power switches in DLDO are vulnerable to power supply ripples.In this comparative study on DLDOs,first,we compare the pros and cons between ALDO and DLDO in general.Then,we summarize the recent DLDO advanced techniques for fast transient response and PSR enhancement.Finally,we discuss the design trends and possible directions of DLDO. 展开更多
关键词 low dropout regulator(ldo) digital control fast transient response power supply rejection(PSR) integrated voltage regulator
下载PDF
一种快速瞬态响应的LDO设计 被引量:1
13
作者 孙力 王志亮 +2 位作者 杨雨辰 谭庶欣 陈靖 《半导体技术》 CAS 北大核心 2023年第8期690-698,共9页
针对传统低压差线性稳压器(LDO)的瞬态响应差、电源抑制比(PSRR)低、片外电容大等问题,提出了一种由采样运算放大器和补偿运算放大器构成的新型摆率增强电路,改善了LDO的瞬态响应能力,实现了无片外电容设计。电路基于BCD-120 V CMOS工... 针对传统低压差线性稳压器(LDO)的瞬态响应差、电源抑制比(PSRR)低、片外电容大等问题,提出了一种由采样运算放大器和补偿运算放大器构成的新型摆率增强电路,改善了LDO的瞬态响应能力,实现了无片外电容设计。电路基于BCD-120 V CMOS工艺完成了建模。仿真结果显示,负载电流为50 mA时,10、103和104Hz下的PSRR分别为108、96和80 dB;负载调整率为0.002 95 V·A^(-1);典型TT工艺角25℃/5 V条件下,1μs内负载电流从100μA跳变到500 mA,输出端上冲电压为19.16 mV,响应时间为0.4μs,下冲电压为56.41 mV,响应时间为0.2μs。 展开更多
关键词 低压差线性稳压器(ldo) 瞬态响应 电源抑制比(PSRR) 无片外电容 摆率增强
下载PDF
车规级LIN总线中55V摆率增强型LDO 被引量:1
14
作者 孙力 王志亮 +2 位作者 崔子豪 章一鸣 陈靖 《半导体技术》 CAS 北大核心 2023年第9期776-786,共11页
针对传统车载芯片中高压型低压差线性稳压器(LDO)的负载电流小、电源抑制比低、瞬态响应差等问题,提出了一种增强型高压LDO,通过一种新型高压预调制电路,提高了高压LDO的电源抑制比;通过一种新型摆率增强电路,改善了高压LDO的瞬态响应... 针对传统车载芯片中高压型低压差线性稳压器(LDO)的负载电流小、电源抑制比低、瞬态响应差等问题,提出了一种增强型高压LDO,通过一种新型高压预调制电路,提高了高压LDO的电源抑制比;通过一种新型摆率增强电路,改善了高压LDO的瞬态响应。电路基于BCD-120 V CMOS工艺完成建模,仿真结果显示,电压可调范围为5.5~55 V,输出5 V;负载电流为800 mA;低频电源抑制比为96 dB;1μs内负载电流从1 mA跳变到800 mA时,输出端最大上冲电压为26.6 mV,响应时间为8μs;下冲电压为45.4 mV,响应时间为7μs,满足车规级局域互联网(LIN)总线中高压LDO的性能要求。 展开更多
关键词 高压型低压差线性稳压器(ldo) 高压预调制 负载电流 摆率增强 电源抑制比(PSRR)
下载PDF
无片外电容LDO的研究进展
15
作者 李天硕 李严 刘莹 《电子技术应用》 2023年第11期35-41,共7页
低压差线性稳压器(LDO)在电路系统中负责提供稳定的电源电压,它是一种应用广泛的电源管理芯片。随着集成度和工艺的不断提高,无片外电容LDO逐渐替代含片外电容LDO成为研究重点,但无片外电容LDO需要额外的补偿电路以解决稳定性和瞬态响... 低压差线性稳压器(LDO)在电路系统中负责提供稳定的电源电压,它是一种应用广泛的电源管理芯片。随着集成度和工艺的不断提高,无片外电容LDO逐渐替代含片外电容LDO成为研究重点,但无片外电容LDO需要额外的补偿电路以解决稳定性和瞬态响应特性较差的问题。为了解当前行业内的主流设计思路,调研了大量文献,分析了无片外电容LDO的研究进展,并分别总结了提高稳定性和瞬态响应特性的方案,提炼了其中的技术要点,评价了优缺点,最后提出了可以改进的空间并对今后的研究方向做了展望。 展开更多
关键词 低压差线性稳压器 无片外电容ldo 补偿电路 稳定性 瞬态响应特性
下载PDF
一种具有瞬态增强的无片外电容型LDO 被引量:1
16
作者 周玉成 廖德阳 +2 位作者 马磊 桑磊 黄文 《微电子学》 CAS 北大核心 2023年第4期608-613,共6页
提出了一种稳定性高、瞬态特性良好、无片外电容的低压差线性稳压器(LDO)。采用推挽式微分器检测负载瞬态变化引起的输出电压变化,加大对功率管栅极寄生电容的充放电电流,增强系统的瞬态响应能力;在误差放大器后接入缓冲级,将功率管栅... 提出了一种稳定性高、瞬态特性良好、无片外电容的低压差线性稳压器(LDO)。采用推挽式微分器检测负载瞬态变化引起的输出电压变化,加大对功率管栅极寄生电容的充放电电流,增强系统的瞬态响应能力;在误差放大器后接入缓冲级,将功率管栅极极点推向高频,并采用密勒电容进行频率补偿,使系统在全负载范围内稳定。基于TSMC 65 nm CMOS工艺进行流片,核心电路面积为0.035 mm^(2)。测试结果表明,最低供电电压为1.1 V时,压降仅为100 mV,负载电流1μs内在1 mA和150 mA之间跳变时,LDO的最大输出过冲电压与下冲电压分别为200 mV和180 mV。 展开更多
关键词 低压差线性稳压器 无片外电容 频率补偿 瞬态增强
下载PDF
GNSS接收机射频芯片中LDO的设计 被引量:1
17
作者 苟锦航 黄海生 +1 位作者 李鑫 叶小艳 《导航定位学报》 CSCD 2023年第1期95-101,共7页
为了降低全球卫星导航系统(GNSS)接收机中射频前端芯片电源噪声对本振信号频率干扰的影响,提出一种快速瞬态响应、高稳定性全片内低压差线性稳压器(LDO):通过动态偏置缓冲器的阻抗衰减技术以及米勒补偿技术,对LDO进行动态的主极点跟踪;... 为了降低全球卫星导航系统(GNSS)接收机中射频前端芯片电源噪声对本振信号频率干扰的影响,提出一种快速瞬态响应、高稳定性全片内低压差线性稳压器(LDO):通过动态偏置缓冲器的阻抗衰减技术以及米勒补偿技术,对LDO进行动态的主极点跟踪;在整个负载电流范围内,次极点推离单位增益带宽外,保证系统的稳定性;同时动态偏置缓冲器随负载电流变化为功率管栅极充放电,以实现LDO的快速瞬态响应。该电路用于GNSS接收机中频率综合器(FS),基于中国台湾积体电路制造公司的互补金属氧化物半导体(CMOS)工艺完成电路设计,电路输出电压为2.5 V,最大负载电流为3×10^(-1)A。仿真结果表明:该LDO在输出电容为0到2×10^(-1)0F的范围内均能稳定,最小相位裕度为60.2°;当负载电流以3×10^(-1)A/5×10^(-7)s跳变时,输出电压下冲6.5×10^(-2)V、上冲8.3×10^(-2)V,平均响应时间5.3×10^(-7)s;线性调整率为5×10^(-5)V,负载调整率为9×10^(-6)V,电源抑制比在1×10^(3)Hz下为-77.8 dB。 展开更多
关键词 全球卫星导航系统(GNSS) 低压差线性稳压器(ldo) 米勒补偿 极点追踪 快速瞬态响应 无片外电容
下载PDF
无电容型LDO的研究现状与进展 被引量:10
18
作者 邹志革 邹雪城 +3 位作者 雷鑑铭 杨诗洋 陈晓飞 余国义 《微电子学》 CAS CSCD 北大核心 2009年第2期241-246,共6页
无电容型低压差线性稳压器(LDO)除具有低噪声和高精度的特点外,还具有便于SoC系统集成和低应用成本的优点。与传统LDO相比,无电容型LDO无法利用输出电容的ESR补偿零点,也无法使输出电容在负载电流瞬态变化时为其提供充放电电流,从而在... 无电容型低压差线性稳压器(LDO)除具有低噪声和高精度的特点外,还具有便于SoC系统集成和低应用成本的优点。与传统LDO相比,无电容型LDO无法利用输出电容的ESR补偿零点,也无法使输出电容在负载电流瞬态变化时为其提供充放电电流,从而在稳定性和瞬态特性上遇到巨大挑战。分析讨论了无电容型LDO的设计挑战;回顾了无电容型LDO在提高稳定性和改善瞬态特性上的最新研究成果。 展开更多
关键词 低压差线性稳压器 无电容型ldo 集成稳压器
下载PDF
低负载调整率微小负电压电源设计
19
作者 赵二蒙 杨少华 +4 位作者 严明 李刚 周二瑞 王晶 李斌康 《电子设计工程》 2024年第11期151-154,159,共5页
针对常见的基于电阻分压的微小负电压电源设计方案具有高负载调整率的固有缺陷,提出一种基于LDO的设计方案。通过将电阻分压方式与LDO方式进行负载调整率实验对比,结果表明后者具有低负载调整率的优势。实验结果显示,在同等静态电流的... 针对常见的基于电阻分压的微小负电压电源设计方案具有高负载调整率的固有缺陷,提出一种基于LDO的设计方案。通过将电阻分压方式与LDO方式进行负载调整率实验对比,结果表明后者具有低负载调整率的优势。实验结果显示,在同等静态电流的条件下,且当负载电流为200 mA时,基于电阻分压的微小负电压设计方案的负载调整率为184%;而LDO方式则低至0.5%。该文提出的设计方案对于低负载调整率微小负电压电源的设计具有一定的参考价值。 展开更多
关键词 微小负电压 ldo 电阻分压电路 负载调整率
下载PDF
利用动态密勒补偿电路解决LDO的稳定性问题 被引量:10
20
作者 来新泉 解建章 +1 位作者 杜鹏程 孙作治 《固体电子学研究与进展》 CAS CSCD 北大核心 2005年第3期385-390,共6页
针对LDO稳压器的稳定性问题,设计了一种新颖的动态密勒补偿电路。与传统方法相比,该电路具有恒定的带宽,大大提高了系统的瞬态响应性能;同时将开环增益提高了30 dB左右,使LDO稳压器具有较高的电压调整率和负载调整率。通过具体投片,验... 针对LDO稳压器的稳定性问题,设计了一种新颖的动态密勒补偿电路。与传统方法相比,该电路具有恒定的带宽,大大提高了系统的瞬态响应性能;同时将开环增益提高了30 dB左右,使LDO稳压器具有较高的电压调整率和负载调整率。通过具体投片,验证了该方法的正确性和可行性。 展开更多
关键词 低压降稳压器 动态密勒补偿 稳定性 P型场效应管电容器
下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部