期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种宽位乘法器设计方案
1
作者 陈雷 高德远 +2 位作者 樊晓桠 周昔平 彭和平 《计算机工程与应用》 CSCD 北大核心 2003年第34期28-30,共3页
如何以合理的代价构造尽可能高速的低功耗的乘法器,尤其是位数较宽的乘法器(如32^*32,54^*54和64^*64等)是微处理器数据通路设计中极其重要的环节。文中使用一种折衷的补码分段Booth乘法器。经过论证,最后通过布局布线后的结果看出... 如何以合理的代价构造尽可能高速的低功耗的乘法器,尤其是位数较宽的乘法器(如32^*32,54^*54和64^*64等)是微处理器数据通路设计中极其重要的环节。文中使用一种折衷的补码分段Booth乘法器。经过论证,最后通过布局布线后的结果看出,补码分段Booth乘法器规模小,速度高,非常适合低功耗嵌入式应用。 展开更多
关键词 微处理器 低功耗补码分段Booth乘法器 数据通路
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部