期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种宽位乘法器设计方案
1
作者
陈雷
高德远
+2 位作者
樊晓桠
周昔平
彭和平
《计算机工程与应用》
CSCD
北大核心
2003年第34期28-30,共3页
如何以合理的代价构造尽可能高速的低功耗的乘法器,尤其是位数较宽的乘法器(如32^*32,54^*54和64^*64等)是微处理器数据通路设计中极其重要的环节。文中使用一种折衷的补码分段Booth乘法器。经过论证,最后通过布局布线后的结果看出...
如何以合理的代价构造尽可能高速的低功耗的乘法器,尤其是位数较宽的乘法器(如32^*32,54^*54和64^*64等)是微处理器数据通路设计中极其重要的环节。文中使用一种折衷的补码分段Booth乘法器。经过论证,最后通过布局布线后的结果看出,补码分段Booth乘法器规模小,速度高,非常适合低功耗嵌入式应用。
展开更多
关键词
微处理器
低功耗补码分段Booth乘法器
数据通路
下载PDF
职称材料
题名
一种宽位乘法器设计方案
1
作者
陈雷
高德远
樊晓桠
周昔平
彭和平
机构
西北工业大学航空微电子中心
出处
《计算机工程与应用》
CSCD
北大核心
2003年第34期28-30,共3页
基金
国家部委预研项目资助
文摘
如何以合理的代价构造尽可能高速的低功耗的乘法器,尤其是位数较宽的乘法器(如32^*32,54^*54和64^*64等)是微处理器数据通路设计中极其重要的环节。文中使用一种折衷的补码分段Booth乘法器。经过论证,最后通过布局布线后的结果看出,补码分段Booth乘法器规模小,速度高,非常适合低功耗嵌入式应用。
关键词
微处理器
低功耗补码分段Booth乘法器
数据通路
Keywords
microprocessor
,
low power
,
2's complement multiplier
,
data-path
分类号
TP332 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种宽位乘法器设计方案
陈雷
高德远
樊晓桠
周昔平
彭和平
《计算机工程与应用》
CSCD
北大核心
2003
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部