期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的祖冲之算法硬件实现 被引量:3
1
作者 郭泓键 董秀则 高献伟 《计算机工程》 CAS CSCD 2014年第8期268-272,共5页
为在现场可编程门阵列(FPGA)平台上更高效地实现祖冲之算法,提出一种新的硬件实现方法。利用祖冲之算法的迭代特性、并行特性以及模加的性质,减少加法器的使用数量,包括使用资源占用少、延时少的简单加法器替代资源占用多、延时长的进... 为在现场可编程门阵列(FPGA)平台上更高效地实现祖冲之算法,提出一种新的硬件实现方法。利用祖冲之算法的迭代特性、并行特性以及模加的性质,减少加法器的使用数量,包括使用资源占用少、延时少的简单加法器替代资源占用多、延时长的进位保留加法器以及mod(231-1)加法器,实现祖冲之算法关键路径中多次mod(231-1)加法运算。使用QuartusⅡ与ISE软件进行了仿真验证,结果表明,该方法在芯片资源占用仅为305个slice的情况下达到了5.322 Gb/s的吞吐量,与目前已有的最优实现方法相比,芯片资源占用减少了近23%,单位面积的吞吐量提高了25.9%,可以在减少芯片硬件资源占用的同时快速实现ZUC算法。 展开更多
关键词 现场可编程门阵列 祖冲之算法 硬件实现 进位保留加法器 mod(231-1)加法器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部