数值优化为功率半导体模块实现低感与均流设计提供了灵活有效的新途径,但同时也对模块整体与分布电感的评估效率提出了更高要求。为了适应寻优计算需求,基于部分元等效电路(partial element equivalent circuit,PEEC)理论,提出一种基于...数值优化为功率半导体模块实现低感与均流设计提供了灵活有效的新途径,但同时也对模块整体与分布电感的评估效率提出了更高要求。为了适应寻优计算需求,基于部分元等效电路(partial element equivalent circuit,PEEC)理论,提出一种基于多端口网络模型的功率模块布局电感快速提取方法。该方法通过构建与芯片导通状态无关的多端口网络模型,从而将模块整体和分布电感的提取问题由多次大规模PEEC求解转化为单次预处理分解加端口网络求解。此外,为减少微元数量,针对模块线路的平面注入结构,对键合线、金属层直行区和注入区使用分区域离散策略。算例分析和实验验证表明,所提方法计算误差小于5%,满足工程应用需求,计算时间相比ANSYSQ3D软件减少85%以上,适合用于功率模块的快速寻优设计。展开更多
文摘数值优化为功率半导体模块实现低感与均流设计提供了灵活有效的新途径,但同时也对模块整体与分布电感的评估效率提出了更高要求。为了适应寻优计算需求,基于部分元等效电路(partial element equivalent circuit,PEEC)理论,提出一种基于多端口网络模型的功率模块布局电感快速提取方法。该方法通过构建与芯片导通状态无关的多端口网络模型,从而将模块整体和分布电感的提取问题由多次大规模PEEC求解转化为单次预处理分解加端口网络求解。此外,为减少微元数量,针对模块线路的平面注入结构,对键合线、金属层直行区和注入区使用分区域离散策略。算例分析和实验验证表明,所提方法计算误差小于5%,满足工程应用需求,计算时间相比ANSYSQ3D软件减少85%以上,适合用于功率模块的快速寻优设计。