期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
An ultra-low power output capacitor-less low-dropout regulator with slew-rate-enhanced circuit 被引量:4
1
作者 Xin Cheng Yu Zhang +2 位作者 Guangjun Xie Yizhong Yang Zhang Zhang 《Journal of Semiconductors》 EI CAS CSCD 2018年第3期66-71,共6页
An ultra-low power output-capacitorless low-dropout(LDO) regulator with a slew-rate-enhanced(SRE)circuit is introduced. The increased slew rate is achieved by sensing the transient output voltage of the LDO and th... An ultra-low power output-capacitorless low-dropout(LDO) regulator with a slew-rate-enhanced(SRE)circuit is introduced. The increased slew rate is achieved by sensing the transient output voltage of the LDO and then charging(or discharging) the gate capacitor quickly. In addition, a buffer with ultra-low output impedance is presented to improve line and load regulations. This design is fabricated by SMIC 0.18 μm CMOS technology. Experimental results show that, the proposed LDO regulator only consumes an ultra-low quiescent current of 1.2 μA.The output current range is from 10 μA to 200 m A and the corresponding variation of output voltage is less than 40 m V. Moreover, the measured line regulation and load regulation are 15.38 m V/V and 0.4 m V/m A respectively. 展开更多
关键词 LDO output capacitorless ultra-low power slew rate
原文传递
一种宽带全量程示波器信道保护器研制
2
作者 李海涛 李斌康 +3 位作者 陈彦丽 田耕 赵前 阮林波 《电子技术应用》 2021年第7期106-110,共5页
基于THS3491运算放大器芯片研制示波器信道保护器,应用在脉冲辐射场诊断测试之中。研究测试了SOIC、VQFN两种封装的THS3491的幅频特性曲线,采用VQFN封装的THS3491作为保护器的核心芯片;研制的保护器输出电压幅值范围为±10 V(50Ω负... 基于THS3491运算放大器芯片研制示波器信道保护器,应用在脉冲辐射场诊断测试之中。研究测试了SOIC、VQFN两种封装的THS3491的幅频特性曲线,采用VQFN封装的THS3491作为保护器的核心芯片;研制的保护器输出电压幅值范围为±10 V(50Ω负载),等效电噪声峰峰值约为2 mV;-3 dB小信号带宽约为850 MHz,0.3 dB平坦度带宽约为710 MHz,发现并理论解释了保护器输出电压的峰移现象。通过delta脉冲信号源对保护器进行测试,对比输入输出电压波形,实现了无失真的delta响应;在输出信号电压幅值范围超过±10 V时,保护器进入到输出保护状态,输出恢复时间小于7 ns,可以很好满足脉冲辐射场诊断中的示波器信道保护要求。 展开更多
关键词 信道保护 小信号带宽 带内平坦度 输出摆率 恢复时间
下载PDF
用于测试CMOS输出驱动器电流变化率的新电路
3
作者 徐栋麟 郭新伟 +1 位作者 徐志伟 任俊彦 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2001年第8期1075-1080,共6页
提出了一种新的用于测试 CMOS输出驱动器电流变化率的电路结构 .它把片上电感引入到测试系统中作为对实际封装寄生电感的等效 ,从而排除了测试时复杂的芯片 -封装界面的影响 .这种电路结构不仅可以用于实际测算输出驱动器的性能指标 ,... 提出了一种新的用于测试 CMOS输出驱动器电流变化率的电路结构 .它把片上电感引入到测试系统中作为对实际封装寄生电感的等效 ,从而排除了测试时复杂的芯片 -封装界面的影响 .这种电路结构不仅可以用于实际测算输出驱动器的性能指标 ,还可以用于研究 VL SI电路中的同步开关噪声问题 .该设计方法在新加坡特许半导体公司的 0 .6μm CMOS工艺线上进行了流片验证 .测试结果表明 ,这一测试结构能有效地表征 CMOS输出驱动器的电流变化率的性能指标和 VL 展开更多
关键词 输出驱动器 电流变化率 CMOS VLSI 集成电路
下载PDF
一种采用PV补偿的输出缓冲器设计
4
作者 王巍 赵元遥 +3 位作者 唐晓斌 赵汝法 袁军 杨正琳 《微电子学》 CAS 北大核心 2020年第1期50-54,共5页
提出了一种采用工艺、电压(PV)补偿的输出缓冲器,以减小PV变化对输出信号压摆率的影响。采用非门与四个相同类型MOS管连接,实现全工艺角的探测。PV探测电路的输出电压与对应的偏置电压比较后得到补偿逻辑组合。在电压探测电路中,采用带... 提出了一种采用工艺、电压(PV)补偿的输出缓冲器,以减小PV变化对输出信号压摆率的影响。采用非门与四个相同类型MOS管连接,实现全工艺角的探测。PV探测电路的输出电压与对应的偏置电压比较后得到补偿逻辑组合。在电压探测电路中,采用带隙基准电路产生偏置电压,以避免误码补偿。该输出缓冲器采用SMIC 90 nm CMOS工艺进行设计,版图面积为0.018 mm2。仿真结果表明,在全工艺角、20 pF负载的条件下,最高传输频率为650 MHz/500 MHz。相比于电路补偿前,VDDIO为1.2 V时,输出信号上升、下降压摆率差值分别减小了30.1%、31.8%;VDDIO为2.5 V时,输出信号上升、下降压摆率差值分别减小了27.6%、29.3%。 展开更多
关键词 混合电压输出缓冲器 PV探测编码 压摆率补偿
下载PDF
适用于Flash Memory的快速响应的低压差稳压器
5
作者 郭家荣 冉峰 《微电子学与计算机》 CSCD 北大核心 2013年第10期101-104,共4页
提出一种适用于flash memory的无片外电容的低压差稳压器设计.利用米勒补偿和自适应基准技术获取高稳定性和增强的瞬态.该低压差稳压器利用片内小电容作为频率补偿的同时还通过它的耦合效应形成高速反馈环路以获得快速的瞬态响应.该电... 提出一种适用于flash memory的无片外电容的低压差稳压器设计.利用米勒补偿和自适应基准技术获取高稳定性和增强的瞬态.该低压差稳压器利用片内小电容作为频率补偿的同时还通过它的耦合效应形成高速反馈环路以获得快速的瞬态响应.该电路在低负载情况下具有很低的静态电流和在高负载情况下的高电流效率.提出的稳压器采用90nm工艺,在1.45V到3.8V操作电压范围内,输出1.3V的调制电压和10mA的最大输出电流.对于Flash Memory应用来说,当负载瞬态变化时,提出的低压差稳压器的建立时间仅仅为20ns.芯片面积是40μm*280μm. 展开更多
关键词 低压差稳压器 无片外电容 缓冲级 自适应基准 摆率增强
下载PDF
D类功放中高性能三角波积分器的设计 被引量:3
6
作者 冯旭 王松林 +1 位作者 来新泉 王慧 《微电子学与计算机》 CSCD 北大核心 2009年第3期220-223,共4页
设计了一款应用于音频D类功率放大器中的积分器,用于产生PWM调制所需的三角波信号.积分器内部高增益、宽输出摆幅的高速运放大大提升了积分器的性能,有效地提高了D类功放的效率.本设计基于0.6μmBCD工艺,经Cadence环境仿真验证,内部运... 设计了一款应用于音频D类功率放大器中的积分器,用于产生PWM调制所需的三角波信号.积分器内部高增益、宽输出摆幅的高速运放大大提升了积分器的性能,有效地提高了D类功放的效率.本设计基于0.6μmBCD工艺,经Cadence环境仿真验证,内部运放开环增益高达103dB,单位增益带宽达到6.8MHz,而且压摆率不受限制;积分器输出三角波中心电平稳定在3V,且摆幅高达5V. 展开更多
关键词 压摆率 高增益 宽输出摆幅 积分器 D类功放
下载PDF
一种应用于SoC的高稳定性无片外电容LDO稳压器 被引量:4
7
作者 曾范洋 蒋品群 +2 位作者 宋树祥 蔡超波 刘振宇 《电子元件与材料》 CAS CSCD 北大核心 2022年第3期278-283,共6页
为了减少负载电流瞬态变化对低压差线性稳压器(LDO)输出电压稳定性的不利影响,设计了一种应用于片上系统(SoC)的高稳定性无片外电容LDO稳压器。该电路采用密勒电容倍增补偿和零点-极点跟踪补偿技术,使LDO在不同负载条件下仍具有良好的... 为了减少负载电流瞬态变化对低压差线性稳压器(LDO)输出电压稳定性的不利影响,设计了一种应用于片上系统(SoC)的高稳定性无片外电容LDO稳压器。该电路采用密勒电容倍增补偿和零点-极点跟踪补偿技术,使LDO在不同负载条件下仍具有良好的环路稳定性。同时,通过摆率增强电路来动态调节功率晶体管的栅极电压,改善了LDO的瞬态响应特性。电路采用0.11μm标准CMOS工艺设计。后端仿真结果表明,当电源电压为1.3~3.3 V,最大输出负载电流为50 mA时,LDO输出电压的稳定值为1.21 V,静态电流为35μA,最小相位裕度为64.43°。当负载电流以1μs的时间在1~50 mA之间跃变时,与未加入摆率增强电路的LDO相比,输出电压的下冲幅度减少了126 mV,下降了42.5%;过冲幅度减少了44 mV,下降了20.6%。 展开更多
关键词 低压差线性稳压器 无片外电容 高稳定性 频率补偿 摆率增强
下载PDF
一种RS-485总线发送器的设计 被引量:1
8
作者 李飞 《微电子学》 CAS CSCD 北大核心 2014年第6期803-807,812,共6页
采用CMOS 0.5μm 40Vds/5Vgs工艺设计了一种RS-485总线发送器。通过设计新颖的输出上拉、下拉驱动结构来满足总线标准,设计摆率限制结构来减小实际应用中容易出现的EMI以及终端反射现象,设计过压、过流、过温保护结构能有效保护芯片在... 采用CMOS 0.5μm 40Vds/5Vgs工艺设计了一种RS-485总线发送器。通过设计新颖的输出上拉、下拉驱动结构来满足总线标准,设计摆率限制结构来减小实际应用中容易出现的EMI以及终端反射现象,设计过压、过流、过温保护结构能有效保护芯片在应用时不被烧坏。仿真结果表明,电路能够满足485总线标准要求。 展开更多
关键词 RS-485总线发送器 输出驱动 摆率限制 过压/过流/过温保护
下载PDF
一种具有自适应特性的SSO噪声抑制输出驱动电路 被引量:1
9
作者 陈永聪 《半导体技术》 CAS CSCD 北大核心 2004年第6期80-83,88,共5页
介绍了SSO噪声产生的原因,简要概述了常用的抑制SSO噪声的方法。在此基础上,提出了一种具有自适应特点的SSO噪声抑制输出驱动电路,并给出了较详细的分析和比较。
关键词 SSO噪声 slew率控制 自适应输出缓冲器 电源噪声 驱动电路
下载PDF
一种具有恒定转换速率的低压输出电路 被引量:1
10
作者 顾明 常红 +1 位作者 黄少卿 陈海涛 《电子与封装》 2022年第4期44-47,共4页
设计了一种低压输出电路,其输出波形的转化速率(Slew Rate,SR)对工艺、电压、温度(Process,Voltage,Temperature,PVT)和负载的变化不敏感。由于N型金属-氧化物-半导体(N-Metal-Oxide-Semiconductor,NMOS)具有高速和低导通电阻的优点,输... 设计了一种低压输出电路,其输出波形的转化速率(Slew Rate,SR)对工艺、电压、温度(Process,Voltage,Temperature,PVT)和负载的变化不敏感。由于N型金属-氧化物-半导体(N-Metal-Oxide-Semiconductor,NMOS)具有高速和低导通电阻的优点,输出缓冲器被设计成双NMOS管串联结构。为了得到对PVT和负载不敏感的SR,在预驱动电路和输出缓冲器间引入了反馈电容。Hspice的仿真结果显示,当输入信号频率为5 MHz时,负载电容从20 p F变化到80 p F,输出的上升时间和下降时间仅仅变化了0.6 ns和1.3 ns,与传统电路相比性能提高了257.6%。不同的PVT下,输出的上升时间和下降时间变化了1.2 ns和2.8 ns,与传统电路相比性能提高了62.4%。 展开更多
关键词 低压输出电路 恒定转换速率 反馈电容
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部