期刊文献+
共找到65篇文章
< 1 2 4 >
每页显示 20 50 100
基于Parallel NOR Flash的多FPGA配置方案 被引量:2
1
作者 廖海黔 刘兴 《数字技术与应用》 2017年第8期66-67,共2页
分析Xilinx Kintex7系列FPGA配置的特点以及系统设计要求,提出基于Parallel NOR Flash的多片FPGA配置方案。该方案采用Parallel Daisy Chain的配置模式,由Parallel NOR Flash芯片来配置四片Kintex7 FPGA。本方案具有多版本FPGA程序配置... 分析Xilinx Kintex7系列FPGA配置的特点以及系统设计要求,提出基于Parallel NOR Flash的多片FPGA配置方案。该方案采用Parallel Daisy Chain的配置模式,由Parallel NOR Flash芯片来配置四片Kintex7 FPGA。本方案具有多版本FPGA程序配置功能和比特流加密功能,同时使系统的软、硬件设计得到极大简化,并获得较高的配置速度。 展开更多
关键词 多FPGA配置 parallel NOR flash FPGA
下载PDF
FPGA与并行FLASH交互的分析与实现
2
作者 张小虎 云龙 +3 位作者 江承财 冯超豪 王雪莉 王兵奇 《火控雷达技术》 2023年第3期74-78,共5页
FLASH存储器可以被多次擦除并且多次重复编程,更因其容量大、数据写入后的非易失性在各种工业产品中得到了最广泛的应用。相控阵雷达波束控制电路中需要对大量初始相位数据进行存储,为了解决该问题提出了FPGA与并行FLASH存储器的交互与... FLASH存储器可以被多次擦除并且多次重复编程,更因其容量大、数据写入后的非易失性在各种工业产品中得到了最广泛的应用。相控阵雷达波束控制电路中需要对大量初始相位数据进行存储,为了解决该问题提出了FPGA与并行FLASH存储器的交互与实现方法。该并行FLASH存储器具有容量大、快速访问、较低功耗,擦写次数多,可靠性高等特点。采用该并行FLASH存储器之后,可以实现将天线测试完成后所产生的大量初始相位数据存储在外部独立芯片中。这样不仅提高了波束控制电路中主控芯片FPGA资源的利用率,同时还提高了相控阵雷达波束控制电路的通用性和易用性。 展开更多
关键词 FPGA flash 芯片擦除 并行读写
下载PDF
基于NAND FLASH的多路并行存储系统中坏块策略的研究 被引量:9
3
作者 贾源泉 肖侬 +1 位作者 赖明澈 欧洋 《计算机研究与发展》 EI CSCD 北大核心 2012年第S1期68-72,共5页
大规模固态闪存系统可以引入多路并行技术来支持高速数据传输,但随着闪存存储容量增加也需要采取有效的坏块处理机制来解决严重的坏块访存问题.面向NAND FLASH多路并行固态存储系统,提出了一种高效坏块管理策略,采取并行存储坏块编码技... 大规模固态闪存系统可以引入多路并行技术来支持高速数据传输,但随着闪存存储容量增加也需要采取有效的坏块处理机制来解决严重的坏块访存问题.面向NAND FLASH多路并行固态存储系统,提出了一种高效坏块管理策略,采取并行存储坏块编码技术来节约坏块表存储空间,减少坏块处理功耗,同时采取坏块表重构处理技术有效解决了系统中的同位置坏块难题.针对四路并行的NAND FLASH存储系统,实验结果表明:该策略节约了25%的坏块表RAM存储空间,提高了约1.5倍的查询效率,降低了约30%的坏块处理功耗,并对并行存储数量具有良好的可扩展性. 展开更多
关键词 NAND flash 多路并行存储系统 坏块处理策略
下载PDF
基于NAND Flash的高速大容量存储系统的设计 被引量:10
4
作者 赵亚慧 金龙旭 +2 位作者 陶宏江 韩双丽 张敏 《电光与控制》 北大核心 2016年第5期71-75,79,共6页
针对空间相机地面检测设备数据信息量大、存储速度快的特点,采用性能优良的NAND型Flash为存储介质,FPGA为控制核心,实现了高速大容量存储系统的设计。针对数据存储速度的提升,引入双plane操作、并行及流水线的方式控制Flash阵列。通过对... 针对空间相机地面检测设备数据信息量大、存储速度快的特点,采用性能优良的NAND型Flash为存储介质,FPGA为控制核心,实现了高速大容量存储系统的设计。针对数据存储速度的提升,引入双plane操作、并行及流水线的方式控制Flash阵列。通过对Flash芯片中坏块特点的研究,引入了坏块管理部分。实验结果表明,该系统能够完成空间相机大量原始数据的高速记录工作,保证了数据记录的实时性及可靠性。 展开更多
关键词 航空电子 空间相机 地面检测设备 存储系统 NAND flash 并行技术
下载PDF
TMS320VC5502外扩FLASH自举引导方法的设计与实现 被引量:4
5
作者 张彪 方方 +2 位作者 黄洪全 黄秋 丁卫撑 《核电子学与探测技术》 CAS CSCD 北大核心 2009年第6期1303-1306,共4页
阐述了基于TMS320VC5502的FLASH自举引导的实现方法,给出了引导表的生成过程、系统硬件连接图以及FLASH的烧写步骤。该系统是以EMIF的并行引导方式进行自举引导,实现程序从FLASH向片内RAM的自动装载。同时采用在线FLASH编程方法完成FLAS... 阐述了基于TMS320VC5502的FLASH自举引导的实现方法,给出了引导表的生成过程、系统硬件连接图以及FLASH的烧写步骤。该系统是以EMIF的并行引导方式进行自举引导,实现程序从FLASH向片内RAM的自动装载。同时采用在线FLASH编程方法完成FLASH的烧写任务,经验证表明这种方法简单方便节省资源。 展开更多
关键词 TMS320VC5502 BOOTLOADER 在线flash编程 并行引导
下载PDF
NAND Flash控制器的BCH编/译码器设计 被引量:4
6
作者 王杰 沈海斌 《计算机工程》 CAS CSCD 北大核心 2010年第16期222-225,共4页
提出一种应用于NAND Flash控制器的并行BCH编/译码器,在译码阶段引入流水线操作和分组预取译码操作,提升BCH码的译码效率。实验结果表明,在NAND Flash的2 KB页读取操作中,该编/译码器纠正8 bit的随机错误只需要565个周期的译码时间,是... 提出一种应用于NAND Flash控制器的并行BCH编/译码器,在译码阶段引入流水线操作和分组预取译码操作,提升BCH码的译码效率。实验结果表明,在NAND Flash的2 KB页读取操作中,该编/译码器纠正8 bit的随机错误只需要565个周期的译码时间,是采用按页预取译码方式所需时间的1/4。 展开更多
关键词 BCH码 并行 流水线 NANDflash控制器 分组预取译码
下载PDF
NAND flash的并行调度算法 被引量:2
7
作者 杜学亮 金西 《小型微型计算机系统》 CSCD 北大核心 2010年第6期1171-1174,共4页
通过对SSTF和SCAN等磁盘调度算法的分析,根据NANDflash的存储特性以及DMA的传输特性,提出一种兼容NVMHCI协议,结合时间相邻和空间相邻的快速调度算法.通过利用FPGA上的可配置处理器核,以定制指令形式成功实现了该调度算法.算法的性能在... 通过对SSTF和SCAN等磁盘调度算法的分析,根据NANDflash的存储特性以及DMA的传输特性,提出一种兼容NVMHCI协议,结合时间相邻和空间相邻的快速调度算法.通过利用FPGA上的可配置处理器核,以定制指令形式成功实现了该调度算法.算法的性能在自行设计的存储系统中得到验证,存储系统的峰值吞吐量可以达到10Gbps.与类似存储系统相比,系统的灵活性和存储性能均有大幅提高. 展开更多
关键词 flash 并行调度 存储系统
下载PDF
基于NAND Flash的海量存储器的设计 被引量:18
8
作者 舒文丽 吴云峰 +2 位作者 孙长胜 吴华君 唐斌 《电子器件》 CAS 北大核心 2012年第1期107-110,共4页
针对存储系统中对存储容量和存储带宽的要求不断提高,设计了一款高性能的超大容量数据存储器。该存储器采用NAND Flash作为存储介质,单板载有144片芯片,分为3组,每组48片,降低了单片的存储速度,实现了576 Gbyte的海量存储。设计采用FPG... 针对存储系统中对存储容量和存储带宽的要求不断提高,设计了一款高性能的超大容量数据存储器。该存储器采用NAND Flash作为存储介质,单板载有144片芯片,分为3组,每组48片,降低了单片的存储速度,实现了576 Gbyte的海量存储。设计采用FPGA进行多片NAND Flash芯片并行读写来提高读写带宽,使得大容量高带宽的存储器得以实现。针对NAND Flash存在坏块的缺点,提出了相应的管理方法,保证了数据的可靠性。 展开更多
关键词 NAND flash 海量存储 并行操作 坏块管理 ECC校验
下载PDF
用JTAG烧写Flash的方法 被引量:7
9
作者 邓启辉 《兵工自动化》 2005年第1期86-87,共2页
利用 JTAG 烧写 Flash 的方法是通过并口把 PC 与主控芯片的 JTAG 连接,PC 向 Flash 的特定地址发出控制命令,把烧写的目的数据、地址和控制信号经 JTAG TDI 串行输入到对应的边界扫描单元。调用 putp 函数转换 TAP状态,更新引脚状态后... 利用 JTAG 烧写 Flash 的方法是通过并口把 PC 与主控芯片的 JTAG 连接,PC 向 Flash 的特定地址发出控制命令,把烧写的目的数据、地址和控制信号经 JTAG TDI 串行输入到对应的边界扫描单元。调用 putp 函数转换 TAP状态,更新引脚状态后从系统总线输出到 JTAG,即完成烧写操作。 展开更多
关键词 烧写flash JTAG 并口
下载PDF
大容量FLASH在单片机台标系统中的应用 被引量:5
10
作者 陈耳东 胡亚华 《电子工程师》 2001年第8期1-3,6,共4页
简要介绍了 FLASH(闪存 )的特点 ,详细说明了 Intel公司的 FLASH芯片2 8F640 J5在单片机台标系统中作为台标图像存储器的应用 。
关键词 闪存 图像存储器 单片机 台标系统
下载PDF
Flash存储器并行耐久测试方法 被引量:5
11
作者 罗军 王小强 +2 位作者 蔡志刚 孙宇 吕宏峰 《中国测试》 CAS 北大核心 2016年第5期24-27,共4页
传统闪存(Flash)芯片耐久测试需要对整块芯片按扇区串行进行擦写测试,测试时间长、效率低、成本高,不利于其批量耐久测试和产业化发展。该文基于"资源换速度"的思想提出一种高效的Flash存储器并行耐久测试方法,通过对多片Flas... 传统闪存(Flash)芯片耐久测试需要对整块芯片按扇区串行进行擦写测试,测试时间长、效率低、成本高,不利于其批量耐久测试和产业化发展。该文基于"资源换速度"的思想提出一种高效的Flash存储器并行耐久测试方法,通过对多片Flash芯片并行进行擦写测试,对不同芯片擦写不同扇区来提升其耐久测试效率,并进一步对耐久测试Flash芯片的不同扇区等效性进行分析,对等效性需要满足的条件和要求进行探讨。实验结果表明:并行耐久测试能有效缩短测试时间,其效率提升程度与并行测试的芯片数量成正比,加速测试结果与理论曲线符合较好。 展开更多
关键词 闪存 存储寿命 耐久测试 扇区等效性 并行测试
下载PDF
一种基于TMS320VC5402扩展外部Flash的方法
12
作者 曲延滨 冯立国 苏健勇 《现代电子技术》 2004年第23期41-42,46,共3页
介绍了 TMS3 2 0 VC5 40 2内部存储器的组织及其扩展 F lash的硬件接口设计。通过 TMS3 2 0 VC5 40 2的并行自举引导功能 ,介绍了引导装载方法的实现。
关键词 DSP flash 并行引导 存储器
下载PDF
多级并行结构的NAND Flash存储盘设计
13
作者 刘作龙 王乐 刘帅 《航空计算技术》 2014年第3期113-117,共5页
针对Flash长操作延时等特点,为提升吞吐率,采用多级并行架构,通过通道级、芯片级、逻辑阵列级和面级并行操作,并配以簇映射机制,设计了多级并行的NAND Flash存储盘,通过实际验证,基于多级并行结构的存储盘的读写性能取得一定提升。
关键词 存储盘 多级并行 NAND闪存 簇映射机制
下载PDF
BCH编译码器在NAND Flash控制器中的应用研究 被引量:2
14
作者 郭鹏 房亮 于沛玲 《计算机技术与发展》 2014年第1期179-183,共5页
针对空间应用对固态存储器中ECC校验在计算速度和纠错能力上的要求,提出了一种应用在NAND Flash控制器中的高速并行BCH编译码器。文中采用了一种独特的译码器架构,并改进了计算伴随式的算法,先利用编码电路计算出伴随多项式,再利用译码... 针对空间应用对固态存储器中ECC校验在计算速度和纠错能力上的要求,提出了一种应用在NAND Flash控制器中的高速并行BCH编译码器。文中采用了一种独特的译码器架构,并改进了计算伴随式的算法,先利用编码电路计算出伴随多项式,再利用译码电路计算出伴随式。与直接计算出伴随式的译码器相比,虽然译码时间略有增加,但却能明显减少资源的占用量。结合采用其他一些节省资源和提高运行速度的措施,使该译码器的设计更适应空间应用的需要。 展开更多
关键词 BCH码 并行 FFM 伴随多项式 伴随式 NAND flash控制器
下载PDF
一种星载NAND FLASH板级功能快速验证设计 被引量:1
15
作者 董振兴 朱岩 《现代电子技术》 北大核心 2016年第14期32-34,38,共4页
传统板级硬件功能验证方法使用示波器或逻辑分析仪对引出管脚进行测试,灵活性差,不适用于星载大容量NAND FLASH存储阵列。提出一种通过FPGA控制NAND FLASH复位和读ID操作,并自动遍历所有存储芯片的方法,配合Chip Scope Pro工具在线仿真... 传统板级硬件功能验证方法使用示波器或逻辑分析仪对引出管脚进行测试,灵活性差,不适用于星载大容量NAND FLASH存储阵列。提出一种通过FPGA控制NAND FLASH复位和读ID操作,并自动遍历所有存储芯片的方法,配合Chip Scope Pro工具在线仿真,实现星载NAND FLASH板级功能快速验证。实验结果表明,该方法简单有效,并可根据仿真验证结果快速做出板级功能有效性判断。 展开更多
关键词 NAND flash 星载存储器 硬件功能验证 ChipScope 并行扩展
下载PDF
一种FPGA在线配置FLASH的方法 被引量:7
16
作者 王小峰 周吉鹏 《电子器件》 EI CAS 2006年第3期902-904,908,共4页
提出了一种在线配置FLASH芯片数据的方法。利用FPGA丰富的逻辑资源,以及产生精确时序的能力,使FPGA一方面与电脑并行口通信,获取数据,另一方面产生对FLASH的控制波形,实现了对FLASH存储器的在线配置。该方法在我们的显示控制电路中得到... 提出了一种在线配置FLASH芯片数据的方法。利用FPGA丰富的逻辑资源,以及产生精确时序的能力,使FPGA一方面与电脑并行口通信,获取数据,另一方面产生对FLASH的控制波形,实现了对FLASH存储器的在线配置。该方法在我们的显示控制电路中得到成功应用,而且可以扩展到所有类似系统中。 展开更多
关键词 flash 配置 FPGA 并行接口
下载PDF
基于TMS320C6713的Flash烧写及BootLoad程序设计 被引量:2
17
作者 刘家兵 刘涛 +1 位作者 王宗义 韩宏克 《应用科技》 CAS 2008年第8期48-51,共4页
在一些脱机运行的DSP应用中,通常需要在系统加电后自行将代码从外扩存储器中装载到内部DSP中去执行,实现此种功能的系统称为引导装载系统.这是DSP开发中的重点和难点之一,关系到系统的可靠性和处理速度.在分析TI公司TMS320C6713 DSP的... 在一些脱机运行的DSP应用中,通常需要在系统加电后自行将代码从外扩存储器中装载到内部DSP中去执行,实现此种功能的系统称为引导装载系统.这是DSP开发中的重点和难点之一,关系到系统的可靠性和处理速度.在分析TI公司TMS320C6713 DSP的引导加载过程及原理基础上,设计并实现了主机利用仿真器通过JTAG口实现对DSP外部配置的FLASH存储器的在线编程,并以TI公司的DSP结合ST公司的FLASH存储器(SST39VF800A)为例,叙述了从FLASH引导程序的实现方法,并针对其中重要的命令文件和用户引导程序,给出了相应的示例文件和部分源代码. 展开更多
关键词 DSP BOOTLOAD flash TMS320C6713 并行自举
下载PDF
基于NAND Flash大容量数据存储器的设计 被引量:4
18
作者 孔令振 穆建文 《微型机与应用》 2014年第9期25-27,共3页
针对存储系统对存储容量和存储带宽的要求越来越高,设计了一款高性能海量数据存储器。该存储器采用NAND型Flash作为存储介质,单板载有32片芯片,可实现256 GB的数据存储。存储器通过FPGA控制多片NAND Flash芯片并行读写来提高读写带宽,... 针对存储系统对存储容量和存储带宽的要求越来越高,设计了一款高性能海量数据存储器。该存储器采用NAND型Flash作为存储介质,单板载有32片芯片,可实现256 GB的数据存储。存储器通过FPGA控制多片NAND Flash芯片并行读写来提高读写带宽,以实现大容量高带宽的存储器,能够满足高分辨率高帧频CCD相机存储需求。 展开更多
关键词 FPGA NAND flash 并行读写
下载PDF
基于FPGA和FLASH的多路数据存储技术 被引量:9
19
作者 吴嘉伟 魏志强 张会新 《现代电子技术》 北大核心 2020年第4期34-37,共4页
针对多路数据存储中所采集数据传输与存储速率不匹配的问题,提出一种基于FPGA和FLASH的多路数据存储技术。FPGA芯片可以通过RS 422串并转换模块将输入的串行数据转换为并行数据存入第一级数据缓存,主控模块对其重新编帧后存入第二级数... 针对多路数据存储中所采集数据传输与存储速率不匹配的问题,提出一种基于FPGA和FLASH的多路数据存储技术。FPGA芯片可以通过RS 422串并转换模块将输入的串行数据转换为并行数据存入第一级数据缓存,主控模块对其重新编帧后存入第二级数据缓存中,最后在FLASH控制模块作用下把数据存入FLASH存储器中。经测试,从FLASH存储器中读取的数据正确,该系统工作可靠。 展开更多
关键词 多路数据存储 FPGA flash 串并转换 数据缓存 数据重新编帧
下载PDF
基于JTAG的TMS320VC33外部FLASH在系统编程与并行自举引导技术
20
作者 黄国强 秦传波 +1 位作者 江太辉 王小雄 《现代电子技术》 2007年第24期61-64,共4页
在由TI公司TMS320VC33构成的DSP应用系统中,为了充分发挥DSP外部扩展的存储器资源的效能,介绍了通过JTAG口对DSP外部FLASH存储器实现在系统编程的方法。同时给出了示例源程序,并讨论2种不同的DSP系统上电复位实现并行自举引导的实用方法... 在由TI公司TMS320VC33构成的DSP应用系统中,为了充分发挥DSP外部扩展的存储器资源的效能,介绍了通过JTAG口对DSP外部FLASH存储器实现在系统编程的方法。同时给出了示例源程序,并讨论2种不同的DSP系统上电复位实现并行自举引导的实用方法。2种方案具有较大的灵活性和实用性,经过多次试验均在车内通信系统用户板上得以验证。 展开更多
关键词 DSP JTAG flash 并行自举引导 在系统编程
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部