期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
自保持接口在模拟芯核虚数字化测试中的优化
1
作者 李积惠 王红 杨士元 《清华大学学报(自然科学版)》 EI CAS CSCD 北大核心 2011年第S1期1487-1493,共7页
数模混合片上系统(SoC)正逐步成为片上系统的主导,而其中模拟芯核的测试问题是研究的难点之一。利用自保持模拟测试接口(SHATI)可以实现模拟芯核对外接口虚数字化,对其进行并行测试。该文对自保持模拟测试接口进行了面积优化,以减少片上... 数模混合片上系统(SoC)正逐步成为片上系统的主导,而其中模拟芯核的测试问题是研究的难点之一。利用自保持模拟测试接口(SHATI)可以实现模拟芯核对外接口虚数字化,对其进行并行测试。该文对自保持模拟测试接口进行了面积优化,以减少片上DFT(design for test)面积开销,并利用Hspice仿真实验验证了面积改进的可行性。同时,针对并行测试的测试激励调度问题,该文给出了测试时序设计的优化算法,并通过实际示例验证了算法的可行性。 展开更多
关键词 片上系统(SoC) 模拟芯核 自保持模拟测试接口(shati) 面积优化 测试时序
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部