期刊文献+
共找到252篇文章
< 1 2 13 >
每页显示 20 50 100
Single-electron transport through single and coupling dopant atoms in silicon junctionless nanowire transistor
1
作者 张晓迪 韩伟华 +5 位作者 刘雯 赵晓松 郭仰岩 杨冲 陈俊东 杨富华 《Chinese Physics B》 SCIE EI CAS CSCD 2019年第12期315-319,共5页
We investigated single-electron tunneling through single and coupling dopant-induced quantum dots(QDs) in silicon junctionless nanowire transistor(JNT) by varying temperatures and bias voltages. We observed that two p... We investigated single-electron tunneling through single and coupling dopant-induced quantum dots(QDs) in silicon junctionless nanowire transistor(JNT) by varying temperatures and bias voltages. We observed that two possible charge states of the isolated QD confined in the axis of the initial narrowest channel are successively occupied as the temperature increases above 30 K. The resonance states of the double single-electron peaks emerge below the Hubbard band, at which several subpeaks are clearly observed respectively in the double oscillated current peaks due to the coupling of the QDs in the atomic scale channel. The electric field of bias voltage between the source and the drain could remarkably enhance the tunneling possibility of the single-electron current and the coupling strength of several dopant atoms. This finding demonstrates that silicon JNTs are the promising potential candidates to realize the single dopant atom transistors operating at room temperature. 展开更多
关键词 silicon nanowire transistor single electron tunneling dopant-induced quantum dots tunneling current spectroscopy
下载PDF
Fabrication and Characterization of a Single Electron Transistor Based on a Silicon-on-Insulator
2
作者 苏丽娜 吕利 +2 位作者 李欣幸 秦华 顾晓峰 《Chinese Physics Letters》 SCIE CAS CSCD 2015年第4期94-96,共3页
A single electron transistor based on a silicon-on-insulator is successfully fabricated with electron-beam nano- lithography, inductively coupled plasma etching, thermal oxidation and other techniques. The unique desi... A single electron transistor based on a silicon-on-insulator is successfully fabricated with electron-beam nano- lithography, inductively coupled plasma etching, thermal oxidation and other techniques. The unique design of the pattern inversion is used, and the pattern is transferred to be negative in the electron-beam lithography step. The oxidation process is used to form the silicon oxide tunneling barriers, and to further reduce the effective size of the quantum dot. Combinations of these methods offer advantages of good size controllability and accuracy, high reproducibility, low cost, large-area contacts, allowing batch fabrication of single electron transistors and good integration with a radio-frequency tank circuit. The fabricated single electron transistor with a quantum dot about 50nto in diameter is demonstrated to operate at temperatures up to 70K. The charging energy of the Coulomb island is about 12.5meV. 展开更多
关键词 Si Fabrication and Characterization of a single electron transistor Based on a Silicon-on-Insulator EBL SOI
下载PDF
A Silicon Cluster Based Single Electron Transistor with Potential Room-Temperature Switching
3
作者 白占斌 刘翔凯 +5 位作者 连震 张康康 王广厚 史夙飞 皮孝东 宋凤麒 《Chinese Physics Letters》 SCIE CAS CSCD 2018年第3期71-74,共4页
We demonstrate the fabrication of a single electron transistor device based on a single ultra-small silicon quantum dot connected to a gold break junction with a nanometer scale separation. The gold break junction is ... We demonstrate the fabrication of a single electron transistor device based on a single ultra-small silicon quantum dot connected to a gold break junction with a nanometer scale separation. The gold break junction is created through a controllable electromigration process and the individual silicon quantum dot in the junction is deter- mined to be a Si 170 cluster. Differential conductance as a function of the bias and gate voltage clearly shows the Coulomb diamond which confirms that the transport is dominated by a single silicon quantum dot. It is found that the charging energy can be as large as 300meV, which is a result of the large capacitance of a small silicon quantum dot (-1.8 nm). This large Coulomb interaction can potentially enable a single electron transistor to work at room temperature. The level spacing of the excited state can be as large as 10meV, which enables us to manipulate individual spin via an external magnetic field. The resulting Zeeman splitting is measured and the g factor of 2.3 is obtained, suggesting relatively weak electron-electron interaction in the silicon quantum dot which is beneficial for spin coherence time. 展开更多
关键词 QDS A Silicon Cluster Based single electron transistor with Potential Room-Temperature Switching
下载PDF
New Model for Drain and Gate Current of Single-Electron Transistor at High Temperature
4
作者 Amine Touati Samir Chatbouri +1 位作者 Nabil Sghaier Adel Kalboussi 《World Journal of Nano Science and Engineering》 2012年第4期171-175,共5页
We propose a novel analytical model to describe the drain-source current as well as gate-source of single-electron transistors (SETs) at high temperature. Our model consists on summing the tunnel current and thermioni... We propose a novel analytical model to describe the drain-source current as well as gate-source of single-electron transistors (SETs) at high temperature. Our model consists on summing the tunnel current and thermionic contribution. This model will be compared with another model. 展开更多
关键词 single-electron transistor (set) MASTER Equation ORTHODOX Theory Tunnel CURRENT Thermionic CURRENT SIMON
下载PDF
A single-event transient induced by a pulsed laser in a silicon-germanium heterojunction bipolar transistor 被引量:1
5
作者 孙亚宾 付军 +10 位作者 许军 王玉东 周卫 张伟 崔杰 李高庆 刘志弘 余永涛 马英起 封国强 韩建伟 《Chinese Physics B》 SCIE EI CAS CSCD 2013年第5期49-54,共6页
A study on the single event transient (SET) induced by a pulsed laser in a silicon-germanium (SiGe) heterojunction bipolar transistor (HBT) is presented in this work. The impacts of laser energy and collector lo... A study on the single event transient (SET) induced by a pulsed laser in a silicon-germanium (SiGe) heterojunction bipolar transistor (HBT) is presented in this work. The impacts of laser energy and collector load resistance on the SET are investigated in detail. The waveform, amplitude, and width of the SET pulse as well as collected charge are used to characterize the SET response. The experimental results are discussed in detail and it is demonstrated that the laser energy and load resistance significantly affect the SET in the SiGe HBT. Furthermore, the underlying physical mechanisms are analyzed and investigated, and a near-ideal exponential model is proposed for the first time to describe the discharge of laser-induced electrons via collector resistance to collector supply when both base-collector and collector-substrate junctions are reverse biased or weakly forward biased. Besides, it is found that an additional multi-path discharge would play an important role in the SET once the base-collector and collector-substrate junctions get strongly forward biased due to a strong transient step charge by the laser pulse. 展开更多
关键词 single event transient set pulsed laser charge collection SiGe heterojunction bipolar transistor(HBT)
下载PDF
The dual role of multiple-transistor charge sharing collection in single-event transients
6
作者 郭阳 陈建军 +2 位作者 何益百 梁斌 刘必慰 《Chinese Physics B》 SCIE EI CAS CSCD 2013年第4期360-364,共5页
As technologies scale down in size, multiple-transistors being affected by a single ion has become a universal phenomenon, and some new effects are present in single event transients (SETs) due to the charge sharing... As technologies scale down in size, multiple-transistors being affected by a single ion has become a universal phenomenon, and some new effects are present in single event transients (SETs) due to the charge sharing collection of the adjacent multiple-transistors. In this paper, not only the off-state p-channel metal–oxide semiconductor field-effect transistor (PMOS FET), but also the on-state PMOS is struck by a heavy-ion in the two-transistor inverter chain, due to the charge sharing collection and the electrical interaction. The SET induced by striking the off-state PMOS is efficiently mitigated by the pulse quenching effect, but the SET induced by striking the on-state PMOS becomes dominant. It is indicated in this study that in the advanced technologies, the SET will no longer just be induced by an ion striking the off-state transistor, and the SET sensitive region will no longer just surround the off-state transistor either, as it is in the older technologies. We also discuss this issue in a three-transistor inverter in depth, and the study illustrates that the three-transistor inverter is still a better replacement for spaceborne integrated circuit design in advanced technologies. 展开更多
关键词 multiple-transistor charge sharing collection single event transient set pulse quenching effect radiation hardened by design (RHBD)
下载PDF
基于GaAs E/D PHEMT工艺的Ku波段双通道幅相控制多功能芯片
7
作者 徐伟 赵子润 +1 位作者 刘会东 李远鹏 《半导体技术》 CAS 北大核心 2024年第6期575-579,588,共6页
基于GaAs增强/耗尽型赝配高电子迁移率晶体管(E/D PHEMT)工艺设计了一款14~18 GHz的双通道多功能芯片。芯片集成了单刀双掷(SPDT)开关、6 bit数控移相器、4 bit数控衰减器和增益补偿放大器。采用正压控制开关以减小控制位数;优化移相、... 基于GaAs增强/耗尽型赝配高电子迁移率晶体管(E/D PHEMT)工艺设计了一款14~18 GHz的双通道多功能芯片。芯片集成了单刀双掷(SPDT)开关、6 bit数控移相器、4 bit数控衰减器和增益补偿放大器。采用正压控制开关以减小控制位数;优化移相、衰减和放大等电路拓扑结构,以获得良好的幅相特性;采用紧凑布局、双通道对称的版图设计,以实现小尺寸和高性能。测试结果表明,+5 V电压下,接收通道增益大于3 dB,1 dB压缩点输出功率大于8 dBm;发射通道增益大于1 dB,1 dB压缩点输出功率大于2 dBm;64态移相均方根误差小于2.5°,16态衰减均方根误差小于0.3 dB,芯片尺寸为3.90 mm×2.25 mm。该多功能芯片可实现对射频信号幅度和相位的高精度控制,可广泛应用于微波收发模块。 展开更多
关键词 双通道 多功能芯片 增强/耗尽型赝配高电子迁移率晶体管(E/D PHEMT) 单刀双掷(SPDT)开关 数控移相器 数控衰减器
下载PDF
美国联邦政府文件(档案)管理数字转型的发展及启示--基于备忘录及其执行情况的分析
8
作者 刘越男 何思源 张茜雅 《北京档案》 北大核心 2024年第1期54-61,共8页
文件(档案)管理数字转型是数字政府建设和数字经济发展的必然要求,是推动档案事业高质量发展的现实需要。美国联邦政府发布系列备忘录,强力推动文件管理数字转型。根据备忘录的出台时间和具体内容,可将其转型历程分为正式转型、全面转... 文件(档案)管理数字转型是数字政府建设和数字经济发展的必然要求,是推动档案事业高质量发展的现实需要。美国联邦政府发布系列备忘录,强力推动文件管理数字转型。根据备忘录的出台时间和具体内容,可将其转型历程分为正式转型、全面转型、深化转型三个阶段。转型过程呈现出范围拓宽、倒逼机制强化、管理要求细化、配套政策指南实操化等特点。我国可从协同推进、全面纳入、目标坚定、追求实效、夯实能力等方面汲取经验,推动电子文件单套制实践。 展开更多
关键词 档案管理 电子文件 档案信息化 数字转型 单套制
下载PDF
基于R-SET结构的逻辑门电路和触发器设计 被引量:3
9
作者 章专 魏齐良 申屠粟民 《浙江大学学报(理学版)》 CAS CSCD 2013年第3期272-275,284,共5页
提出一种基于单电子晶体管的新型电路结构——R-SET结构,并从R-SET结构的反相器着手对该结构电路的工作原理和性能进行了分析.构造出基于R-SET结构的或非门、一位数值比较器、SR锁存器和D触发器.通过对各电路进行SPICE仿真,验证了各电... 提出一种基于单电子晶体管的新型电路结构——R-SET结构,并从R-SET结构的反相器着手对该结构电路的工作原理和性能进行了分析.构造出基于R-SET结构的或非门、一位数值比较器、SR锁存器和D触发器.通过对各电路进行SPICE仿真,验证了各电路的正确性.最后对R-SET和互补型SET 2种结构的D触发器进行性能比较,得出R-SET结构的D触发器具有结构简单,功耗低,延时小的特点. 展开更多
关键词 单电子晶体管 R-set 反相器 或非门 触发器
下载PDF
基于传输电压开关理论的单栅极SET电路设计 被引量:3
10
作者 章专 申屠粟民 魏齐良 《浙江大学学报(理学版)》 CAS CSCD 2012年第3期293-296,共4页
在分析了单电子晶体管(SET)的I-V特性后,通过对SET背景电荷的设置,使之具有类似PMOS或NMOS的电学特性;同时将传输电压开关理论引入到SET的电路设计中,并用单栅极SET实现了该理论的基本运算电路.随后以异或门和一位比较器为例,利用这些... 在分析了单电子晶体管(SET)的I-V特性后,通过对SET背景电荷的设置,使之具有类似PMOS或NMOS的电学特性;同时将传输电压开关理论引入到SET的电路设计中,并用单栅极SET实现了该理论的基本运算电路.随后以异或门和一位比较器为例,利用这些基本运算电路,进行了基于SET的开关级电路设计.最后,利用Pspice软件验证了所设计的电路逻辑功能正确,设计方法可行;电路的输入输出高低电平一致,具有良好的电压兼容性,易于级联.仿真结果表明,与基于互补结构设计的SET电路相比,基于开关级设计的SET电路具有结构简单、功耗低、延迟小的特点. 展开更多
关键词 单电子晶体管 传输电压开关理论 异或门 比较器
下载PDF
基于互补型SET的通用阈值逻辑门设计 被引量:3
11
作者 应时彦 孔伟名 +1 位作者 肖林荣 王伦耀 《浙江大学学报(理学版)》 CAS CSCD 北大核心 2017年第4期424-428,共5页
与MOS管相比,单电子晶体管(SET)具有超低功耗、超高集成度等优点,被认为是可能取代MOS管的新一代量子器件的主要竞争者.在简要介绍SET特性及通用阈值逻辑门(UTLG)的基础上,沿用CMOS逻辑电路的设计思想,提出了功能强大的基于互补型SET的... 与MOS管相比,单电子晶体管(SET)具有超低功耗、超高集成度等优点,被认为是可能取代MOS管的新一代量子器件的主要竞争者.在简要介绍SET特性及通用阈值逻辑门(UTLG)的基础上,沿用CMOS逻辑电路的设计思想,提出了功能强大的基于互补型SET的三变量UTLG实现方案.利用一个UTLG辅之少量门电路就可实现全部256个三变量逻辑函数.通过实例说明了利用查表设计进行UTLG综合的过程.对所设计的SET电路进行了Pspice仿真,结果表明,基于SET的UTLG以及用UTLG实现的全比较器均具有正确的逻辑功能. 展开更多
关键词 单电子晶体管 通用阈值逻辑门 set电路 电路设计
下载PDF
S_(RN) 1反应及某些 SET 引发的链式反应的新进展 被引量:6
12
作者 陈兆斌 张昭 夏炽中 《有机化学》 SCIE CAS CSCD 北大核心 1991年第2期113-126,共14页
本文综述了近几年来 S_(RN)1反应及某些 SET 引发的链式反应的研宄进展。包括四方面,即有机杂环化合物的 S_(RN)1反应;在 S_(RN)1反应中作为亲核试剂的各种有机负离子;金属离子对 S_(RN)1反应的催化作用以及 S_(RN)1在合成应用方面的进展。
关键词 SvRN反应 链式反应 自由基反应
下载PDF
基于负微分电阻特性的SET/CMOS反相器 被引量:1
13
作者 魏榕山 陈寿昌 +1 位作者 陈锦锋 何明华 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2012年第3期69-73,共5页
基于单电子晶体管(SET)和PMOS管串联产生的负微分电阻(NDR)特性,提出了一种新型的SET/CMOS反相器.该反相器利用NDR特性与NMOS负载管的电流-电压特性构成两个单稳态点,实现反相功能.应用HSPICE仿真器,采用精准的单电子晶体管的子电路模型... 基于单电子晶体管(SET)和PMOS管串联产生的负微分电阻(NDR)特性,提出了一种新型的SET/CMOS反相器.该反相器利用NDR特性与NMOS负载管的电流-电压特性构成两个单稳态点,实现反相功能.应用HSPICE仿真器,采用精准的单电子晶体管的子电路模型及22nm CMOS预测技术模型对该反相器进行仿真,结果表明:该反相器的功能正确,具有比传统CMOS反相器更低的功耗;与其它单电子反相器相比,该反相器可在室温下实现输出电压全摆幅,且具有较低的传输延迟. 展开更多
关键词 单电子晶体管 反相器 HSPICE仿真 负微分电阻
下载PDF
混合SETMOS神经元分段线性输出函数的实现 被引量:1
14
作者 冯朝文 蔡理 吴刚 《微纳电子技术》 CAS 2008年第5期255-259,共5页
提出了一种结构简单的神经元分段线性输出函数SETMOS实现方式。理论分析了恒流源偏置下单电子晶体管(SET)器件的特性和神经元分段线性输出函数。利用SET和金属氧化物场效应晶体管(MOSFET)混合结构实现了分段线性输出函数电路,并通过仿... 提出了一种结构简单的神经元分段线性输出函数SETMOS实现方式。理论分析了恒流源偏置下单电子晶体管(SET)器件的特性和神经元分段线性输出函数。利用SET和金属氧化物场效应晶体管(MOSFET)混合结构实现了分段线性输出函数电路,并通过仿真分析得到了分段线性特性,提出了具体相应的调节方法,验证了该混合结构功能的正确性。结果表明,该混合电路具有结构简单,nm级特征尺寸,分段线性度好,静态功耗极低,约200nW,驱动负载工作能力强,输出电压可达几百毫伏,易于大规模神经网络电路的实现及应用和集成度的进一步提高。 展开更多
关键词 单电子晶体管 库仑阻塞振荡 双栅极 神经元 分段线性输出函数
下载PDF
一种基于SET的A/D转换电路设计新方法 被引量:1
15
作者 陈学军 潘崇黎 《微电子学与计算机》 CSCD 北大核心 2006年第1期153-155,共3页
文章基于单电子晶体管SET(SINGLEELECTRONTRANSISTOR)提出了一个A/D转换电路,这种电路完全利用了SET库仑振荡效应,能够在室温度下正常工作。说明了采用该方法设计N-BITA/D转换电路仅需要一个电容分配器(由2N-2个电容构成)和2N个SET。同... 文章基于单电子晶体管SET(SINGLEELECTRONTRANSISTOR)提出了一个A/D转换电路,这种电路完全利用了SET库仑振荡效应,能够在室温度下正常工作。说明了采用该方法设计N-BITA/D转换电路仅需要一个电容分配器(由2N-2个电容构成)和2N个SET。同时给出了一个3-BIT的A/D转换电路的设计实例,仿真结果表明,该电路可在室温下工作并具有良好的精确度。 展开更多
关键词 单电子晶体管 库仑振荡 MD电路
下载PDF
通用逻辑门电路的SET实现及应用 被引量:2
16
作者 肖林荣 张楠楠 +1 位作者 孔伟名 应时彦 《纳米科技》 2014年第4期20-23,共4页
通用逻辑门具有更强的逻辑功能,相比传统逻辑门更适合作为阵列逻辑单元。单电子晶体管(SingleElectronTransistor,SET)被认为是众多纳米电子器件中的强有力竞争者。为了拓展SET的应用,减少逻辑综合所用逻辑门的种类,提出了通用逻... 通用逻辑门具有更强的逻辑功能,相比传统逻辑门更适合作为阵列逻辑单元。单电子晶体管(SingleElectronTransistor,SET)被认为是众多纳米电子器件中的强有力竞争者。为了拓展SET的应用,减少逻辑综合所用逻辑门的种类,提出了通用逻辑门的SET电路实现方案,设计出基于sET的通用逻辑门树形结构的全比较器等电路,用Hspicer软件对所设计的电路进行仿真,结果表明,该电路具有正确的逻辑功能,为SET通用逻辑门的进一步研究应用奠定了基础。 展开更多
关键词 单电子晶体管 通用逻辑门 全比较器 逻辑综合
下载PDF
“单套制”视阈下大型城建项目电子档案验收与管理工作思考
17
作者 刘霞 周祺 张照余 《档案管理》 北大核心 2024年第1期96-98,共3页
文章首先解读在电子档案“单套制”管理方式下的大型城建项目电子档案的内容与特点,其次从大型城建项目单位与城建档案馆工作实况出发研究两方档案工作中的痛点与难点,最后尝试提出可能的对策:打造全周期线上电子档案管理与移交渠道、... 文章首先解读在电子档案“单套制”管理方式下的大型城建项目电子档案的内容与特点,其次从大型城建项目单位与城建档案馆工作实况出发研究两方档案工作中的痛点与难点,最后尝试提出可能的对策:打造全周期线上电子档案管理与移交渠道、落实管理责任主体与责任范围、细化电子档案归档节点、助力提升电子档案移交质量。 展开更多
关键词 城建档案 项目档案 电子档案 单套制 验收 主体责任 归档节点 标准化
下载PDF
水电建设项目盲目采用电子档案单套制归档与法律效力探析 被引量:1
18
作者 段永杰 《水电与抽水蓄能》 2024年第1期102-105,共4页
随着现代信息化技术发展,电子档案单套制归档模式提上议事日程,档案单轨制与双轨制文件生成和单套制与双套制整理归档模式,其适用范围被模糊应用,有些工程建设项目在不具备电子档案单套制归档管理的条件下,盲目追求时尚,导致项目档案归... 随着现代信息化技术发展,电子档案单套制归档模式提上议事日程,档案单轨制与双轨制文件生成和单套制与双套制整理归档模式,其适用范围被模糊应用,有些工程建设项目在不具备电子档案单套制归档管理的条件下,盲目追求时尚,导致项目档案归档的完整、系统、准确性得不到保证,失去了档案的凭证价值,给后续档案利用带来严重危害,丧失档案的凭证价值,使项目档案的法律效力得不到保障。 展开更多
关键词 项目档案 电子档案单套制 法律效力
下载PDF
基于SET/MOS混合结构的只读存储器设计
19
作者 李芹 蔡理 吴刚 《微电子学》 CAS CSCD 北大核心 2008年第6期895-898,共4页
结合单电子晶体管的I-V特性和传统的CMOS工艺设计存储器的思想,设计实现了4×4位的只读存储器电路。该电路各主要组成部分均由单电子晶体管和MOS管的混合结构构成,通过对该电路进行SPICE仿真分析,验证了电路设计的正确性。研究表明... 结合单电子晶体管的I-V特性和传统的CMOS工艺设计存储器的思想,设计实现了4×4位的只读存储器电路。该电路各主要组成部分均由单电子晶体管和MOS管的混合结构构成,通过对该电路进行SPICE仿真分析,验证了电路设计的正确性。研究表明,只读存储器的取数时间达到了纳秒级;该电路与纯SET实现的电路相比,驱动能力得到了提高;与传统晶体管实现的电路相比,具有高集成度、低功耗等优点。 展开更多
关键词 单电子晶体管 MOS晶体管 反相器 译码器 只读存储器
下载PDF
基于SET/MOS混合结构的4-2编码器设计
20
作者 魏榕山 陈锦锋 +1 位作者 陈寿昌 何明华 《南昌大学学报(工科版)》 CAS 2011年第2期190-193,共4页
基于单电子晶体管(SET)的库仑振荡效应、多栅输入特性和相移特性,实现了SET/MOS混合结构的或门逻辑,并利用该或门逻辑实现了4-2编码器。利用HSPICE对所设计电路进行仿真验证,仿真结果表明该电路能够实现4-2编码器的编码功能。与纯CMOS... 基于单电子晶体管(SET)的库仑振荡效应、多栅输入特性和相移特性,实现了SET/MOS混合结构的或门逻辑,并利用该或门逻辑实现了4-2编码器。利用HSPICE对所设计电路进行仿真验证,仿真结果表明该电路能够实现4-2编码器的编码功能。与纯CMOS编码器相比,该SET/MOS混合电路仅由2个PMOS管、2个NMOS管和2个SET构成,具有结构简单、尺寸小、集成度高的优点。 展开更多
关键词 单电子晶体管 set/MOS混合电路 4-2编码器 HSPICE仿真
下载PDF
上一页 1 2 13 下一页 到第
使用帮助 返回顶部