期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于Slave SelectMAP 模式的逻辑加载故障研究
1
作者 武坚 武健 张宇烜 《电脑知识与技术》 2020年第36期232-233,共2页
基于FPGA的嵌入式结构产品在硬件设计领域得到了广泛应用,该文介绍了Virtex系列FPGA的逻辑加载模式,对加载速度较高的Slave SelectMAP模式的逻辑加载过程进行了研究,并分析了加载中各信号的使用情况。同时结合产品使用实例,对典型的逻... 基于FPGA的嵌入式结构产品在硬件设计领域得到了广泛应用,该文介绍了Virtex系列FPGA的逻辑加载模式,对加载速度较高的Slave SelectMAP模式的逻辑加载过程进行了研究,并分析了加载中各信号的使用情况。同时结合产品使用实例,对典型的逻辑加载故障进行了分析和研究。 展开更多
关键词 slave selectmap模式 逻辑加载故障
下载PDF
基于DSP的FPGA配置方法研究与实现 被引量:8
2
作者 李飞飞 苏延川 王鹏 《现代电子技术》 2011年第24期60-62,共3页
在数字电路中,FPGA+DSP的系统结构应用日益广泛。为了减小此种结构的体积和降低成本,对FPGA采用了被动并行的配置方式。上电后,DSP首先完成自身程序的加载,之后充当配置FPGA的主处理器,从FLASH芯片中读取FPGA程序,按照配置时序完成FPGA... 在数字电路中,FPGA+DSP的系统结构应用日益广泛。为了减小此种结构的体积和降低成本,对FPGA采用了被动并行的配置方式。上电后,DSP首先完成自身程序的加载,之后充当配置FPGA的主处理器,从FLASH芯片中读取FPGA程序,按照配置时序完成FPGA的程序加载。在硬件设计上,创新性地采用了DSP,FPGA,FLASH共用数据总线的方式,当DSP从FLASH芯片中读取FPGA程序时,FPGA可以直接抓取出现在总线上数据来完成加载。实践证明,此种配置方法结构简洁,工作稳定,在一定程度上实现了小型化和低成本。 展开更多
关键词 FPGA DSP 配置 被动并行 小型化
下载PDF
DSP+FPGA结构图像处理系统的FPGA动态配置 被引量:2
3
作者 陈春宁 《计算机技术与发展》 2014年第3期42-45,共4页
文中先介绍了Xilinx公司FPGA从并配置模式的工作原理,随后介绍在实际的工程项目中,利用项目自身的数字图像实时处理系统内DSP+FPGA结构,实现Xilinx公司V5系列FPGA更高级配置应用—使用DSP和CPLD配合工作,完成数字图像处理系统中XC5VLX50... 文中先介绍了Xilinx公司FPGA从并配置模式的工作原理,随后介绍在实际的工程项目中,利用项目自身的数字图像实时处理系统内DSP+FPGA结构,实现Xilinx公司V5系列FPGA更高级配置应用—使用DSP和CPLD配合工作,完成数字图像处理系统中XC5VLX50 FPGA的从并配置。针对FPGA动态配置,从电路硬件设计和软件实现两方面详细讲述了配置工作的具体过程和实现步骤。这种FPGA动态配置方式优点是利用图像处理系统板级现有资源,在尽量少的空间实现尽量多的功能,同时减少元器件数量和增加系统的灵活性。 展开更多
关键词 数字信号处理器 大规模可编程逻辑器件 从并配置 加载
下载PDF
一种FPGA配置加载管理电路的设计与实现 被引量:4
4
作者 李磊 张春妹 +2 位作者 赵翠华 张洵颖 龚龙庆 《微电子学与计算机》 CSCD 北大核心 2015年第8期146-149,153,共5页
基于Xilinx Virtex系列FPGA提供的Slave SelectMAP配置加载模式,针对FPGA上电后需要配置和重配置比特流文件,提出了一种FPGA配置加载管理电路的设计结构,并采用VHDL语言对设计进行了硬件描述.该电路最多可支持四路FPGA通过Slave Select... 基于Xilinx Virtex系列FPGA提供的Slave SelectMAP配置加载模式,针对FPGA上电后需要配置和重配置比特流文件,提出了一种FPGA配置加载管理电路的设计结构,并采用VHDL语言对设计进行了硬件描述.该电路最多可支持四路FPGA通过Slave SelectMAP模式进行配置加载,同时支持多种类型FLASH存储器对比特流文件的存储.用户可根据需求,灵活地选择一路或多路FPGA所需的存储器类型.采用SMIC 0.18μm工艺对电路进行流片,测试结果表明,该电路结构简单、性能稳定、通用性强,满足空间电路系统的要求,可嵌入到星载电路中. 展开更多
关键词 FPGA配置加载 slave selectmap 比特流文件 FLASH
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部