期刊文献+
共找到119篇文章
< 1 2 6 >
每页显示 20 50 100
Recovery of single event upset in advanced complementary metal-oxide semiconductor static random access memory cells 被引量:3
1
作者 秦军瑞 陈书明 +1 位作者 梁斌 刘必慰 《Chinese Physics B》 SCIE EI CAS CSCD 2012年第2期624-628,共5页
Using computer-aided design three-dimensional (3D) simulation technology, the recovery mechanism of single event upset and the effects of spacing and hit angle on the recovery are studied. It is found that the multi... Using computer-aided design three-dimensional (3D) simulation technology, the recovery mechanism of single event upset and the effects of spacing and hit angle on the recovery are studied. It is found that the multi-node charge collection plays a key role in recovery and shielding the charge sharing by adding guard rings. It cannot exhibit the recovery effect. It is also indicated that the upset linear energy transfer (LET) threshold is kept constant while the recovery LET threshold increases as the spacing increases. Additionally, the effect of incident angle on recovery is analysed and it is shown that a larger angle can bring about a stronger charge sharing effect, thus strengthening the recovery ability. 展开更多
关键词 single event upset multi-node charge collection static random access memory angulardependence
下载PDF
Synergistic effects of total ionizing dose on single event upset sensitivity in static random access memory under proton irradiation
2
作者 肖尧 郭红霞 +7 位作者 张凤祁 赵雯 王燕萍 张科营 丁李利 范雪 罗尹虹 王园明 《Chinese Physics B》 SCIE EI CAS CSCD 2014年第11期612-615,共4页
Synergistic effects of the total ionizing dose (TID) on the single event upset (SEU) sensitivity in static random access memories (SRAMs) were studied by using protons. The total dose was cumulated with high flu... Synergistic effects of the total ionizing dose (TID) on the single event upset (SEU) sensitivity in static random access memories (SRAMs) were studied by using protons. The total dose was cumulated with high flux protons during the TID exposure, and the SEU cross section was tested with low flux protons at several cumulated dose steps. Because of the radiation-induced off-state leakage current increase of the CMOS transistors, the noise margin became asymmetric and the memory imprint effect was observed. 展开更多
关键词 single event upset total dose static random access memory imprint effect
下载PDF
Pattern imprinting in deep sub-micron static random access memories induced by total dose irradiation
3
作者 郑齐文 余学峰 +4 位作者 崔江维 郭旗 任迪远 丛忠超 周航 《Chinese Physics B》 SCIE EI CAS CSCD 2014年第10期362-368,共7页
Pattem imprinting in deep sub-micron static random access memories (SRAMs) during total dose irradiation is inves- tigated in detail. As the dose accumulates, the data pattern of memory cells loading during irradiat... Pattem imprinting in deep sub-micron static random access memories (SRAMs) during total dose irradiation is inves- tigated in detail. As the dose accumulates, the data pattern of memory cells loading during irradiation is gradually imprinted on their background data pattern. We build a relationship between the memory cell's static noise margin (SNM) and the background data, and study the influence of irradiation on the probability density function of ASNM, which is the difference between two data sides' SNMs, to discuss the reason for pattern imprinting. Finally, we demonstrate that, for micron and deep sub-micron devices, the mechanism of pattern imprinting is the bias-dependent threshold shift of the transistor, but for a deep sub-micron device the shift results from charge trapping in the shallow trench isolation (STI) oxide rather than from the gate oxide of the micron-device. 展开更多
关键词 total dose irradiation static random access memory pattern imprinting deep sub-micron
下载PDF
NMOS晶体管电荷共享导致的SRAM单元单粒子翻转恢复效应研究
4
作者 高珊 李洋 +4 位作者 郝礼才 赵强 彭春雨 蔺智挺 吴秀龙 《中国集成电路》 2024年第6期48-55,共8页
基于Synopsys公司的三维器件模拟软件TCAD,本文研究了NMOS晶体管电荷共享导致SRAM单元的单粒子翻转恢复(SEUR)效应。分析了NMOS晶体管电荷共享导致SEUR效应的物理机制,系统研究了NMOS晶体管偏置(如电源电压、P阱偏置电压)和工艺参数(如P... 基于Synopsys公司的三维器件模拟软件TCAD,本文研究了NMOS晶体管电荷共享导致SRAM单元的单粒子翻转恢复(SEUR)效应。分析了NMOS晶体管电荷共享导致SEUR效应的物理机制,系统研究了NMOS晶体管偏置(如电源电压、P阱偏置电压)和工艺参数(如P+深阱掺杂浓度、P阱接触距离)对线性能量传输翻转恢复阈值(LETrec)以及单粒子翻转脉冲宽度(PWrec)的影响。研究发现:PWrec随着电源电压的增大而增大;PWrec和LETrec随着P阱偏置电压的增大而减小;LETrec随着P+深阱掺杂浓度的增大而增大;PWrec随着P阱接触与NMOS晶体管之间距离的增大而增大,而LETrec随着P阱接触与NMOS晶体管之间距离增大而减小。本文研究结论有助于优化SRAM单元抗单粒子效应设计,尤其是基于SEUR效应的SRAM单元的抗辐照加固设计提供了理论指导。 展开更多
关键词 单粒子翻转恢复效应 sram 电荷共享 工艺参数
下载PDF
130 nm 7T SOI SRAM总剂量与单粒子协和效应研究
5
作者 肖舒颜 郭刚 +7 位作者 王林飞 张峥 陈启明 高林春 王春林 张付强 赵树勇 刘建成 《原子能科学技术》 EI CAS CSCD 北大核心 2024年第2期506-512,共7页
为进一步阐明SOI器件中总剂量效应(TID)与单粒子效应(SEE)间的协和效应,本文基于SOI工艺特征尺寸为130 nm的国产7T结构SRAM进行了相关研究。通过对4组SOI SRAM开展了不同TID辐照后的SEE实验,得到器件单粒子翻转(SEU)截面随TID的变化规律... 为进一步阐明SOI器件中总剂量效应(TID)与单粒子效应(SEE)间的协和效应,本文基于SOI工艺特征尺寸为130 nm的国产7T结构SRAM进行了相关研究。通过对4组SOI SRAM开展了不同TID辐照后的SEE实验,得到器件单粒子翻转(SEU)截面随TID的变化规律。SOI SRAM的SEU截面在TID辐照后呈现明显的降低,最大在750 krad(Si)剂量辐照后下降80.5%。器件的饱和截面呈现随剂量增加而下降的趋势,最大下降19.5%,研究中未发现SEU阈值的明显变化。分析认为,延迟晶体管N5的等效关态电阻因为TID辐照而增加,该现象会造成N5的延迟作用增强,是该款器件SEU截面下降的主要原因。采用这种7T结构的SOI SRAM的抗SEE性能会随其在轨累积剂量的增加而逐渐增强,这为今后电子器件的抗辐射加固提供了启示。 展开更多
关键词 总剂量效应 单粒子效应 协和效应 单粒子翻转 静态随机存储器
下载PDF
双端口SRAM抗写干扰结构的优化设计
6
作者 李学瑞 秋小强 刘兴辉 《半导体技术》 CAS 北大核心 2023年第7期617-623,共7页
针对双端口静态随机存储器(SRAM)通常存在写干扰而导致数据写入困难的问题,基于经典位线电平复制技术提出了一种新型的位线电平复制结构。基于SMIC 28 nm CMOS工艺对位线电平复制结构进行设计,通过优化控制逻辑的组合电路,缩短位线电平... 针对双端口静态随机存储器(SRAM)通常存在写干扰而导致数据写入困难的问题,基于经典位线电平复制技术提出了一种新型的位线电平复制结构。基于SMIC 28 nm CMOS工艺对位线电平复制结构进行设计,通过优化控制逻辑的组合电路,缩短位线电平复制操作的开启时间,提高了数据写入SRAM的速度,使设计的SRAM可在更高频率下正常工作,同时降低了动态功耗。仿真结果显示,在0.9 V工作电压下,相对于经典位线电平复制结构,采用新结构设计的SRAM的写入时间缩短了约27.4%,动态功耗降低了约48.1%,抗干扰能力得到显著提升。 展开更多
关键词 双端口静态随机存储器(sram) 位线电平复制 写干扰 控制逻辑 数据写入时间
下载PDF
Direct measurement and analysis of total ionizing dose effect on 130 nm PD SOI SRAM cell static noise margin
7
作者 郑齐文 崔江维 +7 位作者 刘梦新 苏丹丹 周航 马腾 余学峰 陆妩 郭旗 赵发展 《Chinese Physics B》 SCIE EI CAS CSCD 2017年第9期335-340,共6页
In this work, the total ionizing dose(TID) effect on 130 nm partially depleted(PD) silicon-on-insulator(SOI) static random access memory(SRAM) cell stability is measured. The SRAM cell test structure allowing ... In this work, the total ionizing dose(TID) effect on 130 nm partially depleted(PD) silicon-on-insulator(SOI) static random access memory(SRAM) cell stability is measured. The SRAM cell test structure allowing direct measurement of the static noise margin(SNM) is specifically designed and irradiated by gamma-ray. Both data sides' SNM of 130 nm PD SOI SRAM cell are decreased by TID, which is different from the conclusion obtained in old generation devices that one data side's SNM is decreased and the other data side's SNM is increased. Moreover, measurement of SNM under different supply voltages(Vdd) reveals that SNM is more sensitive to TID under lower Vdd. The impact of TID on SNM under data retention Vddshould be tested, because Vddof SRAM cell under data retention mode is lower than normal Vdd.The mechanism under the above results is analyzed by measurement of I–V characteristics of SRAM cell transistors. 展开更多
关键词 silicon-on-insulator total ionizing dose static random access memory static noise margin
下载PDF
基于双MCU与双端口SRAM的高速传感系统设计
8
作者 宋玉琢 徐建 +1 位作者 刘文林 魏文菲 《武汉轻工大学学报》 CAS 2023年第5期114-120,共7页
随着半导体设备的广泛使用,对传感器测量系统的需求也大大增加,传统的传感器测量系统将MCU(微控制单元)与传感器组合使用,用于实时采集、处理和分析数据,但是受限于存储容量、处理速度、测量精度等无法满足高速实时处理数据的需求。基于... 随着半导体设备的广泛使用,对传感器测量系统的需求也大大增加,传统的传感器测量系统将MCU(微控制单元)与传感器组合使用,用于实时采集、处理和分析数据,但是受限于存储容量、处理速度、测量精度等无法满足高速实时处理数据的需求。基于此,设计了一种基于双端口SRAM的高速传感系统,使用双MCU结合双端口SRAM结构实现更高的数据吞吐量和更快的处理速度。测试表明,在相同主频和相似程序工作流程下,双MCU传感系统比单MCU传感器测量系统的工作时间更快,且双MCU系统完成相同工作所需的时间随着芯片的主频的降低,差距成倍增加。研究结果为采用低主频芯片实现高实时性响应系统提供了思路。 展开更多
关键词 微控制单元(MCU) 双端口静态随机存取存储器(sram) 高速传感系统 实时性
下载PDF
存储体编译和布局协同的片上缓存设计方法
9
作者 刘必慰 熊琪 +1 位作者 杨茗 宋雨露 《国防科技大学学报》 EI CAS CSCD 北大核心 2024年第1期198-203,共6页
为了提高片上缓存的速度、降低面积和功耗,提出了一种存储体编译和布局协同的片上缓存设计方法。该方法基于存储体在芯片上的不同空间位置预估该存储体的时序余量,分别采用拆分/合并、尺寸调整、阈值替换和长宽比变形等多种配置参数穷... 为了提高片上缓存的速度、降低面积和功耗,提出了一种存储体编译和布局协同的片上缓存设计方法。该方法基于存储体在芯片上的不同空间位置预估该存储体的时序余量,分别采用拆分/合并、尺寸调整、阈值替换和长宽比变形等多种配置参数穷举组合进行存储体编译,根据时序余量选择最优的静态随机存取存储器存储体编译配置。将该方法与现有的物理设计步骤集成为一个完整的设计流程。实验结果表明,该方法能够降低约9.9%的功耗,同时缩短7.5%的关键路径延时。 展开更多
关键词 片上缓存 静态随机存取存储器 协同设计 低功耗
下载PDF
SRAM型FPGA单粒子辐照试验系统技术研究 被引量:5
10
作者 孙雷 段哲民 +1 位作者 刘增荣 陈雷 《计算机工程与应用》 CSCD 2014年第1期49-52,共4页
单粒子辐射效应严重制约FPGA的空间应用,为提高FPGA在辐射环境中的可靠性,深入研究抗辐射加固FPGA单粒子效应评估方法,设计优化单粒子效应评估方案,开发相应的评估系统,提出基于SRAM时序修正的码流存储比较技术和基于SelectMAP端口配置... 单粒子辐射效应严重制约FPGA的空间应用,为提高FPGA在辐射环境中的可靠性,深入研究抗辐射加固FPGA单粒子效应评估方法,设计优化单粒子效应评估方案,开发相应的评估系统,提出基于SRAM时序修正的码流存储比较技术和基于SelectMAP端口配置回读技术。借助国内高能量大注量率的辐照试验环境,完成FPGA单粒子翻转(SEU)、单粒子闩锁(SEL)和单粒子功能中断(SEFI)等单粒子效应的检测,试验结果表明,该方法可以科学有效地对SRAM型FPGA抗单粒子辐射性能进行评估。 展开更多
关键词 现场可编程门阵列(FPGA) 空间辐射 单粒子效应 回读 静态随机存储器(sram) Field PROGRAMMABLE Gate Array(FPGA) static random access memory(sram)
下载PDF
用0.8μm工艺技术设计的65-kb BiCMOS SRAM 被引量:4
11
作者 董素玲 成立 +1 位作者 王振宇 高平 《半导体技术》 CAS CSCD 北大核心 2003年第6期44-48,共5页
设计了一种65-kb BiCMOS静态随机存取存储器(SRAM)的存储单元及其外围电路,提出了采用先进的0.8mm BiCMOS工艺,制作所设计SRAM的一些技术要点。实验结果表明,所设计的BiCMOSSRAM,其电源电压可低于3V,它既保留了CMOS SRAM低功耗、高集成... 设计了一种65-kb BiCMOS静态随机存取存储器(SRAM)的存储单元及其外围电路,提出了采用先进的0.8mm BiCMOS工艺,制作所设计SRAM的一些技术要点。实验结果表明,所设计的BiCMOSSRAM,其电源电压可低于3V,它既保留了CMOS SRAM低功耗、高集成密度的长处,又获得了双极型(Bipolar)电路快速、大电流驱动能力的优点,因此,特别适用于高速缓冲静态存储系统和便携式数字电子设备中。 展开更多
关键词 0.8μm工艺技术 静态随机存取存储器 BICMOS sram 双极互补金属氧化物半导体器件 输入/输出电路 地址译码器
下载PDF
可兼容四种March系列算法的PMBIST电路设计
12
作者 杨鹏 曹贝 +1 位作者 付方发 王海新 《黑龙江大学自然科学学报》 CAS 2024年第2期242-252,共11页
存储器是系统级芯片(System on chip,SoC)中最重要的组成部分之一,也是最容易出现故障的部件。存储器故障可能会导致整个SoC失效,对存储器进行充分的测试和验证是至关重要的。目前,主流的存储器测试方法是采用存储器内建自测试(Memory b... 存储器是系统级芯片(System on chip,SoC)中最重要的组成部分之一,也是最容易出现故障的部件。存储器故障可能会导致整个SoC失效,对存储器进行充分的测试和验证是至关重要的。目前,主流的存储器测试方法是采用存储器内建自测试(Memory build-in-self test,MBIST)技术,传统的可测性技术采用单一的测试算法进行测试,为了满足不同类型存储器的测试需求以及不同工艺制造阶段的测试强度,需要使用不同类型的测试算法进行测试。结合存储器常见的故障模型以及多种测试算法,设计了具有较高灵活性和可扩展性的可编程存储器内建自测试(Programmable memory built-in-self test,PMBIST)电路,可兼容四种不同的March系列算法进行存储器内建自测试,采用寄存器传输语言(Reigster transfer language,RTL)级代码的编写方式,针对静态随机存储器(Static random-access memory,SRAM)采用不同March系列测试算法进行仿真,并以常用的March C+算法为例进行说明。仿真结果表明,所设计的PMBIST电路可对四种不同的March算法进行测试,满足不同类型存储器的内建自测试需求。 展开更多
关键词 静态随机存储器 故障模型 March系列+算法 存储器内建自测试
下载PDF
利用加速器提供的重离子进行SRAM单粒子效应研究 被引量:3
13
作者 张正选 李国政 +4 位作者 罗晋生 陈晓华 姬琳 王燕萍 巩玲华 《强激光与粒子束》 EI CAS CSCD 北大核心 2000年第1期125-128,共4页
报导了利用北京大学串列静电加速器提供的重离子对两类静态随机存储器进行单粒子效应的实验和测量。给出了两类静态随机存储器的单粒子效应翻转截面随线性能量转移值的变化关系曲线。
关键词 吕列静电加速器 单粒子效应 重离子 sram
下载PDF
便笺式存储器中一种新颖的交错映射数据布局
14
作者 曾灵灵 张敦博 +1 位作者 沈立 窦强 《计算机工程》 CAS CSCD 北大核心 2024年第5期33-40,共8页
现代计算机一直沿用传统的线性数据布局模式,该模式允许对使用行主序模式存储的二维矩阵进行高效的行优先数据访问,但是增加了高效执行列优先数据访问的复杂性,造成列优先访问的空间局部性较差。改善列优先数据访存效率的常见解决方案... 现代计算机一直沿用传统的线性数据布局模式,该模式允许对使用行主序模式存储的二维矩阵进行高效的行优先数据访问,但是增加了高效执行列优先数据访问的复杂性,造成列优先访问的空间局部性较差。改善列优先数据访存效率的常见解决方案是对原始矩阵进行预先转置操作,将列优先访问的复杂性集中在一次矩阵转置运算中,然而矩阵转置不仅会引入额外的数据传输操作,而且会消耗额外的存储空间用于存储转置后的矩阵。为了在不引入额外开销的情况下使行优先与列优先数据访问具有同样高效的访存效率,提出一种新颖的交错映射(IM)数据布局,同时在不改变便笺式存储器(SPM)内部结构的基础上,在SPM的输入和输出(I/O)接口处添加循环移位单元和译码单元2个新组件,实现交错映射数据布局并定制访存指令,使程序员可通过定制的访存指令充分利用该数据布局。实验结果表明,应用交错映射数据布局的SPM在仅额外增加了1.73%面积开销的情况下获得了1.4倍的加速。 展开更多
关键词 矩阵转置 单指令多数据 便笺式存储器 数据布局 静态随机存储器
下载PDF
无SRAM的H.264/AVC去块效应滤波器 被引量:1
15
作者 李健 乔飞 +1 位作者 罗嵘 杨华中 《电子与信息学报》 EI CSCD 北大核心 2008年第8期2012-2016,共5页
针对H.264/AVC中的去块效应滤波器,该文提出了一种新的滤波处理顺序,能够显著减小片上数据缓存容量,并以此为基础设计了一种去块效应滤波器的VLSI硬件新结构。该结构利用数据复用机制减少对片外存储的访问量、节省处理时间,同时不使用片... 针对H.264/AVC中的去块效应滤波器,该文提出了一种新的滤波处理顺序,能够显著减小片上数据缓存容量,并以此为基础设计了一种去块效应滤波器的VLSI硬件新结构。该结构利用数据复用机制减少对片外存储的访问量、节省处理时间,同时不使用片内SRAM,将对片内SRAM的访问降为0。仿真结果显示,该电路在工作频率为100MHz时对HDTV能较好地实现实时滤波;在0.18μm工艺下,综合后的等效逻辑门数只有16.8k。 展开更多
关键词 H.264/AVC 去块效应滤波器 数据复用 sram(静态随机存储器) VLSI设计
下载PDF
用SOI技术提高CMOSSRAM的抗单粒子翻转能力 被引量:9
16
作者 赵凯 高见头 +5 位作者 杨波 李宁 于芳 刘忠立 肖志强 洪根深 《信息与电子工程》 2010年第1期91-95,共5页
提高静态随机存储器(SRAM)的抗单粒子能力是当前电子元器件抗辐射加固领域的研究重点之一。体硅CMOS SRAM不作电路设计加固则难以达到较好抗单粒子能力,作电路设计加固则要在芯片面积和功耗方面做出很大牺牲。为了研究绝缘体上硅(SOI)基... 提高静态随机存储器(SRAM)的抗单粒子能力是当前电子元器件抗辐射加固领域的研究重点之一。体硅CMOS SRAM不作电路设计加固则难以达到较好抗单粒子能力,作电路设计加固则要在芯片面积和功耗方面做出很大牺牲。为了研究绝缘体上硅(SOI)基SRAM芯片的抗单粒子翻转能力,突破了SOI CMOS加固工艺和128kb SRAM电路设计等关键技术,研制成功国产128kb SOI SRAM芯片。对电路样品的抗单粒子摸底实验表明,其抗单粒子翻转线性传输能量阈值大于61.8MeV/(mg/cm2),优于未做加固设计的体硅CMOS SRAM。结论表明,基于SOI技术,仅需进行器件结构和存储单元的适当考虑,即可达到较好的抗单粒子翻转能力。 展开更多
关键词 绝缘体上硅 静态随机存储器 抗单粒子翻转 设计加固
下载PDF
采用钳位二极管的新型低功耗SRAM的设计 被引量:1
17
作者 张立军 吴晨 +1 位作者 王子欧 毛凌锋 《高技术通讯》 CAS CSCD 北大核心 2014年第2期171-176,共6页
给出了一种设计低功耗静态随机存储器(SRAM)的技术,实现了在电路级与架构级层次上同时降低漏电流与动态功耗。该技术采用源极偏压结构控制漏电流,将一个钳位二极管与NMOS管并联插入GND与SRAM单元的源极之间,当NMOS打开时SRAM进行正常的... 给出了一种设计低功耗静态随机存储器(SRAM)的技术,实现了在电路级与架构级层次上同时降低漏电流与动态功耗。该技术采用源极偏压结构控制漏电流,将一个钳位二极管与NMOS管并联插入GND与SRAM单元的源极之间,当NMOS打开时SRAM进行正常的读写操作,而NMOS关闭则会将源极电压抬高至钳位电压,降低漏电流的同时保证了数据的稳定性;对SRAM结构进行独特的布局,引入Z译码电路,极大地减少每次操作时激活的存储单元数量,明显降低动态功耗;将power-gating技术与高阈值(highV_(th))器件相结合的低功耗设计应用于外围电路,进一步降低漏电流。基于UMC 55nm SP CMOS工艺制造了包含多个SRAM实例(instance)的测试芯片,测试结果证明了该技术的有效性与可靠性。 展开更多
关键词 静态随机存储器(sram) 低功耗 钳位二极管 漏电流
下载PDF
面向FPGA的低泄漏功耗SRAM单元设计方法研究① 被引量:2
18
作者 李列文 桂卫华 《高技术通讯》 CAS CSCD 北大核心 2012年第12期1292-1298,共7页
针对视障人群的自主行走课题进行了研究,研制了基于视触觉功能替代的穿戴式触觉导盲装置。该装置通过导盲眼镜上的迷你光学摄像头采集周围环境的视觉图像信息,视觉图像经二值化处理后转换为触觉图像。借助触觉显示器,视障操作者能够在... 针对视障人群的自主行走课题进行了研究,研制了基于视触觉功能替代的穿戴式触觉导盲装置。该装置通过导盲眼镜上的迷你光学摄像头采集周围环境的视觉图像信息,视觉图像经二值化处理后转换为触觉图像。借助触觉显示器,视障操作者能够在其胸前的虚拟显示平面上以主动触觉方式感知该图像,从而实现对周围环境信息的触觉感知。原理性实验表明该装置能够有效帮助视障者感知路况和识别环境目标,实现自主行走。摘要针对现场可编程门阵列(FPGA)因集成度与速度提高引起的功耗问题,提出了一种适合于FPGA的低功耗静态随机存储器(SRAM)单元设计方法。该方法基于FPGA中SRAM单元在配制后存储值多数为“0”这一特点以及对SRAM单元存储值为“0”时的主要泄漏电流来源的分析,综合应用双阈值电压技术和双栅氧化层厚度技术降低SRAM单元存储值为“0”时的泄漏功耗。该方法的优点是不增加面积和整体延时,且能改善静态噪声容限。仿真结果表明,与传统结构SRAM单元相比,在保证其他性能的前提下,采用该方法所设计的SRAM单元的泄漏功耗可降低41.32%以上。 展开更多
关键词 触觉显示 穿戴触觉 视触觉功能替代 二值化图像
下载PDF
商用CMOS工艺SRAM脉冲中子辐射效应实验 被引量:1
19
作者 齐超 杨善潮 +4 位作者 刘岩 陈伟 林东生 金晓明 王晨辉 《太赫兹科学与电子信息学报》 2016年第5期800-804,共5页
为研究互补金属氧化物半导体(CMOS)工艺静态随机处理内存(SRAM)脉冲中子辐射效应机理,对SRAM翻转效应进行了蒙特卡罗模拟。该模拟基于脉冲中子辐照下SRAM翻转是单粒子翻转的叠加的假设,计算了单位翻转和伪多位翻转在总翻转数中的百分比... 为研究互补金属氧化物半导体(CMOS)工艺静态随机处理内存(SRAM)脉冲中子辐射效应机理,对SRAM翻转效应进行了蒙特卡罗模拟。该模拟基于脉冲中子辐照下SRAM翻转是单粒子翻转的叠加的假设,计算了单位翻转和伪多位翻转在总翻转数中的百分比。在西安脉冲反应堆上对3种特征尺寸商用SRAM开展了脉冲工况实验研究,得到了单位翻转和伪2位翻转数据,结合模拟结果分析了SRAM在脉冲中子作用下的翻转机制。 展开更多
关键词 脉冲中子 单粒子翻转 伪多位翻转 静态随机存储器
下载PDF
基于SRAM高速灵敏放大器的分析与设计
20
作者 姚建楠 季科夫 +2 位作者 吴金 黄晶生 刘凡 《电子器件》 EI CAS 2005年第3期651-654,共4页
在SOC系统级芯片中,存储器占有很重要的地位。随着电路频率的提高,存储器的读写操作速度也要求相应的加快。SRAM中的灵敏放大器通过检测位线上的微小变化并放大到较大的信号摆幅以减少延时,降低功耗。本文提出了一种两级串联结构的SRAM... 在SOC系统级芯片中,存储器占有很重要的地位。随着电路频率的提高,存储器的读写操作速度也要求相应的加快。SRAM中的灵敏放大器通过检测位线上的微小变化并放大到较大的信号摆幅以减少延时,降低功耗。本文提出了一种两级串联结构的SRAM高性能灵敏放大器的设计方法,降低了对信号的反应时间,提高了抗干扰能力,适应高频电路的读写操作。 展开更多
关键词 SOC 存储器 sram 灵敏放大器
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部