期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
SPLIT-ADC BASED DIGITAL BACKGROUND CALIBRATION FOR TIME-INTERLEAVED ADC 被引量:3
1
作者 Zhang Rui Yin Yongsheng Gao Minglun 《Journal of Electronics(China)》 2012年第3期302-309,共8页
A novel Time-Interleaved Analog-to-Digital Converter (TIADC) digital background calibration for the mismatches of offsets, gain errors, and timing skews based on split-ADC is proposed. Firstly, the split-ADC channels ... A novel Time-Interleaved Analog-to-Digital Converter (TIADC) digital background calibration for the mismatches of offsets, gain errors, and timing skews based on split-ADC is proposed. Firstly, the split-ADC channels in present TIADC architecture are designed to convert input signal at two different channel sampling rates so that redundant channel to facilitate pair permutation is avoided. Secondly, a high-order compensation scheme for correction of timing skew error is employed for effective calibration to preserve high-resolution when input frequency is high. Numerical simulation performed by MATLAB for a 14-bit TIADC based on 7 split-ADC channels shows that Signal-to-Noise and Distortion Ratio (SNDR) and Spurious Free Dynamic Range (SFDR) of the TIADC achieve 86.2 dBc and 106 dBc respectively after calibration with normalized input frequency near Nyquist frequency. 展开更多
关键词 time-interleaved Analog-to-Digital Coverter (tiadc) Split architecture Digital background calibration Adaptive calibration High-order timing skew compensation
下载PDF
基于滤波器组并行交替型ADC系统通道失配误差的分析 被引量:4
2
作者 李玉生 安琪 《中国科学技术大学学报》 CAS CSCD 北大核心 2006年第9期995-1000,共6页
通道失配误差(如偏置误差、增益误差和时间相位误差)严重降低了并行交替型ADC(time-interleaved ADC,TIADC)系统的信纳比.我们给出了基于滤波器组的三种通道失配误差详尽的分析,表明增益误差和时间相位误差相互影响,而偏置误差则单独起... 通道失配误差(如偏置误差、增益误差和时间相位误差)严重降低了并行交替型ADC(time-interleaved ADC,TIADC)系统的信纳比.我们给出了基于滤波器组的三种通道失配误差详尽的分析,表明增益误差和时间相位误差相互影响,而偏置误差则单独起作用;同时对在信号分析领域占重要地位的正弦信号进行了分析,给出了通道失配误差的频谱图像;并进一步推导了信纳比的公式和无伪波动态范围的公式;给出了时钟抖动和量化噪声对TIADC的影响.这些公式可为TIADC通道失配误差的容忍范围提供参考,也可为消除TIADC通道失配误差提供理论依据. 展开更多
关键词 并行交替型adc 偏置误差 增益误差 时间相位误差 信纳比 无伪波动态范围
下载PDF
频率交织ADC系统中的误差研究
3
作者 刘涛 田书林 +1 位作者 叶笠 郭连平 《电子科技大学学报》 EI CAS CSCD 北大核心 2019年第5期734-740,共7页
由偏置误差、增益误差、时间误差组成的通道失配误差和模拟实现误差是频率交织模数转换器(ADC)系统的两类主要误差源,会对系统全局性能产生恶化影响。该文针对频率交织ADC系统的误差进行了深入研究,研究结果表明引起实现误差的采样滤波... 由偏置误差、增益误差、时间误差组成的通道失配误差和模拟实现误差是频率交织模数转换器(ADC)系统的两类主要误差源,会对系统全局性能产生恶化影响。该文针对频率交织ADC系统的误差进行了深入研究,研究结果表明引起实现误差的采样滤波器实际工作的频率响应是数学可测的,通道失配误差会造成输出信号频谱有规律地出现杂散尖峰。理论推导和仿真验证均证实增益误差和时间误差引起的输出杂散频率位置相同但相位有差异,而偏置误差引起的尖峰幅值则与输入频率无关,这对开展误差补偿及校准工作具有支撑作用。 展开更多
关键词 通道失配误差 频率交织模数转换器 实现误差 杂散尖峰 时间交织adc
下载PDF
基于四路ADC芯片交替采样的宽带信号采集系统设计 被引量:5
4
作者 雷雯 栗敬雨 《电子科技》 2021年第9期30-35,共6页
高速高精度大带宽的信号采集系统是宽带成像雷达的重要组成部分。针对单片高精度ADC的采样率无法满足大带宽成像雷达中频直接采样的问题,文中采用多路ADC芯片交替采样的方法,在保持采样精度不变的条件下提升系统采样率。设计了一种基于4... 高速高精度大带宽的信号采集系统是宽带成像雷达的重要组成部分。针对单片高精度ADC的采样率无法满足大带宽成像雷达中频直接采样的问题,文中采用多路ADC芯片交替采样的方法,在保持采样精度不变的条件下提升系统采样率。设计了一种基于4片ADC12DJ3200交替采样的宽带信号采集系统,该系统中ADC单片采样率为3.4 GS·s^(-1),合成的总采样率为13.6 GS·s^(-1),量化位数12 bit。测试结果表明,在440 MHz到6140 MHz频率范围内,该系统的有效位大于7.2 bit,无杂散动态范围大于51 dB。 展开更多
关键词 模数转换器 交替采样 宽带雷达 数字接收机 采集系统 电路设计 宽带信号 采样性能
下载PDF
针对时间交织采样的后台自适应频域校准技术
5
作者 丁晟 孙友礼 《电讯技术》 北大核心 2023年第8期1220-1227,共8页
针对高速双通道时间交织采样(Time-interleaved Analog-to-Digital Converter, TIADC)系统通道失配的问题,提出了一种后台自适应频域校准技术。该技术采用数字混频+低通滤波技术,将失配镜像点搬移至零频,并形成I/Q复数信号;然后基于信... 针对高速双通道时间交织采样(Time-interleaved Analog-to-Digital Converter, TIADC)系统通道失配的问题,提出了一种后台自适应频域校准技术。该技术采用数字混频+低通滤波技术,将失配镜像点搬移至零频,并形成I/Q复数信号;然后基于信号统计学进行校准系数计算,并利用该系数完成共轭对消校准;最后将校准后信号通过数字混频搬移回原始频率,完成整个校准过程。进一步提出了基于FPGA/ASIC的算法实现电路。经实物测试验证,在6 Gsample/s双通道TIADC系统中,该技术能够优化失配比达33.3 dBc以上,失配优化程度高,同时具有全流水实时后台处理特性,且不需要增加额外系统资源。 展开更多
关键词 时间交织采样(tiadc) 通道失配 自适应频域校准 低通滤波
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部