期刊文献+
共找到25篇文章
< 1 2 >
每页显示 20 50 100
Enhancing code density of transport triggered architecture through dual-mode computing
1
作者 HE Lei ZHAO Xue-mi WANG Zhi-ying 《通讯和计算机(中英文版)》 2007年第7期22-26,共5页
关键词 编码密度 传输触发体系机构 双重计算 启发式垂直代码压缩
下载PDF
基于TTA的嵌入式ASIP设计 被引量:9
2
作者 岳虹 沈立 +1 位作者 戴葵 王志英 《计算机研究与发展》 EI CSCD 北大核心 2006年第4期752-758,共7页
在嵌入式微处理器设计中,采用ASIP(applicationspecificinstructionprocessor)处理器设计方法,可以在满足功能和性能要求的同时,缩短嵌入式微处理器产品的研制时间.当前ASIP处理器设计方法还面临着许多问题,如体系结构优化、软件代码的... 在嵌入式微处理器设计中,采用ASIP(applicationspecificinstructionprocessor)处理器设计方法,可以在满足功能和性能要求的同时,缩短嵌入式微处理器产品的研制时间.当前ASIP处理器设计方法还面临着许多问题,如体系结构优化、软件代码的可重定向编译等,这些都阻碍了ASIP处理器设计方法的广泛应用.因此,提出了一种基于传输触发体系结构(transporttriggeredarchitecture,TTA)的嵌入式ASIP设计方法,对其设计关键技术进行了详细的讨论,并通过两个目标应用的ASIP微处理器设计实例说明了该方法可以有效解决上述问题,快速开发出满足目标应用程序要求的嵌入式处理器. 展开更多
关键词 传输触发体系结构 嵌入式系统 ASIP设计
下载PDF
基于TTA的异步微处理器设计及其VLSI实现 被引量:3
3
作者 石伟 陈芳园 +4 位作者 王志英 任洪广 苏博 王友瑞 陆洪毅 《电子学报》 EI CAS CSCD 北大核心 2011年第2期395-401,共7页
本文针对传输触发体系结构设计了一款异步微处理器.由于异步TTA采用分布式的控制方式,数据相关会导致程序执行错误,因此提出了一种数据源选择技术来保证程序执行的正确性,并给出了异步TTA的微体系结构与电路实现.最后,在0.18μm工艺下... 本文针对传输触发体系结构设计了一款异步微处理器.由于异步TTA采用分布式的控制方式,数据相关会导致程序执行错误,因此提出了一种数据源选择技术来保证程序执行的正确性,并给出了异步TTA的微体系结构与电路实现.最后,在0.18μm工艺下采用基于宏单元的异步集成电路设计方法实现了该异步微处理器.实验结果表明提出的数据源选择技术能够有效保证异步TTA微处理器正确执行,同时异步TTA计算内核功耗仅为相应同步计算内核功耗的40%左右. 展开更多
关键词 传输触发结构 异步电路 低功耗 VLSI设计
下载PDF
TTA-EC:一种基于传输触发体系结构的ECC整体算法处理器 被引量:4
4
作者 赵学秘 王志英 +2 位作者 岳虹 陆洪毅 戴葵 《计算机学报》 EI CSCD 北大核心 2007年第2期225-233,共9页
以传输触发体系结构(TTA)为基础,为支持大数运算扩展寄存器堆,增加模乘单元以加速模乘操作,提出一种ECC整体算法处理器TTA-EC.该处理器具有如下特点:(1)利用TTA工具链,可快速开发出基于TTA-EC的完整ECC公钥系统;(2)模乘单元将以基数为... 以传输触发体系结构(TTA)为基础,为支持大数运算扩展寄存器堆,增加模乘单元以加速模乘操作,提出一种ECC整体算法处理器TTA-EC.该处理器具有如下特点:(1)利用TTA工具链,可快速开发出基于TTA-EC的完整ECC公钥系统;(2)模乘单元将以基数为处理字长的高基数Montgomery算法与行共享流水结构相结合,具有良好的可扩展性;(3)流水单元实现矢量乘操作,并同时支持GF(p)和GF(2n)双有限域;(4)通过调整总线宽度和流水单元个数,可满足不同性能/面积约束.在0.18μm1P6MCMOS工艺下,其高性能和紧缩面积版本的规模分别为117.4K和40.6K,可分别在0.87ms和7.83ms内完成一次GF(p)或GF(2n)上的192位EC标量乘运算,峰值功耗分别为242.1mW和28.5mW. 展开更多
关键词 椭圆曲线公钥系统 大数运算 模乘 有限域 传输触发体系结构 可扩展乘法器
下载PDF
TTA流水线Petri网模型 被引量:1
5
作者 朱勇 《微电子学与计算机》 CSCD 北大核心 2013年第2期29-32,共4页
Petri网作为一种系统建模工具,特别适合描述系统的控制流、并发和异步特性,与状态机行为模型相比更具优势.论文探讨了TTA流水线Petri网建模方法,给出了P/T模型和CPN模型,并用PNML语言进行描述.
关键词 传输触发构架 PETRI网 Petri网标记语言 流水线
下载PDF
面向TTA结构的可重定向周期精确模拟器的设计与实现
6
作者 岳虹 王志英 +1 位作者 戴葵 赵学秘 《计算机工程》 CAS CSCD 北大核心 2007年第12期259-261,共3页
给出了一种面向传输触发体系结构的可重定向周期精确模拟器的设计与实现。该模拟器能够在不修改的情况下,对不同的TTA硬件体系结构设计进行高效的模拟。同时提供了方便的用户自定义扩展指令的添加接口。为了加快模拟速度,提出了一种预... 给出了一种面向传输触发体系结构的可重定向周期精确模拟器的设计与实现。该模拟器能够在不修改的情况下,对不同的TTA硬件体系结构设计进行高效的模拟。同时提供了方便的用户自定义扩展指令的添加接口。为了加快模拟速度,提出了一种预解释模拟机制。 展开更多
关键词 周期精确模拟器 可重定向 传输触发体系结构 嵌入式片上系统
下载PDF
基于TTA体系结构的嵌入式协处理器的设计与实现
7
作者 赖明澈 戴葵 +2 位作者 陆洪毅 岳虹 王志英 《计算机科学》 CSCD 北大核心 2008年第2期293-297,共5页
本文基于TTA结构提出了一种嵌入式协处理器体系结构,并完成了其VLSI设计与实现。该协处理器具有双Cluster的运算内核,能够高效地支持多媒体应用中的数据密集型计算。为了充分发挥协处理器工作效率,本文还设计了具有流缓冲代理特征的流... 本文基于TTA结构提出了一种嵌入式协处理器体系结构,并完成了其VLSI设计与实现。该协处理器具有双Cluster的运算内核,能够高效地支持多媒体应用中的数据密集型计算。为了充分发挥协处理器工作效率,本文还设计了具有流缓冲代理特征的流存储子系统,通过实现数据流存储访问机制以及计算资源与片外存储之间的低耦合结构,提高访存带宽。最后,基于该嵌入式协处理器,本文在0.18μmCMOS工艺下实现了一款多核SoC芯片,其工作主频为300MHz,实测功耗为910mW。 展开更多
关键词 传输触发体系结构 协处理器 代理缓冲
下载PDF
一种基于传输触发体系结构的可重构Hash函数处理器:TTAH
8
作者 赵学秘 王志英 +1 位作者 戴葵 陆洪毅 《计算机工程与科学》 CSCD 2007年第3期66-69,76,共5页
Hash函数是密码学中保证数据完整性的有效手段,性能需求使得某些应用必须采用硬件实现。本文通过分析常用Hash函数在算法上的相似性设计出了专用可重构单元,并将这些可重构单元耦合到传输触发体系结构中,得到一种可重构Hash函数处理器T... Hash函数是密码学中保证数据完整性的有效手段,性能需求使得某些应用必须采用硬件实现。本文通过分析常用Hash函数在算法上的相似性设计出了专用可重构单元,并将这些可重构单元耦合到传输触发体系结构中,得到一种可重构Hash函数处理器TTAH。常用Hash算法在TTAH上的映射结果表明:与细粒度可重构结构相比,其速度快,资源利用率高;与ASIC相比,可以在额外开销增加较小的前提下有效地支持多种常用Hash函数。 展开更多
关键词 HASH函数 专用可重构结构 传输触发体系结构 密码算法
下载PDF
基于整数线性规划的TTA代码优化 被引量:2
9
作者 胡维 祝永新 姜雷 《计算机工程》 CAS CSCD 北大核心 2008年第21期219-221,224,共4页
针对传输触发结构代码生成中的指令调度、多寄存器堆分配、全局寄存器分配和软件旁路等优化问题,给出一个整数线性规划形式化模型,并实现了一个软件架构来验证该模型的正确性。试验结果表明该方法可以有效地应用到40条传输指令以内的基... 针对传输触发结构代码生成中的指令调度、多寄存器堆分配、全局寄存器分配和软件旁路等优化问题,给出一个整数线性规划形式化模型,并实现了一个软件架构来验证该模型的正确性。试验结果表明该方法可以有效地应用到40条传输指令以内的基本块,并生成高质量的代码。 展开更多
关键词 整数线性规划 指令调度 寄存器分配 传输触发结构 软件旁路
下载PDF
基于线性扫描算法的TTA编译器优化
10
作者 刘壮丽 郭炜 魏继增 《计算机工程》 CAS CSCD 北大核心 2010年第11期58-60,共3页
提出将线性扫描算法用于传输触发体系结构(TTA)编译器的后端优化设计中,实现全局寄存器分配。线性扫描算法的应用使TTA编译器具有生成目标代码质量高、算法的时间和空间复杂度低、易于实现等优点。实验结果表明,该算法在寄存器数目相同... 提出将线性扫描算法用于传输触发体系结构(TTA)编译器的后端优化设计中,实现全局寄存器分配。线性扫描算法的应用使TTA编译器具有生成目标代码质量高、算法的时间和空间复杂度低、易于实现等优点。实验结果表明,该算法在寄存器数目相同,且有大量的变量竞争时具有明显优势。 展开更多
关键词 传输触发体系结构 可配置处理器 线性扫描 编译器 全局寄存器分配
下载PDF
基于最小延时启发式搜索的TTA代码优化
11
作者 王正华 郭炜 魏继增 《计算机工程》 CAS CSCD 北大核心 2010年第10期282-284,287,共4页
针对传输触发架构下代码生成中指令调度的流水线冲突、调度死锁、资源冲突等问题,给出一种基于最小延时的遗传搜索算法模型,将软件旁路优化和资源动态分配优化整合到该模型中。实验结果表明,该算法能产生较高质量的并行代码,90%以上测... 针对传输触发架构下代码生成中指令调度的流水线冲突、调度死锁、资源冲突等问题,给出一种基于最小延时的遗传搜索算法模型,将软件旁路优化和资源动态分配优化整合到该模型中。实验结果表明,该算法能产生较高质量的并行代码,90%以上测试用例的指令级并行度高于表调度算法获得的结果。 展开更多
关键词 指令调度 遗传算法 传输触发架构 最小延时 启发式搜索
下载PDF
基于TTA技术的专用处理器设计
12
作者 刘俊 谢憬 王琴 《微电子学与计算机》 CSCD 北大核心 2009年第11期161-164,168,共5页
描述了一种基于传输触发体系架构(TTA)的处理器.对其指令集的设计和体系结构的优化进行了讨论,并给出了H.264帧内预测算法的ASIP处理器设计实例,有效的克服了当前专用处理器和微处理器的局限性.实验表明:基于TTA体系结构的H.264帧内预测... 描述了一种基于传输触发体系架构(TTA)的处理器.对其指令集的设计和体系结构的优化进行了讨论,并给出了H.264帧内预测算法的ASIP处理器设计实例,有效的克服了当前专用处理器和微处理器的局限性.实验表明:基于TTA体系结构的H.264帧内预测ASIP处理器较之通用处理器运行周期快4倍以上. 展开更多
关键词 传输触发结构 ASIP MOVE FRAMEWORK H.264帧内预测算法
下载PDF
基于时间触发的高可靠性实时系统架构 被引量:9
13
作者 郭丽娟 刘双与 张激 《计算机工程》 EI CAS CSCD 北大核心 2006年第4期272-274,共3页
时间触发架构(TTA)为设计和实现高可靠性分布式嵌入式系统提供了软件和硬件的模型。在TTA系统中,全局时基和各种接口的精确定义,简化了节点间通信,保障了实时应用时限和错误检测。该文描述了TTA模型和TTA设计原则,并提出了基于TTA简单... 时间触发架构(TTA)为设计和实现高可靠性分布式嵌入式系统提供了软件和硬件的模型。在TTA系统中,全局时基和各种接口的精确定义,简化了节点间通信,保障了实时应用时限和错误检测。该文描述了TTA模型和TTA设计原则,并提出了基于TTA简单的车载节点模型。 展开更多
关键词 时间触发架构 时间触发协议 全局时基
下载PDF
配置流驱动计算体系结构指导下的ASIP设计 被引量:3
14
作者 李勇 王志英 +1 位作者 赵学秘 岳虹 《计算机研究与发展》 EI CSCD 北大核心 2007年第4期714-721,共8页
为了兼顾嵌入式处理器设计中的灵活性与高效性,提出配置流驱动计算体系结构.在体系结构设计中将软/硬件界面下移,使功能单元之间的互连网络对编译器可见,并由编译器来完成传输路由,从而支持复杂但更为高效的互连网络.在该体系结构指导下... 为了兼顾嵌入式处理器设计中的灵活性与高效性,提出配置流驱动计算体系结构.在体系结构设计中将软/硬件界面下移,使功能单元之间的互连网络对编译器可见,并由编译器来完成传输路由,从而支持复杂但更为高效的互连网络.在该体系结构指导下,提出一种支持段式可重构互连网络的专用指令集处理器(ASIP)设计方法.该方法应用到密码领域的3类ASIP设计中表明,与简单总线互连相比,在不影响性能的前提下,可平均节约53%的互连功耗和38.7%的总线数量,从而达到减少总线数量、降低互连功耗的目的. 展开更多
关键词 配置流驱动计算体系结构 传输触发体系结构 专用指令集处理器 嵌入式处理器
下载PDF
传输触发体系结构指导下的ASIP自动生成 被引量:2
15
作者 赵学秘 王志英 +1 位作者 岳虹 陆洪毅 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2006年第10期1491-1496,共6页
提出传输触发体系结构(TTA)指导下的专用指令集处理器自动生成方法,可有效地解决指令集生成、可重定向编译和微结构设计等问题.TTA只包括一种指令即传输指令,避免了指令集生成的问题;在该方法的软件工具链中,语义翻译和调度相互独立,调... 提出传输触发体系结构(TTA)指导下的专用指令集处理器自动生成方法,可有效地解决指令集生成、可重定向编译和微结构设计等问题.TTA只包括一种指令即传输指令,避免了指令集生成的问题;在该方法的软件工具链中,语义翻译和调度相互独立,调度器无需关心语义,解决了可重定向编译的问题;微结构设计遵循统一模板,其寄存器传输级描述可自动生成.另外,针对应用的性能优化与连接优化过程是自动完成的.在密码算法领域的应用验证了该方法的有效性. 展开更多
关键词 专用指令集处理器 传输触发体系结构 设计自动化 可重定向编译 微体系结构 嵌入式处理器
下载PDF
传输触发结构ASIP软件工具的自动定制 被引量:1
16
作者 沈立 吕雅帅 王志英 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2008年第6期730-736,共7页
软件工具在ASIP设计中扮演了非常重要的角色,自动定制软件工具对于提高ASIP设计的自动化程度意义重大.详细分析了传输触发结构(TTA)ASIP软件工具的自动定制问题,提出了扩展指令、目标代码编码、保留表等关键体系结构描述信息的自动生成... 软件工具在ASIP设计中扮演了非常重要的角色,自动定制软件工具对于提高ASIP设计的自动化程度意义重大.详细分析了传输触发结构(TTA)ASIP软件工具的自动定制问题,提出了扩展指令、目标代码编码、保留表等关键体系结构描述信息的自动生成方法.其中,扩展指令信息通过合并相关基准指令的语法树及其他描述信息获得;目标代码编码通过对功能单元端口和寄存器端口分类并顺序编号获得;指令保留表则通过分析指令执行过程中数据传输的时序与资源使用情况获得.实验结果表明,该方法灵活简单,当ASIP的指令集和其他体系结构信息变化时可以自动生成相应的软件工具,并能够保证软件工具的效率. 展开更多
关键词 传输触发结构 专用指令集处理器 软件工具 体系结构描述信息
下载PDF
基于时间触发架构的网络技术研究与设计 被引量:8
17
作者 张巍 蒋乐天 罗泽雄 《航空电子技术》 2017年第2期44-49,共6页
随着航空电子系统架构朝着网络化的方向发展,机载电子系统时间关键性和安全关键性的通信应用需求加大,交互的信息量级不断提升,传统的机载总线技术已无法胜任。时间触发以太网(TTE)在引入了高精度时钟同步机制的基础上,采用一致性通信... 随着航空电子系统架构朝着网络化的方向发展,机载电子系统时间关键性和安全关键性的通信应用需求加大,交互的信息量级不断提升,传统的机载总线技术已无法胜任。时间触发以太网(TTE)在引入了高精度时钟同步机制的基础上,采用一致性通信、故障容忍和冗余设计等技术提高了通信的实时性、稳定性和安全性。以TTE和时间触发协议(TTP)为例,综合TTE和TTP的优势,提出跨网段的一体式时间触发网络设计方法,为航空机载电子系统领域提供了基于时间触发架构的统一网络服务。 展开更多
关键词 时间触发架构 时间触发以太网(TTE) 时间触发协议(TTP) 时钟同步 故障容忍 冗余设计 跨网段
下载PDF
天文图像差异算法的SoC实现
18
作者 张强 魏继增 《计算机工程》 CAS CSCD 2012年第5期240-242,共3页
基于传输触发体系结构,设计一种可配置处理器T*Core,并将该处理器在现场可编程门阵列嵌入式平台上进行片上系统实现,完成AST3天文图像差异算法的数据密集型运算。应用结果表明,该设计可提高数据处理的实时性,减少硬件资源消耗,满足天文... 基于传输触发体系结构,设计一种可配置处理器T*Core,并将该处理器在现场可编程门阵列嵌入式平台上进行片上系统实现,完成AST3天文图像差异算法的数据密集型运算。应用结果表明,该设计可提高数据处理的实时性,减少硬件资源消耗,满足天文图像处理的需求。 展开更多
关键词 天文图像差异 传输触发体系结构 可配置处理器 现场可编程门阵列 片上系统实现
下载PDF
可定制Tcore处理器指令调度设计
19
作者 魏继增 郭炜 孙济洲 《天津大学学报》 EI CAS CSCD 北大核心 2010年第3期203-209,共7页
基于传输触发体系结构可定制Tcore处理器具有理想的性能/价格比.但由于大量数据传输细节在体系结构一级可见导致了过低的编译效率.为此,提出了一种基于MACHSUIF中间格式的可重定目标编译器架构,将表调度与关键路径算法相结合以实现高效... 基于传输触发体系结构可定制Tcore处理器具有理想的性能/价格比.但由于大量数据传输细节在体系结构一级可见导致了过低的编译效率.为此,提出了一种基于MACHSUIF中间格式的可重定目标编译器架构,将表调度与关键路径算法相结合以实现高效指令调度,从而大幅度提高编译质量.此外,通过基于操作的调度方法解决指令调度过程中功能单元的死锁问题.通过在4个DSP应用上进行测试,指令级并行度比传统的MoveFramework提高40%左右. 展开更多
关键词 传输触发体系结构 专用指令集处理器 指令调度 表调度 关键路径
下载PDF
一种面向数字信号处理的嵌入式处理器体系结构设计
20
作者 岳虹 戴葵 王志英 《计算机工程与科学》 CSCD 2006年第10期101-103,113,共4页
针对数字信号处理在嵌入式领域中的广泛应用,并基于数字信号处理程序的特征,本文提出了一种专门面向嵌入式应用中数字信号处理的处理器体系结构。该体系结构的设计建立在传输触发体系结构的基础上,并加入了针对sin/cos求值的特殊功能单... 针对数字信号处理在嵌入式领域中的广泛应用,并基于数字信号处理程序的特征,本文提出了一种专门面向嵌入式应用中数字信号处理的处理器体系结构。该体系结构的设计建立在传输触发体系结构的基础上,并加入了针对sin/cos求值的特殊功能单元对性能进行加速。测试结果表明,这种体系结构对数字信号处理核心程序的运行具有极高的性能,并且具有硬件结构简单、易于开发的特征。 展开更多
关键词 数字信号处理 传输触发体系结构 嵌入式系统
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部