期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
针对访问驱动cache攻击HC-256算法的改进
1
作者 郑继森 谭晓青 +1 位作者 莫庆平 贺婵 《计算机应用研究》 CSCD 北大核心 2011年第6期2224-2226,共3页
为了使HC-256可以防御访问驱动cache攻击,对HC-256算法进行了改进。在HC-256中加入完全随机排序算法,对表P和表Q进行扰乱,这样使用变化的表代替固定的S盒,使得攻击者获得的输入和输出都是不安全的,有效地防御了此访问驱动cache攻击。
关键词 访问驱动cache攻击 流密码 HC-256 随机排序 算法改进
下载PDF
基于统计分析的指令高速缓存优化技术 被引量:1
2
作者 陈辰 黄凯 +1 位作者 王钰博 严晓浪 《计算机工程》 CAS CSCD 2014年第10期76-80,85,共6页
针对现有高速缓存技术计算方法复杂、适用性差的问题,提出基于统计分析的指令高速缓存优化技术。采用GUN覆盖率分析工具和性能分析工具对代码进行静态分析,降低优化过程中的计算复杂度。在软件代码方面,通过优化的缓存块着色算法、地址... 针对现有高速缓存技术计算方法复杂、适用性差的问题,提出基于统计分析的指令高速缓存优化技术。采用GUN覆盖率分析工具和性能分析工具对代码进行静态分析,降低优化过程中的计算复杂度。在软件代码方面,通过优化的缓存块着色算法、地址段静态锁定、代码段选择性不缓存等技术,提高指令高速缓存的读取效率。给出缓存锁定选择排序公式,用于判断代码段是否锁定或不缓存,有效增加指令高速缓存的利用效率。实验结果表明,该优化技术能使程序执行时间平均减少8%,缓存命中率平均提高23%。 展开更多
关键词 高速缓存 优化的缓存块着色算法 过程排序 缓存锁定 选择性不缓存 缓存锁定选择排序
下载PDF
H.263系统中FPGA控制及协处理的实现 被引量:1
3
作者 李国平 冯穗力 +1 位作者 叶梧 陈旭浩 《重庆邮电学院学报(自然科学版)》 2003年第4期47-49,共3页
分析了基于 DSP实现 H.2 6 3系统的构成 ,比较了几种用 FPGA实现对 DSP数据处理的协处理方案 ,并用 VHDL 代码实现了两组 16位数据串行输入并行输出移位寄存器缓存与输出的优选方案 .
关键词 FPGA DSP 视频数据分类缓存 协处理方案
下载PDF
面向嵌入式GIS的数据组织模型与存取机制 被引量:1
4
作者 陈玉进 李泉 +1 位作者 柳盛 王春红 《南京师范大学学报(工程技术版)》 CAS 2008年第4期159-162,共4页
地图显示效率一直是嵌入式GIS系统的核心问题.一方面,嵌入式系统处理器性能低、内存容量小;另一方面,GIS数据量大、计算复杂.针对这一对突出的矛盾,本文提出了一种新的GIS数据组织模型与存取机制,在I/O阶段,从逻辑和物理2个层面最大限... 地图显示效率一直是嵌入式GIS系统的核心问题.一方面,嵌入式系统处理器性能低、内存容量小;另一方面,GIS数据量大、计算复杂.针对这一对突出的矛盾,本文提出了一种新的GIS数据组织模型与存取机制,在I/O阶段,从逻辑和物理2个层面最大限度地减少对冗余数据的读取和处理,保障地图的快速显示. 展开更多
关键词 嵌入式GIS 纵向分级 网格索引 Hilbert排序 缓存
下载PDF
基于排序优化算法的电子通信信息存储研究 被引量:6
5
作者 胡红旗 《电子设计工程》 2019年第19期80-84,共5页
为控制电子通信信息的冗余存储量,弱化边缘存储数据成分的模糊程度,提出一种基于排序优化算法的电子通信信息存储方法。以初始化电子通信数据库作为起始条件,对传输过程中的数据进行排序优化处理,并根据详细的处理结果确定区块链的通信... 为控制电子通信信息的冗余存储量,弱化边缘存储数据成分的模糊程度,提出一种基于排序优化算法的电子通信信息存储方法。以初始化电子通信数据库作为起始条件,对传输过程中的数据进行排序优化处理,并根据详细的处理结果确定区块链的通信帧量,完成基于排序优化算法电子通信区块链构建。在此基础上,连接Zynq存储处理器,并通过启动调试电子通信数据的方式,达到控制待存储新型缓存情况的目的,实现新型处理方法的应用,完成基于排序优化算法的电子通信信息存储研究。对比实验结果表明,与NRTPA技术相比,应用电子通信信息存储方法后,数据冗余存储量得到良好控制,边缘存储数据成分的模糊程度也不再无限攀升。 展开更多
关键词 排序优化 电子通信 信息存储 区块链 Zynq处理器 缓存控制
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部