期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
低压电力线自适应OFDM系统比特功率分配算法 被引量:5
1
作者 张锐 刘世辉 赛颖夫 《哈尔滨理工大学学报》 CAS 北大核心 2011年第4期73-77,共5页
自适应OFDM系统的比特功率分配能够提高频谱利用率,可以有效地克服低压电力线的多径干扰.在实际系统中,由于对传输比特数整数规划的要求,注水功率算法无法达到比特功率分配的优化结果,鉴于此考虑低压电力线信道的实际传输特性,提出具有... 自适应OFDM系统的比特功率分配能够提高频谱利用率,可以有效地克服低压电力线的多径干扰.在实际系统中,由于对传输比特数整数规划的要求,注水功率算法无法达到比特功率分配的优化结果,鉴于此考虑低压电力线信道的实际传输特性,提出具有变异特性的简化云粒子群优化算法(SCAPSO),对OFDM系统进行比特功率分配,从而解决在功率及系统误码率限定条件下传输速率最大化的比特功率分配问题.仿真实验表明,本文提出的算法与贪婪算法性能相当,节省运算时间,与注水功率算法和粒子群优化算法相比,提高了系统传输速率. 展开更多
关键词 低压电力线 ofDM 简化云粒子群算法 比特功率分配
下载PDF
低压电网基于发射效率的OFDM比特分配算法
2
作者 刘晓明 尹康 +1 位作者 王兴存 徐谧 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2006年第11期85-88,共4页
低压电网信道衰减特性变化剧烈,正交频分复用(OFDM)系统的自适应调制技术根据每个子载波的信道状况和用户需求,为每个用户分配最佳的子载波,为每个子载波分配最佳的调制方式,这样可以更好地利用信道资源,提高传输速率.以低压电网为对象... 低压电网信道衰减特性变化剧烈,正交频分复用(OFDM)系统的自适应调制技术根据每个子载波的信道状况和用户需求,为每个用户分配最佳的子载波,为每个子载波分配最佳的调制方式,这样可以更好地利用信道资源,提高传输速率.以低压电网为对象,利用多项式函数拟合的低压电网信道模型,从基于SNR门限的比特分配算法出发,提出了一种基于发射效率的OFDM比特分配算法,并与固定调制方式和固定功率分配的OFDM系统进行对比.结果表明该算法能够根据各个子信道的实际传输情况灵活地分配发送功率和信息比特,使更多的子载波可以使用性能好的调制方式,从而有效地利用了低压电网信道资源. 展开更多
关键词 低压电网 电力线通信 自适应ofDM 发射效率 比特分配算法
下载PDF
低压电力线载波通信的远程抄表系统架构设计 被引量:5
3
作者 杨金成 刘海洋 +3 位作者 申李 王璐 张振源 黄大荣 《自动化仪表》 CAS 2020年第12期86-91,95,共7页
相对于传统基于RS-485总线架构,以及GPRS、WiFi、Zigbee等无线架构的远程抄表系统而言,低压电力线载波通信的远程抄表系统具有成本低、大规模部署难度小、接人方便的优势,因此成为研究热点。但由于低压电力线信道具有阻抗匹配性差、信... 相对于传统基于RS-485总线架构,以及GPRS、WiFi、Zigbee等无线架构的远程抄表系统而言,低压电力线载波通信的远程抄表系统具有成本低、大规模部署难度小、接人方便的优势,因此成为研究热点。但由于低压电力线信道具有阻抗匹配性差、信号衰减.大、噪声千扰时变性强等特点,信号在通信传输过程中容易产生较高的误码率,导致难以稳定、可靠地进行数据通信。为改善低压电力线载波通信传输过程中存在的上述问题,使用电信息采集系统能够更稳定、可靠地工作,对低压电力线信道特性进行了详细的分析。设计了低压电力线载波通信的用电信息采集系统架构。设计了低压电力线载波通信芯片并进行实测验证。经试验验证,该系统能够在能够降低误码率的同时提高任务下发过程中任务处理的并发性,对于智能电网等相关研究与应用具有借鉴意义。 展开更多
关键词 低压电力线载波通信 远程抄表系统 用电信息采集系统 误码率 信号传输 数据通信 任务下发 智能电网
下载PDF
基于位线循环充电SRAM模式的自定时电路设计
4
作者 马晨 刘博楠 《现代电子技术》 2010年第17期199-201,共3页
随着集成电路的密度和工作频率按照摩尔定律所描述的那样持续增长,使得高性能和低功耗设计已成为芯片设计的主流。在微处理器和SoC中,存储器占据了大部分的芯片面积,而且还有持续增加的趋势。这使存储器中的字线长度和位线长度不断增加... 随着集成电路的密度和工作频率按照摩尔定律所描述的那样持续增长,使得高性能和低功耗设计已成为芯片设计的主流。在微处理器和SoC中,存储器占据了大部分的芯片面积,而且还有持续增加的趋势。这使存储器中的字线长度和位线长度不断增加,增加了延时和功耗。因此,研究高速低功耗存储器的设计技术对集成电路的发展具有重要意义。对SRAM存储器的低功耗设计技术进行研究,在多级位线位SRAM结构及工作原理基础上,以改善SRAM速度和功耗特性为目的,设计了基于位线循环充电结构的双模式自定时SRAM,其容量为8K×32 b。 展开更多
关键词 低位线电压摆幅 双模式自定时 复制电路 时序控制
下载PDF
A boosted negative bit-line SRAM with write-assisted cell in 45 nm CMOS technology 被引量:1
5
作者 Vipul Bhatnagar Pradeep Kumar +1 位作者 Neeta Pandey Sujata Pandey 《Journal of Semiconductors》 EI CAS CSCD 2018年第2期51-62,共12页
A new 11 T SRAM cell with write-assist is proposed to improve operation at low supply voltage. In this technique, a negative bit-line voltage is applied to one of the write bit-lines, while a boosted voltage is applie... A new 11 T SRAM cell with write-assist is proposed to improve operation at low supply voltage. In this technique, a negative bit-line voltage is applied to one of the write bit-lines, while a boosted voltage is applied to the other write bit-line where transmission gate access is used in proposed 11 T cell. Supply voltage to one of the inverters is interrupted to weaken the feedback. Improved write feature is attributed to strengthened write access devices and weakened feedback loop of cell at the same time. Amount of boosting required for write performance improvement is also reduced due to feedback weakening, solving the persistent problem of half-selected cells and reliability reduction of access devices with the other suggested boosted and negative bit-line techniques. The proposed design improves write time by 79%, 63% and slower by 52% with respect to LP 10 T, WRE 8 T and 6 T cells respectively. It is found that write margin for the proposed cell is improved by about 4×, 2.4× and 5.37× compared to WRE8 T, LP10 T and 6 T respectively. The proposed cell with boosted negative bit line(BNBL) provides47%, 31%, and 68.4% improvement in write margin with respect to no write-assist, negative bit line(NBL) and boosted bit line(BBL) write-assist respectively. Also, new sensing circuit with replica bit-line is proposed to give a more precise timing of applying boosted voltages for improved results. All simulations are done on TSMC 45 nm CMOS technology. 展开更多
关键词 write-assist in SRAM boosted negative bit-line reduced write delay low leakage reduced supply voltage
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部