期刊文献+
共找到21篇文章
< 1 2 >
每页显示 20 50 100
基于复合基板的超宽带频率合成器设计 被引量:1
1
作者 陈昌锐 曹瑞 陈睿 《电子工艺技术》 2024年第2期10-13,共4页
基于锁相+扩频的原理方案,设计了一种超宽带频率合成器,实现了1.5~40 GHz的频率输出,相位噪声优于-90 dBc/Hz@10 kHz,杂散抑制优于65 dBc。采用复合基板工艺,提升了该设计的集成度,满足工程应用需求,具有良好的应用前景。
关键词 锁相环 超宽带 复合基板
下载PDF
一种简易的宽带PLL的Chirp_UWB通信的相干解调方法
2
作者 樊孝明 林基明 《微型机与应用》 2012年第16期52-54,57,共4页
提出了采用宽带调制跟踪环+积分处理的检测方式对Chirp信号进行解调,并用Matlab进行了性能仿真。仿真结果表明,该方法与匹配滤波器的解调方式性能相当,且该方法实现的电路具有成本低、灵活性强、应用价值高以及易于集成等优点。
关键词 超宽带 线性调频信号 宽带pll 相干解调
下载PDF
一种基于DDS和PLL的Chirp超宽带信号源设计与实现 被引量:2
3
作者 刘健余 林基明 +2 位作者 樊孝明 章兴良 徐兴华 《重庆邮电大学学报(自然科学版)》 北大核心 2011年第1期65-70,共6页
Chirp超宽带具有峰值平均功率比(peak to average power ratio,PAPR)接近为1、测距定位能力强等优势,能够有效解决传统的超宽带技术存在的PAPR过大、传输距离短等问题,设计并产生Chirp超宽带信号是实现该通信系统的关键技术之一。提出... Chirp超宽带具有峰值平均功率比(peak to average power ratio,PAPR)接近为1、测距定位能力强等优势,能够有效解决传统的超宽带技术存在的PAPR过大、传输距离短等问题,设计并产生Chirp超宽带信号是实现该通信系统的关键技术之一。提出了一种高性能Chirp超宽带信号源方案,通过采用现场可编程门阵列(field-programma-ble gate array,FPGA)控制直接数字频率合成(direct digital synthesis,DDS)芯片AD9956产生低频Chirp信号,并结合锁相环(phase locked loop,PLL)技术实现带宽扩展,从而获得Chirp超宽带信号。实验表明,所设计的Chirp超宽带信号源具有结构简单、可编程、可扩展、性能好及实用性强等优点。 展开更多
关键词 超宽带 CHIRP信号 直接数字频率合成(DDS) 锁相环(pll)
下载PDF
基于DDS与PLL的C波段宽带线性扫频源 被引量:4
4
作者 刘志强 沈亚飞 +1 位作者 王文博 徐金平 《微波学报》 CSCD 北大核心 2018年第4期71-76,共6页
利用直接数字频率合成(DDS)和锁相环(PLL)技术相结合的混合频率合成方案,研制了一种C波段宽带、高频率分辨率、快速线性扫频的频率源。为了给PLL提供低相位噪声的宽带扫频参考信号,选用ADI的DDS芯片AD9914,并利用阶跃恢复二极管(SR... 利用直接数字频率合成(DDS)和锁相环(PLL)技术相结合的混合频率合成方案,研制了一种C波段宽带、高频率分辨率、快速线性扫频的频率源。为了给PLL提供低相位噪声的宽带扫频参考信号,选用ADI的DDS芯片AD9914,并利用阶跃恢复二极管(SRD)高次倍频电路结合二倍频器产生高达3400 MHz的时钟信号。通过上位机配置AD9914内部频率调谐字和数字斜坡发生器,产生512.5-987.5 MHz的扫频参考信号,其频率分辨率可精细到赫兹量级。选用低附加噪声的鉴相器和宽带VCO芯片设计C波段锁相源,在宽带工作频率范围内对DDS扫频信号进行快速跟踪,并有效抑制杂散信号。实测结果表明,该扫频源工作频率为4.1-7.9 GHz,在频率分辨率配置为0.38 MHz时,单向扫频周期为1 ms,扫频线性度为1.58×10-6。单频点输出时相位噪声优于-114 dBc/Hz@10 kHz和-119 dBc/Hz@100 kHz,杂散抑制优于69 dBc。 展开更多
关键词 直接数字频率合成 锁相环 宽带扫频源 低相位噪声 倍频链
下载PDF
宽带频率合成器设计及应用 被引量:7
5
作者 陈大海 邓贤进 张健 《电子测量与仪器学报》 CSCD 2008年第1期94-98,共5页
设计并实现了一种能够覆盖C波段的宽带低相噪频率合成器。它基于改进的DDS+PLL组合频率合成方法。在较低频段利用DDS激励PLL方式来完成细步长,虽然有环路带宽内杂散恶化的问题,但由于倍频数N值很小,大大地避开了其缺点。然后通过PLL内插... 设计并实现了一种能够覆盖C波段的宽带低相噪频率合成器。它基于改进的DDS+PLL组合频率合成方法。在较低频段利用DDS激励PLL方式来完成细步长,虽然有环路带宽内杂散恶化的问题,但由于倍频数N值很小,大大地避开了其缺点。然后通过PLL内插DDS方式,将频段搬移到高端,不但降低了PLL环路内带通滤波器的设计难度,同时可进一步抑制带外杂散。测试结果满足设计指标,证明了方案的正确性。另外,该频率合成器被成功地用于构造S波段多模式信号源,介绍了其原理和实验结果。 展开更多
关键词 频率合成 宽带 DDS+pll 信号源
下载PDF
宽带锁相扫频源设计 被引量:6
6
作者 邓贤进 李家胤 张健 《现代电子技术》 2005年第24期123-126,共4页
根据给出的扫频源设计指标,对PLL+DDS常用组合方式DDS激励PLL和PLL内插DDS进行了分析比较,确定了一种将两种组合方式的优点充分结合起来新的组合设计方案,并对这种方案进行了可行性分析。分析表明,这种组合方式有效地减小了倍频次数N,... 根据给出的扫频源设计指标,对PLL+DDS常用组合方式DDS激励PLL和PLL内插DDS进行了分析比较,确定了一种将两种组合方式的优点充分结合起来新的组合设计方案,并对这种方案进行了可行性分析。分析表明,这种组合方式有效地减小了倍频次数N,实现了宽带低相位噪声,同时利用DDS的超高频率分辨率、高频率精确度、容易实现程控等优点与锁相环良好的窄带跟踪滤波特性相结合,实现了细步长、可程控的宽带扫频功能。实验结果证明了方案的正确性。 展开更多
关键词 DDS pll 宽带 相位噪声 扫频源
下载PDF
3.7GHz宽带CMOS LC VCO的设计 被引量:1
7
作者 王云峰 叶青 +3 位作者 满家汉 吴永俊 陈勇 叶甜春 《半导体技术》 CAS CSCD 北大核心 2008年第12期1126-1129,共4页
设计了一款3.7 GHz宽带CMOS电感电容压控振荡器。采用了电容开关的技术以补偿工艺、温度和电源电压的变化,并对片上电感和射频开关进行优化设计以得到最大的Q值。电路采用和舰0.18μm CMOS混合信号制造工艺,芯片面积为0.4 mm×1 mm... 设计了一款3.7 GHz宽带CMOS电感电容压控振荡器。采用了电容开关的技术以补偿工艺、温度和电源电压的变化,并对片上电感和射频开关进行优化设计以得到最大的Q值。电路采用和舰0.18μm CMOS混合信号制造工艺,芯片面积为0.4 mm×1 mm。测试结果显示,芯片的工作频率为3.4~4 GHz,根据输出频谱得到的相位噪声为-100 dBc/Hz@1 MHz,在1.8 V工作电压下的功耗为10 mW。测试结果表明,该VCO有较大的工作频率范围和较低的相位噪声性能,可以用于锁相环和频率合成器。 展开更多
关键词 电感电容压控振荡器 宽带 片上电感 射频开关 锁相环
下载PDF
一种宽带低相噪频率合成器的设计方法研究 被引量:5
8
作者 代传堂 《电波科学学报》 EI CSCD 北大核心 2018年第6期746-751,共6页
提出了一种宽带低相噪频率合成器的设计方法.采用了数字锁相技术,该锁相技术主要由锁相环(phase locked loop,PLL)芯片、有源环路滤波器、宽带压控振荡器和外置宽带分频器等构成,实现了10~20GHz范围内任意频率输出,具有输出频率宽、相... 提出了一种宽带低相噪频率合成器的设计方法.采用了数字锁相技术,该锁相技术主要由锁相环(phase locked loop,PLL)芯片、有源环路滤波器、宽带压控振荡器和外置宽带分频器等构成,实现了10~20GHz范围内任意频率输出,具有输出频率宽、相位噪声低、集成度高、功耗低和成本低等优点.最后对该PLL电路杂散抑制和相位噪声的指标进行了测试,测试结果表明该PLL输出10GHz时相位噪声优于-109dBc/Hz@1kHz,该指标与直接式频率合成器实现的指标相当. 展开更多
关键词 10~20 GHZ 宽带 低相位噪声 锁相环 频率合成器
下载PDF
一种超宽带超低相位噪声频率综合器 被引量:1
9
作者 成斌 沈文渊 +3 位作者 穆晓华 邓立科 税明月 王斌 《电波科学学报》 CSCD 北大核心 2021年第4期532-538,共7页
为了解决直接频率合成方法频带拓展困难和锁相频率合成方法相位噪声附加恶化严重的问题,设计了一种联合直接模拟频率合成和锁相频率合成的混频锁相频率综合器.该频率综合器采用梳谱发生器激励超低相位噪声的偏移信号后,再将该信号插入... 为了解决直接频率合成方法频带拓展困难和锁相频率合成方法相位噪声附加恶化严重的问题,设计了一种联合直接模拟频率合成和锁相频率合成的混频锁相频率综合器.该频率综合器采用梳谱发生器激励超低相位噪声的偏移信号后,再将该信号插入锁相环进行环内混频,降低鉴相器的倍频次数进而优化输出信号的相位噪声,同时解决了超宽带混频锁相环的错锁问题.该文设计的频率覆盖范围为12~24 GHz、步进为100 MHz的超宽带频率综合器实验测试表明:频率综合器在低频段12 GHz处相位噪声优于-116 dBc/Hz@1 kHz,在高频段24 GHz处相位噪声优于-109 dBc/Hz@1 kHz,相位噪声指标与直接模拟频率合成方法相当,均优于传统锁相方法20 dB以上.本文混合频率合成方法具有超宽带和超低相位噪声的优点,可以用于高性能的电子设备和系统. 展开更多
关键词 超宽带 频率综合器 混频锁相环 相位噪声 梳谱发生器
下载PDF
存在相位抖动下Chirp-UWB信号零中频处理研究
10
作者 杨元挺 郑继禹 《桂林电子科技大学学报》 2011年第2期106-110,共5页
Chirp-UWB通信技术作为WPAN的无线接入标准而倍受关注,为降低采样率与技术成本,接收时常将GHz频段的Chirp-UWB信号搬移到基带进行匹配滤波或分数阶傅立叶变换(FRFT)处理。通过Chirp信号匹配滤波和FRFT能量聚集效能的简洁推导,分析了零... Chirp-UWB通信技术作为WPAN的无线接入标准而倍受关注,为降低采样率与技术成本,接收时常将GHz频段的Chirp-UWB信号搬移到基带进行匹配滤波或分数阶傅立叶变换(FRFT)处理。通过Chirp信号匹配滤波和FRFT能量聚集效能的简洁推导,分析了零中频变换存在的随机相位抖动对检测性能的影响。为消除频差,提出了一种Chirp信号归载频调制(CRCM)方式,用锁相环(PLL)可提取相干载波,对Chirp-UWB信号做无频差的零中频变换,取得良好的基带处理效果。仿真表明,提出的CRCM调制方式是有效的,提取环路的随机相位抖动对匹配滤波器基带处理有一定影响,而对FRFT的处理没有影响。 展开更多
关键词 线性调频 超宽带 分数傅立叶变换 锁相环 归载频调制
下载PDF
基于VCO的超宽带数字调谐振荡器的设计
11
作者 田德民 张学成 韦炜 《雷达与对抗》 2020年第4期64-68,共5页
比较了3种频率合成技术的优缺点,提出了一种超宽带、高精度、高速的数字调谐振荡器实现方法。该方法采用多个VCO组合的方式,利用高速高精度DAC、高速运算放大器、可变增益放大器等,同时采用实时增益控制法对VCO的非线性进行补偿。基于... 比较了3种频率合成技术的优缺点,提出了一种超宽带、高精度、高速的数字调谐振荡器实现方法。该方法采用多个VCO组合的方式,利用高速高精度DAC、高速运算放大器、可变增益放大器等,同时采用实时增益控制法对VCO的非线性进行补偿。基于本方法研制的数字调谐振荡器频率覆盖宽,集成度高,体积小,质量轻,具有全频段内调谐一致性高、置频时间短、频率精度高,以及杂散、谐波指标高等特点,可广泛适用于现代电子对抗、雷达仿真、电子战仿真等系统。 展开更多
关键词 超宽带 数字调谐振荡器 直接数字合成器 锁相环 压控振荡器
下载PDF
基于微波YIG振荡器的锁相技术研究 被引量:1
12
作者 刘海燕 熊伟 《信息通信》 2009年第4期14-16,共3页
本文介绍了一种基于微波YIG振荡器的锁相技术。主要叙述了YIG振荡器的原理以及其在微波领域优良的特性,比如极低的相位噪声、极宽的频带等等。然后重点介绍了用国家半导体(NS)的新一代锁相芯片LMX2471对YIG锁相的技术。
关键词 微波YIG振荡器 低相位噪声 宽频带 锁相环
下载PDF
18GHz整数频率合成芯片
13
作者 李晋 齐贺飞 +2 位作者 王硕 蒋永红 赵瑞华 《半导体技术》 CAS CSCD 北大核心 2016年第7期488-492,498,共6页
设计了一款工作频率可达18 GHz的低噪声整数频率合成芯片。该芯片内部集成参考分频器、频率鉴相电路、电荷泵电路、射频分频器等。对影响锁相环带内相位噪声的两个关键电路(鉴频鉴相器和电荷泵电路)进行了详细分析。对射频分频器电路... 设计了一款工作频率可达18 GHz的低噪声整数频率合成芯片。该芯片内部集成参考分频器、频率鉴相电路、电荷泵电路、射频分频器等。对影响锁相环带内相位噪声的两个关键电路(鉴频鉴相器和电荷泵电路)进行了详细分析。对射频分频器电路也进行了详细的讨论。用Si Ge Bi CMOS工艺进行了流片,芯片面积为2 100μm×1 900μm。测试结果表明,芯片在(3.3±0.3)V,温度为-55~85℃环境下,可以稳定工作,典型电流为76 m A,实现射频分频器工作频率为4~18 GHz,参考分频器工作频率为1~160 MHz,鉴相器工作频率为1~105 MHz,典型归一化本底噪声为-228 d Bc/Hz。该芯片在超宽带低噪声频率合成的微波组件中有很好的应用前景。 展开更多
关键词 锁相环(pll) 超宽带 电荷泵 分频器 相位噪声
下载PDF
钇铁石榴石振荡器的S波段频率综合器的设计
14
作者 于航 张林波 《应用科技》 CAS 2011年第10期64-67,共4页
针对现代雷达系统以及一些精密测量仪器所需要的超宽带、微小步进、低相位噪声本振源的问题,提出了一种采用钇铁石榴石振荡器为主的锁相环内插直接数字频率合成器方案.实现了S波段2~4 GHz频率范围内微小步进频率源的研究与设计.实验表... 针对现代雷达系统以及一些精密测量仪器所需要的超宽带、微小步进、低相位噪声本振源的问题,提出了一种采用钇铁石榴石振荡器为主的锁相环内插直接数字频率合成器方案.实现了S波段2~4 GHz频率范围内微小步进频率源的研究与设计.实验表明:采用钇铁石榴石振荡器频率综合器的相位噪声与动态范围都优于采用一般压控振荡器的频率综合器. 展开更多
关键词 超宽带 钇铁石榴石 锁相环 直接数字频率合成器
下载PDF
基于数字鉴频器的新型微波锁相环捕获方法 被引量:2
15
作者 徐飞 刘永智 兰伟良 《空军雷达学院学报》 2011年第3期199-201,共3页
为了提高锁相环锁定速度,在研究快速捕获技术基础上提出一种新型的数字鉴频器的设计方法,然后对一个频率范围在1-8 GHz、频率步进为10 MHz的宽带锁相频率源进行了设计与实现.该方法利用鉴频器对压控振荡器的频率进行精确预置,使其进入... 为了提高锁相环锁定速度,在研究快速捕获技术基础上提出一种新型的数字鉴频器的设计方法,然后对一个频率范围在1-8 GHz、频率步进为10 MHz的宽带锁相频率源进行了设计与实现.该方法利用鉴频器对压控振荡器的频率进行精确预置,使其进入锁相环快捕带,实现对锁相环宽带捕获和精确预置.测试结果表明,该锁相频率源相位噪声低,杂散小;采用该方法,捕获时间有了较大的改善. 展开更多
关键词 锁相环 数字鉴频器 宽带捕获 精确预置
下载PDF
一种新颖的星载宽带频率源设计 被引量:2
16
作者 王立生 《电讯技术》 北大核心 2012年第6期984-987,共4页
针对应用于复杂空间环境的宽带接收机的需求,提出了一种新颖的频率源设计方案。采用锁相环(PLL)和倍频电路实现宽带频综,采用直接数字频率合成器(DDS)实现窄带细步进频综。给出了频率源的详细设计思路、实现方法及可靠性设计的相关内容... 针对应用于复杂空间环境的宽带接收机的需求,提出了一种新颖的频率源设计方案。采用锁相环(PLL)和倍频电路实现宽带频综,采用直接数字频率合成器(DDS)实现窄带细步进频综。给出了频率源的详细设计思路、实现方法及可靠性设计的相关内容,实测结果表明所设计的频率源各项指标均满足要求。 展开更多
关键词 宽带接收机 星载频率源 pll DDS 可靠性设计
下载PDF
一种通用宽带锁相频率源的设计
17
作者 张杰 代传堂 崇毓华 《雷达与对抗》 2017年第4期26-29,共4页
设计了一种基于HMC833LP6GE的通用宽带锁相频率源,在25~6 000 MHz频率范围内实现输出信号频率、功率可调。该锁相环设计简洁,集成度高,功耗低,成本低,可满足多方面的需求。测试数据表明该锁相环具有优秀的杂散抑制和相噪性能。
关键词 锁相环 HMC833 宽带 单片机
下载PDF
一款单片机控制小体积多频点超低相噪频率源的设计
18
作者 盛伟新 谭清贵 官凯丽 《通信对抗》 2020年第2期50-52,63,共4页
为提升软件无线电技术体制下超宽带数字接收机的性能,设计了一款单片机控制的小体积、多频点、超低相噪频率源。阐述了采用Hittite公司宽带锁相环芯片HMC830和单片机C8051F300相结合的频率源设计方案、关键电路处理。测试结果表明设计... 为提升软件无线电技术体制下超宽带数字接收机的性能,设计了一款单片机控制的小体积、多频点、超低相噪频率源。阐述了采用Hittite公司宽带锁相环芯片HMC830和单片机C8051F300相结合的频率源设计方案、关键电路处理。测试结果表明设计满足指标需求。 展开更多
关键词 宽带锁相环 环路滤波器 超低相位噪声
下载PDF
超小型锁相遥测发射机模块化研制 被引量:2
19
作者 沈林平 《上海航天》 1996年第3期27-31,共5页
介绍我所研制的用于弹、星载遥测系统的两点注入微波销相调频发射机的基本组成、原理分析和模块化设计,并给出了测量结果。从测量数据中可以看出,该遥测发射机具有体积小、重量轻、性能好和抗震动等特点,可满足遥测系统小型化、模块... 介绍我所研制的用于弹、星载遥测系统的两点注入微波销相调频发射机的基本组成、原理分析和模块化设计,并给出了测量结果。从测量数据中可以看出,该遥测发射机具有体积小、重量轻、性能好和抗震动等特点,可满足遥测系统小型化、模块化、系列化和标准化设计要求。 展开更多
关键词 锁相技术 微波发射机 模块化 遥测发射机 星载
下载PDF
基于锁相环的Chirp超宽带信号源的设计与实现
20
作者 付兴 《山西电子技术》 2011年第3期46-48,共3页
在传统的模拟法产生Chirp超宽带信号的基础上,提出了一种基于锁相环(PLL)法的Chirp超宽带信号源设计方案。与传统的模拟方法相比,该方法产生的Chirp超宽带信号载频稳定性高,能够达到参考信号的频率稳定度。从理论上分析了该方法的可行性... 在传统的模拟法产生Chirp超宽带信号的基础上,提出了一种基于锁相环(PLL)法的Chirp超宽带信号源设计方案。与传统的模拟方法相比,该方法产生的Chirp超宽带信号载频稳定性高,能够达到参考信号的频率稳定度。从理论上分析了该方法的可行性,并用相应的硬件电路实现了基于PLL的Chirp超宽带信号源。实验结果表明,该方法设计出的Chirp超宽带信号源具有易实现,稳定度高,灵活性和实用性强等优点。 展开更多
关键词 CHIRP信号 超宽带 锁相环
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部