Chirp超宽带具有峰值平均功率比(peak to average power ratio,PAPR)接近为1、测距定位能力强等优势,能够有效解决传统的超宽带技术存在的PAPR过大、传输距离短等问题,设计并产生Chirp超宽带信号是实现该通信系统的关键技术之一。提出...Chirp超宽带具有峰值平均功率比(peak to average power ratio,PAPR)接近为1、测距定位能力强等优势,能够有效解决传统的超宽带技术存在的PAPR过大、传输距离短等问题,设计并产生Chirp超宽带信号是实现该通信系统的关键技术之一。提出了一种高性能Chirp超宽带信号源方案,通过采用现场可编程门阵列(field-programma-ble gate array,FPGA)控制直接数字频率合成(direct digital synthesis,DDS)芯片AD9956产生低频Chirp信号,并结合锁相环(phase locked loop,PLL)技术实现带宽扩展,从而获得Chirp超宽带信号。实验表明,所设计的Chirp超宽带信号源具有结构简单、可编程、可扩展、性能好及实用性强等优点。展开更多
设计了一款工作频率可达18 GHz的低噪声整数频率合成芯片。该芯片内部集成参考分频器、频率鉴相电路、电荷泵电路、射频分频器等。对影响锁相环带内相位噪声的两个关键电路(鉴频鉴相器和电荷泵电路)进行了详细分析。对射频分频器电路...设计了一款工作频率可达18 GHz的低噪声整数频率合成芯片。该芯片内部集成参考分频器、频率鉴相电路、电荷泵电路、射频分频器等。对影响锁相环带内相位噪声的两个关键电路(鉴频鉴相器和电荷泵电路)进行了详细分析。对射频分频器电路也进行了详细的讨论。用Si Ge Bi CMOS工艺进行了流片,芯片面积为2 100μm×1 900μm。测试结果表明,芯片在(3.3±0.3)V,温度为-55~85℃环境下,可以稳定工作,典型电流为76 m A,实现射频分频器工作频率为4~18 GHz,参考分频器工作频率为1~160 MHz,鉴相器工作频率为1~105 MHz,典型归一化本底噪声为-228 d Bc/Hz。该芯片在超宽带低噪声频率合成的微波组件中有很好的应用前景。展开更多
文摘Chirp超宽带具有峰值平均功率比(peak to average power ratio,PAPR)接近为1、测距定位能力强等优势,能够有效解决传统的超宽带技术存在的PAPR过大、传输距离短等问题,设计并产生Chirp超宽带信号是实现该通信系统的关键技术之一。提出了一种高性能Chirp超宽带信号源方案,通过采用现场可编程门阵列(field-programma-ble gate array,FPGA)控制直接数字频率合成(direct digital synthesis,DDS)芯片AD9956产生低频Chirp信号,并结合锁相环(phase locked loop,PLL)技术实现带宽扩展,从而获得Chirp超宽带信号。实验表明,所设计的Chirp超宽带信号源具有结构简单、可编程、可扩展、性能好及实用性强等优点。
文摘设计了一款工作频率可达18 GHz的低噪声整数频率合成芯片。该芯片内部集成参考分频器、频率鉴相电路、电荷泵电路、射频分频器等。对影响锁相环带内相位噪声的两个关键电路(鉴频鉴相器和电荷泵电路)进行了详细分析。对射频分频器电路也进行了详细的讨论。用Si Ge Bi CMOS工艺进行了流片,芯片面积为2 100μm×1 900μm。测试结果表明,芯片在(3.3±0.3)V,温度为-55~85℃环境下,可以稳定工作,典型电流为76 m A,实现射频分频器工作频率为4~18 GHz,参考分频器工作频率为1~160 MHz,鉴相器工作频率为1~105 MHz,典型归一化本底噪声为-228 d Bc/Hz。该芯片在超宽带低噪声频率合成的微波组件中有很好的应用前景。