期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于硬件优化的H.264 VBSME SAD算法及其VLSI结构
1
作者 彭春干 于敦山 +1 位作者 曹喜信 盛世敏 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2008年第10期1282-1287,共6页
以硬件代价优化为目的,对H.264宏块级的VBSME SAD VLSI结构进行了详细的分析,提出一种像素平滑重采样的SAD算法及其VLSI结构.该算法先将当前块和参考块像素划分成2×2的子块进行平滑和重采样,再进行7种可变块大小的SAD运算,以有效... 以硬件代价优化为目的,对H.264宏块级的VBSME SAD VLSI结构进行了详细的分析,提出一种像素平滑重采样的SAD算法及其VLSI结构.该算法先将当前块和参考块像素划分成2×2的子块进行平滑和重采样,再进行7种可变块大小的SAD运算,以有效地降低SAD运算中级联加法器的深度和宽度,减少硬件代价.实验结果表明,该算法的编码性能与SAD标准算法的RDO曲线相比偏差小于1%,而硬件面积和功耗在不同的综合时钟频率下可节省53%以上.鉴于其优良的硬件性能,文中算法及其结构非常适合高并行度的H.264 VLSI解决方案. 展开更多
关键词 H.264 绝对差值和 可变块大小运动估计 VLSI
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部