期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的八通道高速ADC的时序设计 被引量:2
1
作者 徐立升 徐根倩 +4 位作者 马正欣 宋早迪 蒋秀波 周冬冬 秦智超 《电讯技术》 北大核心 2013年第12期1629-1632,共4页
针对八通道采样器AD9252的高速串行数据接口的特点,提出了一种基于FPGA时序约束的高速解串方法。使用Xilinx公司的FPGA接收高速串行数据,利用FPGA内部的时钟管理模块DCM、位置约束和底层工具Planahead实现高速串并转换中数据建立时间和... 针对八通道采样器AD9252的高速串行数据接口的特点,提出了一种基于FPGA时序约束的高速解串方法。使用Xilinx公司的FPGA接收高速串行数据,利用FPGA内部的时钟管理模块DCM、位置约束和底层工具Planahead实现高速串并转换中数据建立时间和保持时间的要求,实现并行数据的正确输出。最后通过功能测试和时序测试,验证了设计的正确性。此方法可适用于高端和低端FPGA,提高了系统设计的灵活性,降低了系统的成本。 展开更多
关键词 无线数据传输 多通道ADC 串行数据 并行数据 时钟管理 时序设计
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部