期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
全数字化PET系统时间信号基准模块设计
1
作者
涂申俊
王耘波
+1 位作者
高俊雄
谢庆国
《计算机与数字工程》
2011年第4期182-185,共4页
为了满足为全数字化PET(正电子发射断层扫描仪)系统中前端电子学模块提供时间信号基准的时钟信号的要求,采用FPGA和AD9516-4芯片设计了一种时间信号基准模块。针对时间信号基准的要求,提出了通过参考基准频率由锁相环产生高频信号,同时...
为了满足为全数字化PET(正电子发射断层扫描仪)系统中前端电子学模块提供时间信号基准的时钟信号的要求,采用FPGA和AD9516-4芯片设计了一种时间信号基准模块。针对时间信号基准的要求,提出了通过参考基准频率由锁相环产生高频信号,同时利用分频器实现了对高频时钟信号的分频,并用LVDS(低电压差分信号)模式对生成的多路时钟信号进行输出,从而获得了多路频率、相位、幅值均相同的同步时钟信号的方法。相比于其他方法实现的时钟分配模块,本方法具有高精确度,低功耗和高稳定性的特点。该模块已经在全数字化PET系统中使用,验证了该模块具有高精确度和高稳定性的特点。
展开更多
关键词
时间信号基准
时钟分配
AD9516-4
锁相环
同步时钟信号
下载PDF
职称材料
题名
全数字化PET系统时间信号基准模块设计
1
作者
涂申俊
王耘波
高俊雄
谢庆国
机构
华中科技大学微电子器件与集成技术研究所
出处
《计算机与数字工程》
2011年第4期182-185,共4页
基金
国家自然科学基金面上项目(编号:60972099)资助
文摘
为了满足为全数字化PET(正电子发射断层扫描仪)系统中前端电子学模块提供时间信号基准的时钟信号的要求,采用FPGA和AD9516-4芯片设计了一种时间信号基准模块。针对时间信号基准的要求,提出了通过参考基准频率由锁相环产生高频信号,同时利用分频器实现了对高频时钟信号的分频,并用LVDS(低电压差分信号)模式对生成的多路时钟信号进行输出,从而获得了多路频率、相位、幅值均相同的同步时钟信号的方法。相比于其他方法实现的时钟分配模块,本方法具有高精确度,低功耗和高稳定性的特点。该模块已经在全数字化PET系统中使用,验证了该模块具有高精确度和高稳定性的特点。
关键词
时间信号基准
时钟分配
AD9516-4
锁相环
同步时钟信号
Keywords
timing signal benchmark
clock distribution
AD9516-4
phase-locked loop
synchronous clock signal
分类号
TP391 [自动化与计算机技术—计算机应用技术]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
全数字化PET系统时间信号基准模块设计
涂申俊
王耘波
高俊雄
谢庆国
《计算机与数字工程》
2011
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部