期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
π-旋转LDPC码编码器的FPGA实现与分析
1
作者
贾科军
赵延刚
+1 位作者
薛建彬
候亮
《兰州理工大学学报》
CAS
北大核心
2009年第1期99-103,共5页
由于LDPC编码时生成矩阵往往不是稀疏的,因而编码器的设计较复杂.对一种性能优越、编码复杂度与码长成线性关系的π-旋转LDPC码进行研究,利用FPGA实现编码器的设计.分析编码器的硬件实现原理,应用MATLAB软件进行仿真研究.应用流水线处...
由于LDPC编码时生成矩阵往往不是稀疏的,因而编码器的设计较复杂.对一种性能优越、编码复杂度与码长成线性关系的π-旋转LDPC码进行研究,利用FPGA实现编码器的设计.分析编码器的硬件实现原理,应用MATLAB软件进行仿真研究.应用流水线处理方案构造硬件实现电路,用Verilog-HDL语言实现编码,给出Mod-elsim6.0功能仿真波形.编码仿真结果和软件计算结果相对比,除有一些逻辑延时外,功能完全相同,实现方案切实可行.
展开更多
关键词
LDPC
FPGA
VERILOG-HDL
MATLAB
流水线
下载PDF
职称材料
题名
π-旋转LDPC码编码器的FPGA实现与分析
1
作者
贾科军
赵延刚
薛建彬
候亮
机构
兰州理工大学计算机与通信学院
南京南瑞继保电气工程技术有限公司西安办事处
出处
《兰州理工大学学报》
CAS
北大核心
2009年第1期99-103,共5页
文摘
由于LDPC编码时生成矩阵往往不是稀疏的,因而编码器的设计较复杂.对一种性能优越、编码复杂度与码长成线性关系的π-旋转LDPC码进行研究,利用FPGA实现编码器的设计.分析编码器的硬件实现原理,应用MATLAB软件进行仿真研究.应用流水线处理方案构造硬件实现电路,用Verilog-HDL语言实现编码,给出Mod-elsim6.0功能仿真波形.编码仿真结果和软件计算结果相对比,除有一些逻辑延时外,功能完全相同,实现方案切实可行.
关键词
LDPC
FPGA
VERILOG-HDL
MATLAB
流水线
Keywords
LDPC
FPGA
Verilog-HDL
MATLAB
pipeline
分类号
TN911.22 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
π-旋转LDPC码编码器的FPGA实现与分析
贾科军
赵延刚
薛建彬
候亮
《兰州理工大学学报》
CAS
北大核心
2009
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部