期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
混杂型高速数据传输线缆性能测试
1
作者 邓彬伟 杨东旭 《湖北理工学院学报》 2016年第6期6-10,共5页
在LHC ATLAS实验Phase-I升级中,需要同时具有耐辐照、超细及高速传输能力的电子数据传输线。针对美国加利福利亚大学给出的混杂型高速电子数据传输线缆,设计了测试方法和方案,通过不同编码下通信速率测试、TID测试、眼图测试获得线缆通... 在LHC ATLAS实验Phase-I升级中,需要同时具有耐辐照、超细及高速传输能力的电子数据传输线。针对美国加利福利亚大学给出的混杂型高速电子数据传输线缆,设计了测试方法和方案,通过不同编码下通信速率测试、TID测试、眼图测试获得线缆通信性能数据,表明此线缆具有高速数据传输能力,旨在为线缆设计和选择提供支持。 展开更多
关键词 传输线 混杂型线缆 高速数据传输 超细 ATLAS
下载PDF
高速串行数据传输链路中固定延时设计
2
作者 邓彬伟 刘天宽 《测控技术》 CSCD 2016年第2期44-47,共4页
在高能物理实验中,由于需要预测数据传输时间,触发器和高速数据传输系统需要具有固定延时的串行链路。然而,当前嵌入在最新一代可编程逻辑门阵列(FPGA)中的高速收发器通常是不带固定延时能力的。给出了基于LOCic编解码器的固定延时传输... 在高能物理实验中,由于需要预测数据传输时间,触发器和高速数据传输系统需要具有固定延时的串行链路。然而,当前嵌入在最新一代可编程逻辑门阵列(FPGA)中的高速收发器通常是不带固定延时能力的。给出了基于LOCic编解码器的固定延时传输设计。讨论了LOCic解码器中帧头位置鉴别寄存器与数据串行传输相位延时间的关系。实验和测试结果表明给出的固定延时设计简单,可靠可行。 展开更多
关键词 高速串行链路 LOCic 固定延时 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部