期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
数字直放站中CPRI协议的FPGA实现 被引量:7
1
作者 陈岳林 石江宏 《现代电子技术》 2009年第4期31-34,38,共5页
为了开发数字直放站连接系统,介绍CPRI协议规范和帧结构,讨论其硬件上的实现方案,给出基于SCAN25100的FPGA电路模块设计,采用Verilog语言设计开发功能模块。该方案具有便于功能扩展、成本低、使用灵活等特点,通过实际测试表明,此方案可... 为了开发数字直放站连接系统,介绍CPRI协议规范和帧结构,讨论其硬件上的实现方案,给出基于SCAN25100的FPGA电路模块设计,采用Verilog语言设计开发功能模块。该方案具有便于功能扩展、成本低、使用灵活等特点,通过实际测试表明,此方案可进行可靠的数据传输,性能稳定,从而实现了数字直放站和基站之间更有效的互通,扩大了基站的覆盖范围。 展开更多
关键词 直放站 CPRI 现场可编程逻辑阵列 SCAN25100
下载PDF
自适应MET-LDPC编码方案及FPGA实现 被引量:2
2
作者 何元权 谢东福 《电视技术》 北大核心 2011年第9期97-100,共4页
介绍自适应多边类型低密度奇偶校验码(MET-LDPC)多码率编码方案,在不改变编码器生成矩阵的基础上采用规则删余的方法构造多码率编码并硬件实现。在编码器硬件实现中,采用寄存器组比特交织方案,减少资源占用,提高了处理能力。在占用较低... 介绍自适应多边类型低密度奇偶校验码(MET-LDPC)多码率编码方案,在不改变编码器生成矩阵的基础上采用规则删余的方法构造多码率编码并硬件实现。在编码器硬件实现中,采用寄存器组比特交织方案,减少资源占用,提高了处理能力。在占用较低硬件资源的情况下,编码器吞吐量为100Mbit/s,满足高速编码的要求。 展开更多
关键词 多边类型低密度奇偶校验码 多码率编码 交织 现场可编程门阵列
下载PDF
多码率多边类型LDPC码译码器的设计与实现
3
作者 甘永银 胡文江 +1 位作者 黄睿 谢东福 《电视技术》 北大核心 2011年第15期61-64,共4页
提出了一种固定码长的多码率多边LDPC码译码器,该译码器采用对校验比特信息进行间隔删余的算法实现其多码率译码,并设计了一种适合多码率多边LDPC码的部分并行译码结构。基于该结构在FPGA平台上实现了码长为640 bit,码率为0.5~0.8的多... 提出了一种固定码长的多码率多边LDPC码译码器,该译码器采用对校验比特信息进行间隔删余的算法实现其多码率译码,并设计了一种适合多码率多边LDPC码的部分并行译码结构。基于该结构在FPGA平台上实现了码长为640 bit,码率为0.5~0.8的多边LDPC码译码器。 展开更多
关键词 多边低密度校验码 多码率 现场可编程门阵列 译码器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部