针对磁共振成像仪控制台的数字化、小型化发展趋势,设计了一种0.5T磁共振关节成像仪控制台的总体框架。以FPGA的SOPC(System On the Programmable Chip)系统为仪器控制核心,开发了数字化磁共振成像仪控制台部分,将网络传输、数据处理、...针对磁共振成像仪控制台的数字化、小型化发展趋势,设计了一种0.5T磁共振关节成像仪控制台的总体框架。以FPGA的SOPC(System On the Programmable Chip)系统为仪器控制核心,开发了数字化磁共振成像仪控制台部分,将网络传输、数据处理、射频脉冲及梯度波形产生、外设驱动等各个功能集成在单一FPGA芯片中。实现上位机对输出波形,数字调制解调,梯度涡流补偿,抽取滤波等功能的控制。通过各个模块测试,系统功能稳定、脉冲波形可定制,为小型化磁共振成像仪的控制台研制提供了一种可靠性高而灵活的设计方案。展开更多
基于任意波形发生器的原理,采用DDS(direct digital synthesis)技术,以单片机控制芯片STC89LE51和FPGA芯片XC5VFX70T为基础进行硬件和逻辑设计,使用ISE10.1和Modelsim软件编写脉冲波形发生器的各个子模块和测试模块,利用上位机软件或者...基于任意波形发生器的原理,采用DDS(direct digital synthesis)技术,以单片机控制芯片STC89LE51和FPGA芯片XC5VFX70T为基础进行硬件和逻辑设计,使用ISE10.1和Modelsim软件编写脉冲波形发生器的各个子模块和测试模块,利用上位机软件或者键盘模块进行设置,改变波形频率和相位,最终产生核磁共振谱仪所需的调频调相波形数据。仿真结果表明,该方案产生的信号波形可灵活实现频率和相位的更改,波形性能良好,对于核磁共振谱仪发射脉冲波形的设计提供了可靠的方法和思路。展开更多
文摘针对磁共振成像仪控制台的数字化、小型化发展趋势,设计了一种0.5T磁共振关节成像仪控制台的总体框架。以FPGA的SOPC(System On the Programmable Chip)系统为仪器控制核心,开发了数字化磁共振成像仪控制台部分,将网络传输、数据处理、射频脉冲及梯度波形产生、外设驱动等各个功能集成在单一FPGA芯片中。实现上位机对输出波形,数字调制解调,梯度涡流补偿,抽取滤波等功能的控制。通过各个模块测试,系统功能稳定、脉冲波形可定制,为小型化磁共振成像仪的控制台研制提供了一种可靠性高而灵活的设计方案。
文摘基于任意波形发生器的原理,采用DDS(direct digital synthesis)技术,以单片机控制芯片STC89LE51和FPGA芯片XC5VFX70T为基础进行硬件和逻辑设计,使用ISE10.1和Modelsim软件编写脉冲波形发生器的各个子模块和测试模块,利用上位机软件或者键盘模块进行设置,改变波形频率和相位,最终产生核磁共振谱仪所需的调频调相波形数据。仿真结果表明,该方案产生的信号波形可灵活实现频率和相位的更改,波形性能良好,对于核磁共振谱仪发射脉冲波形的设计提供了可靠的方法和思路。