期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种用于SOC中快速乘法器的设计 被引量:1
1
作者 李六杏 周国祥 《微计算机信息》 北大核心 2007年第04Z期155-156,136,共3页
本文设计了适用于SOC(System On Chip)的快速乘法器内核。通过增加一位符号位,可以支持24×24无符号和有符号乘法。在乘法器的设计中,采用了改进的Booth算法来减少部分积的数目,用压缩的Wallace Tree结构将产生的部分积相加以减少... 本文设计了适用于SOC(System On Chip)的快速乘法器内核。通过增加一位符号位,可以支持24×24无符号和有符号乘法。在乘法器的设计中,采用了改进的Booth算法来减少部分积的数目,用压缩的Wallace Tree结构将产生的部分积相加以减少关键路径的延时。该电路通过Hspice仿真最大延迟达到9.32ns,从而获得较高的速度和性能。 展开更多
关键词 乘法器 SOC BOOTH算法 华莱士树
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部