期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
用于雷达侦收的超宽带微波接收组件设计
1
作者 马涛 杨阳 徐海飞 《磁性材料及器件》 CAS 2024年第1期43-48,共6页
雷达技术的快速发展带动着雷达侦察技术的发展,因此雷达侦收系统要求接收机在密集、频谱信息复杂的信号环境中能够快速有效地提取目标信号。为了满足某雷达侦收系统性能要求,设计了一款两次变频的超宽带超外差式小型化雷达侦收用微波组... 雷达技术的快速发展带动着雷达侦察技术的发展,因此雷达侦收系统要求接收机在密集、频谱信息复杂的信号环境中能够快速有效地提取目标信号。为了满足某雷达侦收系统性能要求,设计了一款两次变频的超宽带超外差式小型化雷达侦收用微波组件,接收频率覆盖2~6.5 GHz,输出中心频率1800 MHz中频信号且带宽1000 MHz和300 MHz带宽可选。通过对微波接收组件技术参数的分析,提出来一种高本振二次变频的超外差设计方案,并针对超宽带接收组件中频率组合产生的杂散抑制、全频段内带内平坦度、镜频抑制、自动增益控制(AGC)中频输出幅度等设计重难点进行了分析。试验样品的测试数据验证了设计方案的可行性和工程实用性。 展开更多
关键词 微波接收组件 超宽带 技术参数 电路设计
下载PDF
基于MP分解的相干线性调频信号DOA估计 被引量:1
2
作者 吕雪 王建英 尹忠科 《铁道学报》 EI CAS CSCD 北大核心 2008年第4期39-43,共5页
针对具有时变方向向量的相干线性调频信号,本文提出一种基于MP(Matching Pursuit)方法实现的DOA估计算法。根据线性调频信号形式和阵列结构分别建立过完备原子库,通过对阵列接收数据在原子库上的MP分解过程,寻找出每一步分解的最佳原子... 针对具有时变方向向量的相干线性调频信号,本文提出一种基于MP(Matching Pursuit)方法实现的DOA估计算法。根据线性调频信号形式和阵列结构分别建立过完备原子库,通过对阵列接收数据在原子库上的MP分解过程,寻找出每一步分解的最佳原子,进而由最佳原子的参数获得信号的DOA估计,该算法不需要采用空间平滑处理,估计性能优于传统空间时频分布(STFD)方法,尤其在欠采样、低信噪比、多信源情况下算法仍然有较高的估计精度。理论分析及计算机仿真结果验证了算法的有效性。 展开更多
关键词 线性调频信号 相干源 匹配跟踪 DOA估计
下载PDF
机载防撞设备TCAS空对空通信中干扰的抑制技术 被引量:4
3
作者 刘志刚 彭良福 林云松 《中国民航飞行学院学报》 2009年第1期28-31,共4页
针对TCAS设备空对空通信时存在的同步混扰和异步窜扰,介绍了干扰抑制的方法和技术,给出了保持对S模式和C模式目标飞机的监视距离相等以及对发射功率和询问次数进行控制的干扰抑制方法和实现流程。
关键词 机载防撞系统 二次监视雷达 干扰抑制
下载PDF
基于多点协作的团队出行路径优化算法
4
作者 邱吉刚 李汶隆 杨佳 《计算机应用》 CSCD 北大核心 2015年第7期2093-2095,2100,共4页
针对团队出行过程中因信息孤岛导致出行路径非优化和延时等待等问题,提出了一种以团队成员信息共享为基础,以集中式计算为手段的协作式路径优化算法。该算法统筹考虑成员间会合的便捷性、路径/时间最短化等多种因素基础上,通过引入团队... 针对团队出行过程中因信息孤岛导致出行路径非优化和延时等待等问题,提出了一种以团队成员信息共享为基础,以集中式计算为手段的协作式路径优化算法。该算法统筹考虑成员间会合的便捷性、路径/时间最短化等多种因素基础上,通过引入团队会合优先度因子对路径计算进行加权处理,从而实现整个团队出行路径的最优化。理论分析表明,协作式路径优化算法的计算复杂度随团队成员的数量线性增长,与传统的最短路径算法计算复杂度基本相当。仿真结果表明,会合优先度因子值的高低,将会影响会合点及出行路径的选择,因此,可根据实际需求设置会合优先度因子,实现团队会合和路径最短化的动态均衡。最后,以协作式路径优化算法的一个具体的工程应用,阐述团队成员间如何提供支持和帮助,从而安全、高效和有序地到达目的地。 展开更多
关键词 最短路径 协作式导航 团体出行 动态导航 路径优化 信息共享
下载PDF
一种时钟恢复算法的FPGA实现
5
作者 王黎明 苗东 何奎龙 《通信技术》 2010年第8期67-69,共3页
给出一种基于全数字接收机的加德纳时钟恢复算法的FPGA实现方法。首先分析了该算法的系统结构及论述各个模块的作用,然后简要给出每个模块的硬件实现方法,其次用MATLAB对该算法进行仿真并给出仿真结果,结果表明该算法是可行的,最后在ISE... 给出一种基于全数字接收机的加德纳时钟恢复算法的FPGA实现方法。首先分析了该算法的系统结构及论述各个模块的作用,然后简要给出每个模块的硬件实现方法,其次用MATLAB对该算法进行仿真并给出仿真结果,结果表明该算法是可行的,最后在ISE9.1环境下编写VerilogHDL代码和测试激励,用ModelSim对该算法进行硬件仿真验证。结果表明这种算法时钟抖动小,同步时间快,定时精度高,硬件实现比较简单。该成果已经成功运用在某项目中。 展开更多
关键词 时钟恢复 现场可编程门阵列 法罗结构 加德纳算法
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部