期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
滑动窗在Turbo码解码系统中的应用及改进 被引量:6
1
作者 徐韦峰 秦东 +1 位作者 李志勇 周汀 《电子学报》 EI CAS CSCD 北大核心 2000年第9期140-141,98,共3页
Turbo码是近年提出的一种性能优越的信道编码 ,它在编码时采用并行的系统反馈卷积码 (recursivesys tematicconvolutional)编码器 ,解码时则主要采用MAP(maxaposterior)算法 .在本文中 ,笔者尝试将滑动窗 (slidingwindow)技术运用到Turb... Turbo码是近年提出的一种性能优越的信道编码 ,它在编码时采用并行的系统反馈卷积码 (recursivesys tematicconvolutional)编码器 ,解码时则主要采用MAP(maxaposterior)算法 .在本文中 ,笔者尝试将滑动窗 (slidingwindow)技术运用到Turbo码的解码过程中 ,以减少Turbo码的解码延迟 ,并在此基础上提出了一种改进方案 ,在模拟中获得了较好的效果 . 展开更多
关键词 TURBO码 MAP算法 滑动窗 解码
下载PDF
一种MPEG2视频解码器的系统设计 被引量:1
2
作者 陈旭昀 郑金山 +1 位作者 周汀 章倩苓 《固体电子学研究与进展》 CAS CSCD 北大核心 2000年第1期60-65,共6页
对于设计像 MPEG2视频解码器的复杂系统 ,关键的难点是其系统结构的设计。文中设计了一种适合 VL SI实现的 MPEG2解码器的系统结构。它支持 MPEG2 (MP@ML)码流 ,并且兼容 MPEG1码流。为了设计和优化这个结构 ,采用硬件描述语言 VHDL 设... 对于设计像 MPEG2视频解码器的复杂系统 ,关键的难点是其系统结构的设计。文中设计了一种适合 VL SI实现的 MPEG2解码器的系统结构。它支持 MPEG2 (MP@ML)码流 ,并且兼容 MPEG1码流。为了设计和优化这个结构 ,采用硬件描述语言 VHDL 设计了系统级的 MPEG2视频解码器。此解码器在 Viewlogic系统中进行了模拟 ,并且对一些码流进行了测试验证。 展开更多
关键词 视频解码器 MEPG2 VLSI 系统设计
下载PDF
固态电路会议综述
3
作者 程君侠 薛乐川 《国际学术动态》 1996年第5期30-33,共4页
由IEEE固态电路委员会、IEEE旧金山分会等主办的1996年国际固态电路会议于1996年2月8日至10日在美国旧金山Marriot Hotel召开。会议主题是"芯片上的系统",所有提出的系统皆由单片芯片实现。出席会议的代表近3000人,会上发表论... 由IEEE固态电路委员会、IEEE旧金山分会等主办的1996年国际固态电路会议于1996年2月8日至10日在美国旧金山Marriot Hotel召开。会议主题是"芯片上的系统",所有提出的系统皆由单片芯片实现。出席会议的代表近3000人,会上发表论文156篇。内容包罗万象,包括闪速存储器,动态存储器,静态存储器,通信模拟电路,磁盘驱动电路,ATM/SONET(异步传输模式和同步光网络),高速和低功耗工艺技术,微处理器,数据通信,高速通信,无线系统,数据转换,∑/△转换器,传感器电路,二维阵列处理器和图象传感器,数字时钟及锁存,多媒体信号处理,模拟技术,低功耗及通信信号处理,电子图象电路以及光纤高温和封装工艺技术等。 展开更多
关键词 电路 固态电路 学术会议
下载PDF
扫描隧道显微镜的新型实时图像处理系统
4
作者 姜若辛 +1 位作者 闵昊 章倩苓 《微电子学》 CAS CSCD 1995年第5期49-53,共5页
本文介绍了一种用于扫描隧道显微镜(STM)的实时图像处理系统。通过改进形态学运算,定义条件腐蚀、条件膨胀、开运算、闭运算,可滤除幅度大干特定值的噪声信息。选择适当的模板结构和门限阈值,这种改进的形态滤波器既保留了传统... 本文介绍了一种用于扫描隧道显微镜(STM)的实时图像处理系统。通过改进形态学运算,定义条件腐蚀、条件膨胀、开运算、闭运算,可滤除幅度大干特定值的噪声信息。选择适当的模板结构和门限阈值,这种改进的形态滤波器既保留了传统形态滤波器的优点,又克服了它的缺点。通过条件腐蚀、条件膨胀、以及邻域平均,可以得到满意的结果。整个系统由FPGA硬件实现,能对STM采集的图信像号进行实时处理。 展开更多
关键词 扫描隧道显微镜 表面分析 图像处理
下载PDF
TURBO码中的交织器设计及其改进 被引量:6
5
作者 徐韦峰 秦东 +1 位作者 刘石 周汀 《微电子学》 CAS CSCD 北大核心 2000年第2期92-96,共5页
Turbo码是近年来提出的一种信道编码。该系统在编码时采用并行的反馈系统卷积码( RSC)。在编码的同时 ,对原始信息和经过交织 ( interleave)乱序的信息进行编码。 Turbo码的解码一般采用软输入软输出解码器 ( SISO)。其解码算法主要有 S... Turbo码是近年来提出的一种信道编码。该系统在编码时采用并行的反馈系统卷积码( RSC)。在编码的同时 ,对原始信息和经过交织 ( interleave)乱序的信息进行编码。 Turbo码的解码一般采用软输入软输出解码器 ( SISO)。其解码算法主要有 SOVA、MAP以及改进的 L OGMAN算法。Turbo码的编解码中 ,交织器的性能是一个关键问题。文章对交织器的设计和各种交织器的性能进行了探讨 ,并提出了一种易于硬件实现的交织器设计方法。 展开更多
关键词 TURBO码 交织器 反馈卷积码 设计
下载PDF
一种高速直接数字频率合成器及其FPGA实现 被引量:6
6
作者 唐长文 闵昊 《微电子学》 CAS CSCD 北大核心 2001年第6期451-454,共4页
介绍了一种用于 QAM调制和解调的直接数字频率合成器 ,该电路同时输出 1 0位正弦和余弦两种波形 ,系统时钟频率为 5 0 MHz,信号的谐波小于 - 72 d B。输出信号的范围为 DC到 2 5MHz,信号频率步长为 0 .0 1 1 6Hz,相应的转换速度为 2 0 ... 介绍了一种用于 QAM调制和解调的直接数字频率合成器 ,该电路同时输出 1 0位正弦和余弦两种波形 ,系统时钟频率为 5 0 MHz,信号的谐波小于 - 72 d B。输出信号的范围为 DC到 2 5MHz,信号频率步长为 0 .0 1 1 6Hz,相应的转换速度为 2 0 ns,建立时间延迟为 4个时钟。直接数字合成器 ( DDFS)采用一种有效查找表的方式生成正弦函数 ,为了降低 ROM的大小 ,采用了 1 /8正弦波形函数压缩算法。直接数字频率合成器的数字部分由 Xilinx FPGA实现 。 展开更多
关键词 数字频率合成器 锁相环 现场可编程逻辑阵列 查找表 只读存储器
下载PDF
A Low Noise,High Linearity CMOS Receiver for 802.11b WLAN Applications
7
作者 黄煜梅 王静光 +1 位作者 王金菊 洪志良 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第9期1708-1714,共7页
A 2.4GHz monolithic CMOS receiver with direct-conversion architecture is presented. This quadrature receiver is designed for 802.11b wireless LAN applications at the maximum data rate of 11Mbps as a low-cost solution.... A 2.4GHz monolithic CMOS receiver with direct-conversion architecture is presented. This quadrature receiver is designed for 802.11b wireless LAN applications at the maximum data rate of 11Mbps as a low-cost solution. Five key blocks,i, e., a low noise amplifier (LNA), a down-conversion mixer, a variable gain amplifier, a low pass filter, and a DC- offset cancellation circuit,are designed based on system design and low noise high linearity considerations. The necessary auxiliary circuits are also included. Fabricated in SMIC 0.18μm 1p6m RF CMOS process, the receiver's performance is measured as:4. 1 dB noise figure, - 7.5dBm input third order intercept point (IIP3) for LNA & mixer at high gain setting, - 14dBm IIP3 for the whole receiver,53dBc @30MHz offset of adjacent channel power rejection,and less than 5mV out- put DC-offset. The receiver consumes 44mA under a 1.8V power supply with I,Q two paths. 展开更多
关键词 802.11b wireless LAN RECEIVER DC-offset cancellation MIXER
下载PDF
基于CAVLD快速算法的硬件实现
8
作者 何俊 田应洪 +1 位作者 周杨 洪志良 《计算机工程与应用》 CSCD 北大核心 2007年第28期99-102,共4页
在H.264的解码过程中,由于CAVLD部分采用的是变长编码,不能通过并行机制来提高速度,限制了整个系统的性能。针对CAVLD的硬件实现,提出一种新的算法,该算法采用地址查找法来提高解码速度,同时通过采用流水线结构,加快解码速度,采用计算... 在H.264的解码过程中,由于CAVLD部分采用的是变长编码,不能通过并行机制来提高速度,限制了整个系统的性能。针对CAVLD的硬件实现,提出一种新的算法,该算法采用地址查找法来提高解码速度,同时通过采用流水线结构,加快解码速度,采用计算方法代替查找表,减少ROM资源。FPGA综合结果表明最高速度支持到106MHz,通过与文献[5]比较,解码速度提高12%~48%。 展开更多
关键词 CAVLD 快速解码 地址查找 H.264/AVC
下载PDF
具有误差补偿的高分辨率A/D转换器设计
9
作者 李清 《微电子学》 CAS CSCD 1994年第6期22-26,共5页
本文介绍了一种误差补偿方法,并根据这种方法设计了高分辨率A/D转换器。该电路采用BiCMOS设计和开关电容电路,根据误差补偿原理设计了误差补偿电路,有效地抑制了由于电容不匹配所引起的误差,并通过高增益和高共模抑制比的... 本文介绍了一种误差补偿方法,并根据这种方法设计了高分辨率A/D转换器。该电路采用BiCMOS设计和开关电容电路,根据误差补偿原理设计了误差补偿电路,有效地抑制了由于电容不匹配所引起的误差,并通过高增益和高共模抑制比的运放和比较器设计,实现了高分辨率的A/D转换,PSPICE仿真结果验证了设计的正确性。 展开更多
关键词 误差补偿 BICMOS电路 模-数转换器
下载PDF
SHA-2算法在多核密码处理器上的实现研究 被引量:1
10
作者 曲思源 戴紫彬 +1 位作者 李伟 戴强 《计算机应用与软件》 CSCD 2016年第4期51-55,共5页
为了找出一种适合多核密码处理器的SHA-2算法高速实现方式,提高SHA-2算法在多核密码处理器上的执行速度。首先研究SHA-256、SHA-512算法在密码处理器上的实现方式,并研究多核密码处理器的结构特点与数据传输方式,分析SHA-2算法在多核上... 为了找出一种适合多核密码处理器的SHA-2算法高速实现方式,提高SHA-2算法在多核密码处理器上的执行速度。首先研究SHA-256、SHA-512算法在密码处理器上的实现方式,并研究多核密码处理器的结构特点与数据传输方式,分析SHA-2算法在多核上的高速实现原理。然后对SHA-2算法进行任务划分,提出SHA-2在多核密码处理器上的调度与映射算法并使用软件实现调度算法。在ASIC上的仿真验证结果表明,经优化后的SHA-2算法在多核上并行执行吞吐率有了较大提升,满足性能上的需求。 展开更多
关键词 SHA-2 多核 密码处理器 任务调度与映射
下载PDF
面向序列密码的高效能分层式比特抽取网络设计研究
11
作者 金羽 戴紫彬 +1 位作者 李伟 马超 《计算机应用与软件》 2017年第12期169-172,183,共5页
针对序列密码算法中抽取操作的可重构硬件实现资源消耗大的问题,通过研究序列密码中非线性布尔函数的变量需求,基于Inverse Butterfly网络提出一种高效能分层式比特抽取网络-HHBN(High-efficiency hierarchical bit-extraction network... 针对序列密码算法中抽取操作的可重构硬件实现资源消耗大的问题,通过研究序列密码中非线性布尔函数的变量需求,基于Inverse Butterfly网络提出一种高效能分层式比特抽取网络-HHBN(High-efficiency hierarchical bit-extraction network)。与其他网络进行对比,该网络可一次抽取出含有重复变量的多组数据,且不仅其实际性能与灵活度优于其他大多网络,面积消耗也远小于同灵活度的Crossbar网络。在Synopsys公司的Design Compiler进行了综合,实验结果表明与Crossbar网络在不同位宽实现相比,其面积减少约20%~50%,这就减少了实现不同序列密码算法抽取操作的可重构硬件资源消耗,从而提高了效能。 展开更多
关键词 序列密码 比特抽取 高效能 分层式 INVERSE BUTTERFLY
下载PDF
一种基于OFDM的低压窄带电力线通信基带系统 被引量:9
12
作者 潘煜晨 张龙祥 闵昊 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2016年第2期158-165,共8页
通过对低压电力线的信道模型和电力线噪声的分析,提出了基于正交频分复用(OFDM)的低压电力线(LV-PLC)基带系统方案,采用差分正交相移键控(DQPSK)调制和改良的同步方式以适应电力线通信,并在Matlab平台上完成OFDM的3~500 kHz通信... 通过对低压电力线的信道模型和电力线噪声的分析,提出了基于正交频分复用(OFDM)的低压电力线(LV-PLC)基带系统方案,采用差分正交相移键控(DQPSK)调制和改良的同步方式以适应电力线通信,并在Matlab平台上完成OFDM的3~500 kHz通信系统建模和系统仿真,在NI仪器上完成现场可编程门阵列(FPGA)硬件实现,并结合实际信道进行测试,测试结果表示,系统使用应用于LV-PLC,可以实现高速稳定的通信,传输速率峰值可达300 kb/s. 展开更多
关键词 电力线通信 信道 OFDM DQPSK 同步 FPGA
原文传递
关于Turbo码可实现解码方法的研究 被引量:1
13
作者 徐韦峰 李志勇 周汀 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2001年第1期8-12,共5页
Turbo码解码算法包括SOVA(softoutputviterbialgorithm) ,MAP (maxaposterior) ,以及LOGMAP算法 .其中LOGMAP算法兼有高性能和低计算复杂度的优点 .为了降低解码复杂度 ,对LOGMAP算法进行了模拟优化 ;为进一步减少解码时间 ,在解码过程... Turbo码解码算法包括SOVA(softoutputviterbialgorithm) ,MAP (maxaposterior) ,以及LOGMAP算法 .其中LOGMAP算法兼有高性能和低计算复杂度的优点 .为了降低解码复杂度 ,对LOGMAP算法进行了模拟优化 ;为进一步减少解码时间 ,在解码过程中引入了滑动窗技术 .并对整个Turbo码解码过程进行量化模拟 ,得出了优化结果 . 展开更多
关键词 系统反馈卷积码 MAP算法 LOGMAP算法 滑动窗 TURBO码 解码方法
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部