-
题名基于VXI总线用DDS+PLL技术实现精密时钟源
被引量:3
- 1
-
-
作者
田柯文
钱均生
郭召军
吴宝剑
李亚民
-
机构
山东省济南市王官庄
-
出处
《微计算机信息》
北大核心
2005年第06S期32-33,22,共3页
-
文摘
DDS(直接数字频率合成)技术是一门在频率合成领域的新兴技术,具有响应时间短,精度高等优点。而PLL(PhaseLockedLoop)锁相环技术虽然工作速度慢,但稳定可靠。VXI总线具有灵活、体积小、可移植好等特点,VXI总线测试平台是21世纪公认的仪器总线系统和自动测试系统的优秀平台。VXI总线模块仪器的优点是宜于集成为不同用途的自动测试系统,具有优良的交互操作性,数据传输速率高,可靠性高,易维修,体积小,重量轻,功耗低,可移动性好,价格与传统的自动测试系统相比具有巨大的竞争潜力。
-
关键词
VXI总线
DDS
PLL
精密时钟
-
Keywords
VXI bus
DDS
PLL
PRECISE CLOCK
-
分类号
TP206.1
[自动化与计算机技术—检测技术与自动化装置]
-
-
题名高速时钟源信号失真的分析
- 2
-
-
作者
钱均生
田柯文
魏震生
-
机构
山东省济南市王官庄
军械工程学院光学电子工程系
-
出处
《电子产品世界》
2005年第05A期126-128,共3页
-
文摘
时钟源的准确程度直接影响整个电路工作的稳定性,然而由于设计中的失误可能使时钟脉冲出现扰动,形成很强的干扰,本文对这些干扰的表现形式及如何滤除做了详细的讨论。
-
关键词
时钟源
信号失真
高速
直接影响
时钟脉冲
稳定性
干扰
-
分类号
TM930
[电气工程—电力电子与电力传动]
-