期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
Ka波段全相参雷达收发射频前端系统组件研制 被引量:7
1
作者 蔡竟业 夏蓉 +1 位作者 刘镰斧 杨远望 《电子科技大学学报》 EI CAS CSCD 北大核心 2009年第5期629-633,共5页
提出了一种Ka波段全相参雷达收发前端电路的设计方法,该设计方法综合考虑了收发变频本振(频综)和收发射频前端电路的特点和设计要求,对上/下变频的频率分配进行优化规划,充分利用了直接数字频率合成(DDS)、锁相环(PLL)和FPGA等的优点,... 提出了一种Ka波段全相参雷达收发前端电路的设计方法,该设计方法综合考虑了收发变频本振(频综)和收发射频前端电路的特点和设计要求,对上/下变频的频率分配进行优化规划,充分利用了直接数字频率合成(DDS)、锁相环(PLL)和FPGA等的优点,从而既降低本振的实现难度,又可在频谱纯度(相噪和杂散水平)与变频时间等关键技术指标上得到了较高的综合表现。基于此,研制实现了一款性能优良的Ka波段全相参雷达收发前端系统组件,该组件已成功地应用在某Ka波段全相参雷达系统中。实测结果表明:当S/C波段的PLL本振源最小步进15MHz、带宽480MHz时,发射端杂散电平小于-65dBc,接收端杂散小于-70dBc,相噪水平优于-94dBc/Hz@1kHz,系统最大变频(频差480MHz)时间小于15μs。 展开更多
关键词 相参雷达 KA波段 线性调频 锁相环 相位噪声 杂散 收发前端
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部