-
题名用面对面叠加法实现芯片的3D集成
- 1
-
-
作者
谢苑林
Deborah Patterson
-
机构
拓朗半导体
安靠封装测试
-
出处
《中国集成电路》
2014年第5期63-68,共6页
-
文摘
面对面芯片叠加使一颗芯片置于另一颗芯片的倒装凸块阵列中,从而极大减小了封装厚度。POSSUMTM封装是指两颗或多颗芯片用面对面的方式叠加,其中较小的芯片置于较大芯片上没有互联倒装凸块的区域。较小的芯片在薄化后通过铜柱微块组装到较大的芯片上。因此,薄化了的较小芯片和它的铜柱微块的总体高度就比其附着的较大芯片的倒装凸块经回流后的高度要低很多。一旦组装完毕,较小芯片就被有效地夹在上面的较大芯片和下面的基板中,同时被一环或多环倒装锡凸块包围。底部填充剂的使用同时保证了铜柱和无铅锡凸块在测试和使用中的可靠性要求。因为信号在两颗芯片的表面运行,所以互连线极短,可以实现近距离信号匹配,和小电感的信号传输。这种面对面芯片叠加方式保证了很好的芯片间信号传输的完整性,是穿硅孔(TSV)封装技术的低成本的有效替代。
-
关键词
芯片对芯片封装
袋式封装
穿硅孔
现场可编程门阵列
铜柱
-
Keywords
CoC package
Possum^TM package, TSV
FPGA
Copper pillar
-
分类号
TN405
[电子电信—微电子学与固体电子学]
-