期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于算术编码的异构双核SoC代码压缩方法
1
作者
阳晔
葛海通
+1 位作者
严晓浪
杨军
《微电子学》
CAS
CSCD
北大核心
2007年第6期857-861,共5页
介绍了一种基于二进制算术编码和马尔可夫模型的代码压缩算法,并以此为基础,面向自主研发的异构双核SoC—GEM-SOC,提出了一种软件实现的解码方法。该方法可以根据不同应用的代码特点,选择合适的马尔可夫模型参数,从而达到最佳的代码压...
介绍了一种基于二进制算术编码和马尔可夫模型的代码压缩算法,并以此为基础,面向自主研发的异构双核SoC—GEM-SOC,提出了一种软件实现的解码方法。该方法可以根据不同应用的代码特点,选择合适的马尔可夫模型参数,从而达到最佳的代码压缩率。一组媒体应用测试表明,该方法可以显著减小双核SoC中DSP处理器的代码尺寸。
展开更多
关键词
算术编码
马尔可夫模型
代码压缩
异构双核
SOC
下载PDF
职称材料
一种指令快速完成的ROB退休方案
2
作者
李晓明
杨军
孟建熠
《计算机工程与应用》
CSCD
北大核心
2015年第24期40-44,共5页
针对超标量处理器中长延时的指令长时占用重排序缓存的顶端引起流水线退休缓慢的问题,提出了一种将无异常风险的指令快速退休并将运算结果乱序回写的高效退休机制。该方案将结果缓存器与重排序缓存分离,其中结果缓存器作为运算结果回写...
针对超标量处理器中长延时的指令长时占用重排序缓存的顶端引起流水线退休缓慢的问题,提出了一种将无异常风险的指令快速退休并将运算结果乱序回写的高效退休机制。该方案将结果缓存器与重排序缓存分离,其中结果缓存器作为运算结果回写的缓存器,重排序缓存负责指令按序退休与精确异常的维护。重排序缓存单元在确认指令不会发生异常后,将指令从重排序缓存中快速退休,结果缓存器继续等待结果并进行乱序回写。实验结果表明,在硬件资源相同的情况下,通过提高重排序缓存器的使用效率,基于该方案的处理器相比于传统的按序退休处理器的性能平均提高33%。
展开更多
关键词
按序退休
重排序缓存
快速退休
乱序回写
下载PDF
职称材料
基于IP-XACT标准的SoC集成方法
被引量:
2
3
作者
黄凯杰
黄凯
+4 位作者
马德
王钰博
冯炯
葛海通
严晓浪
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2013年第10期1770-1776,共7页
为了提高SoC集成设计效率,构建基于IP-XACT标准的CKSoC(C-SKY SoC)设计集成平台.采用自底向上的集成策略,通过IP/子系统两层复用和软硬件资源复用,依次从IP级、SoC核心系统级和SoC芯片级3个层次逐步细化完善系统平台,生成3个不同的平台:...
为了提高SoC集成设计效率,构建基于IP-XACT标准的CKSoC(C-SKY SoC)设计集成平台.采用自底向上的集成策略,通过IP/子系统两层复用和软硬件资源复用,依次从IP级、SoC核心系统级和SoC芯片级3个层次逐步细化完善系统平台,生成3个不同的平台:RTL仿真平台、FPGA原型仿真平台和门级网表逻辑综合环境,可以显著地提高SoC设计集成效率.双核SoC芯片设计实例展示了CKSoC设计集成平台使用与分析方法,证明了CKSoC设计集成平台的高效性与可行性.
展开更多
关键词
IP—XACT标准
SOC集成
IP重用
自底向上
下载PDF
职称材料
题名
基于算术编码的异构双核SoC代码压缩方法
1
作者
阳晔
葛海通
严晓浪
杨军
机构
浙江大学超大规模集成电路设计研究所
杭州中天微系统公司
出处
《微电子学》
CAS
CSCD
北大核心
2007年第6期857-861,共5页
基金
国家高技术研究发展(863)计划专项经费资助项目(2005AA1Z1271)
文摘
介绍了一种基于二进制算术编码和马尔可夫模型的代码压缩算法,并以此为基础,面向自主研发的异构双核SoC—GEM-SOC,提出了一种软件实现的解码方法。该方法可以根据不同应用的代码特点,选择合适的马尔可夫模型参数,从而达到最佳的代码压缩率。一组媒体应用测试表明,该方法可以显著减小双核SoC中DSP处理器的代码尺寸。
关键词
算术编码
马尔可夫模型
代码压缩
异构双核
SOC
Keywords
Binary arithmetic coding
Markov model
Code compressiom Heterogeneous dual-core SOC
分类号
TP332 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
一种指令快速完成的ROB退休方案
2
作者
李晓明
杨军
孟建熠
机构
浙江大学超大规模集成电路设计研究所
杭州中天微系统公司
CPU部门
出处
《计算机工程与应用》
CSCD
北大核心
2015年第24期40-44,共5页
文摘
针对超标量处理器中长延时的指令长时占用重排序缓存的顶端引起流水线退休缓慢的问题,提出了一种将无异常风险的指令快速退休并将运算结果乱序回写的高效退休机制。该方案将结果缓存器与重排序缓存分离,其中结果缓存器作为运算结果回写的缓存器,重排序缓存负责指令按序退休与精确异常的维护。重排序缓存单元在确认指令不会发生异常后,将指令从重排序缓存中快速退休,结果缓存器继续等待结果并进行乱序回写。实验结果表明,在硬件资源相同的情况下,通过提高重排序缓存器的使用效率,基于该方案的处理器相比于传统的按序退休处理器的性能平均提高33%。
关键词
按序退休
重排序缓存
快速退休
乱序回写
Keywords
in-order retirement
Reorder Buffer(ROB)
fast retire
out-of-order write back
分类号
TP332 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
基于IP-XACT标准的SoC集成方法
被引量:
2
3
作者
黄凯杰
黄凯
马德
王钰博
冯炯
葛海通
严晓浪
机构
浙江大学超大规模集成电路研究所
杭州中天微系统公司
出处
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2013年第10期1770-1776,共7页
基金
国家自然科学基金资助项目(61100074)
文摘
为了提高SoC集成设计效率,构建基于IP-XACT标准的CKSoC(C-SKY SoC)设计集成平台.采用自底向上的集成策略,通过IP/子系统两层复用和软硬件资源复用,依次从IP级、SoC核心系统级和SoC芯片级3个层次逐步细化完善系统平台,生成3个不同的平台:RTL仿真平台、FPGA原型仿真平台和门级网表逻辑综合环境,可以显著地提高SoC设计集成效率.双核SoC芯片设计实例展示了CKSoC设计集成平台使用与分析方法,证明了CKSoC设计集成平台的高效性与可行性.
关键词
IP—XACT标准
SOC集成
IP重用
自底向上
Keywords
IP-XACT standard
SoC integration
IP reuse
bottom-to-up
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于算术编码的异构双核SoC代码压缩方法
阳晔
葛海通
严晓浪
杨军
《微电子学》
CAS
CSCD
北大核心
2007
0
下载PDF
职称材料
2
一种指令快速完成的ROB退休方案
李晓明
杨军
孟建熠
《计算机工程与应用》
CSCD
北大核心
2015
0
下载PDF
职称材料
3
基于IP-XACT标准的SoC集成方法
黄凯杰
黄凯
马德
王钰博
冯炯
葛海通
严晓浪
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2013
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部