期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
高速大容量FIFO的设计 被引量:10
1
作者 陈明义 夏海旻 周建国 《电子科技》 2008年第6期1-3,8,共4页
为了解决标清数字视频的帧同步器中的帧缓冲器设计问题,文中描述了一种可以支持实时数据流处理的高速大容量FIFO设计方法。该方法用SDRAM做为存储体,用FPGA设计双口SDRAM状态机控制SDRAM工作,并在FPGA内部实现数据接口同步,对数据流进... 为了解决标清数字视频的帧同步器中的帧缓冲器设计问题,文中描述了一种可以支持实时数据流处理的高速大容量FIFO设计方法。该方法用SDRAM做为存储体,用FPGA设计双口SDRAM状态机控制SDRAM工作,并在FPGA内部实现数据接口同步,对数据流进行流水线式处理,完成数据的无缝缓冲,保证输入输出数据流的连续性。通过下载调试,该FIFO设计方法可用做视频帧同步器中的帧缓冲器。 展开更多
关键词 FIFO FPGA SDRAM 数据接口同步
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部