-
题名基于FPGA的DDR SDRAM测试平台设计
- 1
-
-
作者
谢树平
毛源豪
-
机构
湖南艾科诺维科技有限公司
-
出处
《计算机测量与控制》
2023年第10期67-75,共9页
-
文摘
DDR SDRAM是FPGA板卡中的重要组成部分,其可靠性与带宽决定了设备能否正常工作;为了测试DDR SDRAM的性能是否符合预期,开发了一种基于FPGA的DDR SDRAM测试平台,平台包含一个基于DDR SDRAM控制器的测试器IP核,具有数据校验、带宽测量的功能;编写了控制测试器IP核的TCL脚本,用于配置测试参数、控制测试流程与读取测试结果;在Python语言下使用PyQt5开发库设计了图形界面程序,能够根据用户操作生成并执行对应的TCL脚本;最终实现了一个操作简单、测试流程可配置、自动输出测试结果的DDR SDRAM测试平台;测试结果表明,测试平台能够正确地进行DDR SDRAM测试并输出统计结果;对比MIG的示例工程,测试平台额外增加了带宽测试、结果统计、循环测试等功能,且使用的FPGA资源下降了30%,测试用时缩短了70%以上。
-
关键词
DDR
SDRAM
FPGA
TCL脚本
测试平台
PyQt5
-
Keywords
DDR SDRAM
FPGA
TCL script
test platform
PyQt5
-
分类号
TP274
[自动化与计算机技术—检测技术与自动化装置]
-