期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于PCIE的多嵌入式人工智能处理器低延迟数据交换技术
1
作者
魏璇
温凯林
+3 位作者
李斌
刘淑涛
褚洁
蔡觉平
《电子科技》
2024年第5期32-37,46,共7页
针对多嵌入式人工智能(Artificial Intelligence,AI)处理器板卡之间的任务调度和数据交换冲突以及提高多板卡堆叠扩展时的可靠性和运行效率问题,文中提出了一种虫洞交换结构多嵌入式人工智能处理器高速数据交换技术和数据帧结构的解决...
针对多嵌入式人工智能(Artificial Intelligence,AI)处理器板卡之间的任务调度和数据交换冲突以及提高多板卡堆叠扩展时的可靠性和运行效率问题,文中提出了一种虫洞交换结构多嵌入式人工智能处理器高速数据交换技术和数据帧结构的解决方法。该方法基于PCIE(PCI Express)高速数据接口,将数据以数据单元的形式进行信息传递,并设计多重权重决策算法避免数据传输中的冲突,实现任务的并发多线程处理。搭建FPGA(Field Programmable Gate Array)平台进行设计和测试,结果表明PCIE的传输带宽利用效率达到了85%以上,数据交换延迟小于20μs,系统中断任务响应平均最大延迟时间为8.775μs。该技术适用于多处理器协同的高速交换电路,可扩展至混合PCIE和RapidIO交换电路结构。
展开更多
关键词
嵌入式人工智能处理器
数据交换
外围组件互连快速
PCI
Express
交换开关
虫洞技术
数据仲裁
多重权重决策
下载PDF
职称材料
题名
基于PCIE的多嵌入式人工智能处理器低延迟数据交换技术
1
作者
魏璇
温凯林
李斌
刘淑涛
褚洁
蔡觉平
机构
西安
电子科技
大学微
电子
学院
中国
电子科技
集团
公司
第五十四研究所
苏州鸿鹄骐骥电子科技有限公司
出处
《电子科技》
2024年第5期32-37,46,共7页
基金
国家自然科学基金(62274123)
陕西省重点研发计划重点产业创新链项目(2021ZDLGY02-01)。
文摘
针对多嵌入式人工智能(Artificial Intelligence,AI)处理器板卡之间的任务调度和数据交换冲突以及提高多板卡堆叠扩展时的可靠性和运行效率问题,文中提出了一种虫洞交换结构多嵌入式人工智能处理器高速数据交换技术和数据帧结构的解决方法。该方法基于PCIE(PCI Express)高速数据接口,将数据以数据单元的形式进行信息传递,并设计多重权重决策算法避免数据传输中的冲突,实现任务的并发多线程处理。搭建FPGA(Field Programmable Gate Array)平台进行设计和测试,结果表明PCIE的传输带宽利用效率达到了85%以上,数据交换延迟小于20μs,系统中断任务响应平均最大延迟时间为8.775μs。该技术适用于多处理器协同的高速交换电路,可扩展至混合PCIE和RapidIO交换电路结构。
关键词
嵌入式人工智能处理器
数据交换
外围组件互连快速
PCI
Express
交换开关
虫洞技术
数据仲裁
多重权重决策
Keywords
embedded AI processors
data exchange
fast peripheral component interconnection
PCI Express
exchange switch
wormhole technology
data arbitration
multi-weighted decision making
分类号
TN919 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于PCIE的多嵌入式人工智能处理器低延迟数据交换技术
魏璇
温凯林
李斌
刘淑涛
褚洁
蔡觉平
《电子科技》
2024
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部