期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
FPGA中嵌入式块存储器的IP软核设计 被引量:2
1
作者 许莉 韦嵚 车书玲 《微电子学》 CAS 北大核心 2019年第4期524-528,共5页
以集成电路的快速发展与广泛应用为契机,针对FPGA开发过程中IP软核可复用的特点,提出一种提升FPGA嵌入式块存储器工作频率的IP软核设计方法。利用软件对不同读写类型和不同输入位宽的数据进行预处理,获取所需的硬件资源开销,并生成相应... 以集成电路的快速发展与广泛应用为契机,针对FPGA开发过程中IP软核可复用的特点,提出一种提升FPGA嵌入式块存储器工作频率的IP软核设计方法。利用软件对不同读写类型和不同输入位宽的数据进行预处理,获取所需的硬件资源开销,并生成相应的硬件描述语言。IP软核设计时,在使用固定硬件资源的情况下,通过优化数据预处理方法,以及改变在综合阶段布局布线的处理结果,提高了工作频率。对设计的IP软核进行测试验证,结果表明,该设计方法生成的IP软核的功能和性能指标均符合设计要求,其工作频率最高可提升25.56%。 展开更多
关键词 FPGA 嵌入式块存储器 IP软核 高速
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部