期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
如何实现纳米级芯片设计的时序收敛
1
作者
庄健
《电子设计技术 EDN CHINA》
2005年第5期134-134,136-137,共3页
随着芯片规模日益复杂,工艺尺寸日益缩小,时序收敛问题毫无疑问也越来越复杂和无法避免.工艺技术的每次进步都会带来新的问题,没有一个解决方案是一成不变的.
关键词
纳米级芯片
时序收敛
制造工艺
串扰信号
原文传递
题名
如何实现纳米级芯片设计的时序收敛
1
作者
庄健
机构
cadence公司资深工程师
出处
《电子设计技术 EDN CHINA》
2005年第5期134-134,136-137,共3页
文摘
随着芯片规模日益复杂,工艺尺寸日益缩小,时序收敛问题毫无疑问也越来越复杂和无法避免.工艺技术的每次进步都会带来新的问题,没有一个解决方案是一成不变的.
关键词
纳米级芯片
时序收敛
制造工艺
串扰信号
分类号
TN492 [电子电信—微电子学与固体电子学]
原文传递
题名
作者
出处
发文年
被引量
操作
1
如何实现纳米级芯片设计的时序收敛
庄健
《电子设计技术 EDN CHINA》
2005
0
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部